集多性能电路的实用的调频接收机电路设计_第1页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、集多性能电路的实用的调频接收机电路设计一、音芯片cxa1691,它是集调幅、调频、锁相环、立体声解码等为一体的am/fm立体声收音ic。二、相环芯片bu2614,通过合理设计环路,频率能够稳定在88108mhz。三、dc-dc变换电路,实现了系统的低功耗和单电源供电。系统硬件电路设计1 接收电路设计cxa1691s的电源适应范围宽,210v范围内电路均能正常工作,此外,它还具有立体声指示驱动电路以及fm静噪等功能。因为本系统没有涉及到调幅,所以芯片中的16引脚(am中频输入)、15引脚(波段挑选)、10引脚(am天线输入)和5引脚(am本振)均悬空,也可接到地。将7引脚(fm本振)和12引脚(

2、fm输入)与环路滤波器的输入相连,从而利用锁相环实现频率的可控。详细电路1所示。图1 cxa1691收音电路2 锁相计划设计本设计的其次个主要部分是锁相环电路的设计。在这里考虑了以下几种计划。计划一:用法d/a控制压控产生可变的本振频率,该计划的调谐方式比较容易,很简单实现自动搜寻功能,而且可以微调频率,使收音效果达到最佳状态。通过调试软件调试硬件,所以调试相对简单些。但它也有两个缺点:一是产生的信号幅度是量化的,不能精确地锁定本振频率;二是没有环路控制,稳定性不及锁相环好。但是通过用法8位的dac就可以使控制电压的步进为20mv,假如用法12位的dac,则控制更精确。可见,上述两个缺点是可以

3、克服的。计划二:采纳pll频率合成方式。pll频率数字调谐系统主要由压控振荡器 (vco)、相位(pd)、(le)、可编程分频器和高稳定晶体振荡器组成,其结构2所示。其中参考分频器、pd以及可编程分频器可以所有集成在芯片bu2614内部,vco振荡器输出fosc作为本振频率。bu2614可以用来控制。高稳定度的晶振使得本振频率稳定性极大地提高,而且通过单片机控制分频系数也可以实现频率步进扫描、预置电台、电台存储等多种功能。图2 锁相原理图上述两种计划都是目前产品设计广泛用法的,为了使收音效果稳定并实现自动搜台的延续性,本设计采纳了计划二,电路3所示。图3 锁相环电路3 电源设计本系统的另外一个

4、有特色的部分就是dc-dc变换电路的设计。尝试了无数办法后,终于选用max770作为3v转5v的电源,能够输出+5v,在1a彻低满足设计要求,且纹波较小,低于100mv,若采纳滤波措施效果更佳。它的电路容易,输出电压也相当稳定,电路4所示。图4 3v转5v的电源设计4 时钟显示本设计采纳的ds12887实时时钟芯片采纳技术制成,具有内部晶振和时钟芯片备份锂电池,和常用的时钟芯片mc146818b、ds1287的引脚兼容。采纳ds12887芯片设计的时钟电路无须任何外围电路和器件,并具有良好的微机接口。芯片内部含有128字节ram单元与软件接口,其中14字节为时钟单元和控制/状态寄存器,114字节为通用ram,可由用户用法,全部ram单元数据都具有掉电庇护,可用于实现掉电存储的功能。本系统还有其他十分有特色的地方,如自动搜台锁台和掉电存储等。结束语本设计是一款容易有用的调频接收机计划。其中cxa1691的应用大大降低了电路设计的复杂性,它将大部分电路集成在一起,增加了系统的稳定性。笔者曾利用ne564及一些辅助电路设计过收音电路,无论是收音的敏捷度还是信噪比都无法与本设计相媲美。另外它集成了音频功率放大电路使音质也有了质的飞跃。锁相环电路的设计在本设计中

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论