组合逻辑电路设计之全加器、半加器_第1页
组合逻辑电路设计之全加器、半加器_第2页
组合逻辑电路设计之全加器、半加器_第3页
组合逻辑电路设计之全加器、半加器_第4页
组合逻辑电路设计之全加器、半加器_第5页
已阅读5页,还剩3页未读 继续免费阅读

付费下载

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、班级姓名学号实验组合电路设计一、实验目的(1)(2)(3)(4)00Vcc4B3YGND1Y2Y2A 2B1A 1B4A 4Y 3B 3A验证组合逻辑电路的功能掌握组合逻辑电路的分析方法掌握用SSI小规模集成器件设计组合逻辑电路的方法 了解组合逻辑电路集中竞争冒险的分析和消除方法二、实验设备数字电路实验箱,数字万用表,74LS00, 74LS86三、实验原理1. 组合逻辑概念通常逻辑电路可分为组合逻辑电路和时序逻辑电路两大类。组合逻辑电路又称组合电路, 组合电路的输出只决定于当时的外部输入情况,与电路的过去状态无关。因此,组合电路的特点是无“记忆性”。在组成上组合电路的特点是由各种门电路连接而

2、成,而且连接中没有 反馈线存在。所以各种功能的门电路就是简单的组合逻辑电路。组合电路的输入信号和输出信号往往不只一个,其功能描述方法通常有函数表达式、真 值表,卡诺图和逻辑图等几种。实验中用到的74LS00和74LS86的引脚图如图所示。四2输入与非门2. 组合电路的分析方法。对给定的电路求其逻辑功能,即求出该电路的输出与输入之组合逻辑电路分析的任务是:间的关系,通常是用逻辑式或真值表来描述,有时也加上必须的文字说明。分析一般分为下几个步骤:(1)(2)(3)由逻辑图写出输出端的逻辑表达式,简历输入和输出之间的关系。 列出真值表。根据对真值表的分析,确定电路功能。3. 组合逻辑电路的设计方法。

3、组合逻辑电路设计的任务是:由给定的功能要求,设计出相应的逻辑电路。一 般 设 计 的 逻 辑 电 路 的 过 程 如 图(1)通过对给定问题的分心,获得真值表。在分析中要特别注意实际问题如何抽象为几 个输入变量和几个输出变量直接的逻辑关系问题,其输出变量之间是否存在约束关 系,从而过得真值表或简化真值表。通过卡诺图化简或逻辑代数化简得出最简与或表达式,必要时进行逻辑式的变更, 最后画出逻辑图。根据最简逻辑表达式得到逻辑电路图。(3)四. 实验内容。1.分析,测试半加器的逻辑功能。(1 )用74LS00组成半加器电路如图所示。写出逻辑表达式,验证逻辑关系。(2)用异或门74LS86和74LS00

4、组成半加器,自己画出电路,将测试结果填入自拟表格中, 验证逻辑关系。其真值表为:MABSCO0000000110010100110110000101111101011100所以S的卡诺图为:推出其S逻辑表达式为:SAB实验结果:由 ISIS P rofessio nal 软件仿真其电路的结果如图所示:半加器D2LED BLUEDILED-REDJ 112. 分析,测试全加器的功能:(1 )用74LS86和诺干与非门无组成全加器。要求设计的逻辑门数量最少。 其真值表为:MABCi-1SCi+1000000000110001010001101010010010101011001011111100000100110101010101101110010110101111001111111S的卡诺图为:00011110000110011011110110101001S A B CICO BCI M ABC全加I器五、实验问题及讨论1最简的组合电路是否就是最佳的组合电路?否.因为,简单的方案有可能存在

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论