

下载本文档
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、(3-2)第三章组合逻辑电路 3.1概述 3.2组合逻辑电路分析 3 3利用小规模集成电路设计组合电路 3 4几种常用的中规模组件 3.5利用中规模组件设计组合电路(34)分析步骤:1由给定的逻辑图写出逻辑关系表达式。2用逻辑代数或卡诺图对逻辑表达式进 彳亍化简。3列出输入输出状态表并得出结论。 3.1概述逻辑电路组合逻辑电路现时的输出仅取 决于现时的输入时序逻辑电路除与现时输入有 关外还与原状态 有吴(3-3) 3.2组合逻辑电路分析输入输出之间的逻辑关系例:分析下图的逻辑功能。(3-6)F =ABAB =AB + AB = AB + AB(3-5)例:分析下图的逻辑功能。(3-7)相同为“
2、I”不同为“0”ABF001010100111同或门F =AB真值表(3-8)例:分析下图的逻辑功能。=ABA+ABB= (A + B)A + (A + B)B =AB + AB相同为“0”(3-7)ABF000011101110真值表异或门AB(3-9)不同为T例:分析下图的逻辑功能。X(3-9)(3-12)3.3组合逻辑电路设计1指定实际问题的逻辑含义,列出真值 表,进而写出逻辑表达式。2用逻辑代数或卡诺图对逻辑表达式进 彳亍化简。3列出输入输出状态表并画出逻辑电路 图。(3-11)例:设计三人表决电路( (A、B. C) o每人 一个按键,如果同意则按下,不同意则不按。 结果用指示灯表示
3、,多数同意时指示灯亮, 否则不亮。1首先指明逻辑符号取“0”、的含义。三 个按键A. B、C按下时为“1”,不按时为“0”。 输出量为F,多数赞成时是否则是“0”。2根据题意列出逻辑状态表。最简单的逻辑电路分(2CA)(E.E)Ai-H r-HoCJCbGJCQC3 C1H CP CJC C C3-囲扯卫呵(3-16)4根据逻辑表达式画出逻辑图。F =AB + BC +CA若用与非门实现(3-15)F =AB + BC +CAABC(3-18) 3.4几种常用的组合逻辑组件3.4.1编码器所谓编码就是赋予选定的一系列二进制代 码以固定的含义。(1)二进制编码器将一系列信号状态编制成二进制代码O
4、/个二进制代码a位二进制数)有2 种不 同的组合,可以表示2个信号。(3-17)例:用与非门组成三位二进制编码器八线三线编码器设八个输入端为11胪胪八种状态,与之对 应的输出设为F八F2. F39共三位二进制数。设计编码器的过程与设计一般的组合逻辑 电路相同,首先要列出状态表,然后写出逻 辑表达式并进行化简,最后画出逻辑图。(3-20)真值表/hIs14 I516/hF3F2Fl0111111100010111111001110111110101110111101111110111100111110111011111110111011111110111F=卩2+卩4+厶+8=厶打兀厶8 3译码
5、器逻辑图(3-22)(2)二十进制编码器将十个状态(对应于十进制的十个代码) 编制成BCD码。十个输入|需要几位输出?四位输I19。输出:卩卩3 F。列出状态表如下:(3-21)状态表输入F3FiFiFoI。0000h0001h0010h0011140100I50101160110h0111Is1000h)1001(3-24)F、=S逻辑图略(3-23)3.4.2译码器译码是编码的逆过程,即将某个二进制 翻译成电路的某种状态。(1)二进制译码器将兀种输入的组合译成2种电路状态。也叫n2线译码器。译码器的输入:_组二进制代码译码器的输出:一组高低电平信号(3-26)2 4线译码器74LS139的
6、内部线路74LS139的功能表SX1XX11110000111001101101011010111110“一”表示低电平有效。i 戸3(3-25)(3-28)74LS139管脚图一片139种含两个2 4译码器|(3-27)例:利用线译码器分时将采样数据送入计算机。总线(3-30)工作原理:(以4/1=00为例)在数字系统中,常常需要将运算结果用人们习惯的十进制显示出来,这就要用到显示译码器。|二进1显示译显示|制编码1码器器件(3-32)显示器件:常用的是七段显示器件(3-31)显示器件:常用的是七段显示器件(3-33)a bc d0 11 00 0(3-34)(3-33)显示译码器:74LS
7、49的管脚图(3-35)输入输出DABi显示8421码1译码显示字型XXXX00000000消隐功能表(简表)完整的功能表请参考相应的参考书。(3-36)3.4.3加法器举例:计算A+B110 1+1 b 0 1 110 110a b c d e f g74LS49BjDCBA+5V I I I I I(3-35)74LS49与七段显示器件的连接:+5电极开路,必 .须接上拉电阻(3-38)加法运算的基本规则:(1)逢二进一。(2)最低位是两个数最低位的相加,不需 考虑进位。(3)其余各位都是三个数相加,包括加数.被被、加数和低位来的进位。(4)任何位相加都产生两个结果:本位和. 向高位的进位
8、。(3-37)(1)半加器:半加运算不考虑从低位来的进位A加数;B被加数;S本位和;C进位。真值表ABCS0000010110011110(340)真值表ABcs0000010110011110S = AB + AB = A BC = AB(3-39)逻辑图逻辑符号A半B器ABS c(342)(2)全加器:相加过程中,既考虑加数、被加数又考虑低位的进位位。aH加数;方被加数;0“低位的进 位;s”本位和;c进位。逻辑状态表见下页(341)5bnn-JSnCn0000000110010100110110010101011100111111片=( (a“b“ +anbH上心十”方” 仇)cn_x5
9、 = (a“b“ +aHb 上心 +a“b“(344)Sn=(q0”+altbn5 +(anbn+anbn)cn_75 = (a &+a血X,-i+A半加和:s =anbn+a“=afls =anbn+a,0所以:-片=scM_, + sc5 =sc.anbH逻辑图逻辑符号(343)an -全SHbtl加C-器Cn2(346)全加 器SN74LS183的 管脚图2厂ucc2au2叽如叽如 】2“ 2snn n n n n n nSN74H831LI LI LI LI LI LI% lbHcncnGND(3-45)应用举例:用一片SN74LS183构成两位串行 进位全加器。2(347)(348)其它组件:SN74H83四位串行进位全加器。SN74283-四位超前进位全加器。(347)3.4
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 楼兰英语测试题及答案
- 植入广告面试题及答案
- 文化元素在乐理教学中的角色试题及答案
- 供应链金融中小微企业融资创新与供应链金融风险管理报告
- 独特视角土木考试试题及答案
- 老龄化社会2025年长期照护服务模式养老服务市场潜力与增长动力分析报告
- 聚焦2025年:增强现实(AR)在智能家居安防系统中的应用与发展趋势报告
- 电子商务与农业融合试题及答案
- 建筑施工过程中的安全风险因素试题及答案
- 电商环境下农业信息化建设的必要性试题及答案
- DB+3309+T+106-2024人力资源和社会保障数据分类分级规范
- 主观幸福感量表SWB
- 2024年新正电工技术服务限公司招聘273人(内蒙古)高频难、易错点500题模拟试题附带答案详解
- 建筑施工安全检查标准JGJ59-2011
- 2024秋期国家开放大学《可编程控制器应用实训》一平台在线形考(形成任务7)试题及答案
- 电子政务概论-形考任务5(在线测试权重20%)-国开-参考资料
- 古代小说戏曲专题-形考任务2-国开-参考资料
- 走进川端康成的文学世界智慧树知到答案2024年吉林师范大学
- DG∕TJ 08-2220-2016 桥梁水平转体法施工技术规程
- 教学评一体化的小学语文低段单元作业设计方法
- 手术室不良事件警示教育
评论
0/150
提交评论