各大公司电子类招聘题目_第1页
各大公司电子类招聘题目_第2页
各大公司电子类招聘题目_第3页
各大公司电子类招聘题目_第4页
各大公司电子类招聘题目_第5页
已阅读5页,还剩22页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、各大公司司电子类类招聘题题目精选选模拟电路路1、基尔尔霍夫定定理的内内容是什什么?(仕仕兰微电电子)2、平板板电容公公式(CC=SS/4kd)。(未未知)3、最基基本的如如三极管管曲线特特性。(未未知)4、描述述反馈电电路的概概念,列列举他们们的应用用。(仕仕兰微电电子)5、负反反馈种类类(电压压并联反反馈,电电流串联联反馈,电电压串联联反馈和和电流并并联反馈馈);负负反馈的的优点(降降低放大大器的增增益灵敏敏度,改改变输入入电阻和和输出电电阻,改改善放大大器的线线性和非非线性失失真,有有效地扩扩展放大大器的通通频带,自自动调节节作用)(未未知)6、放大大电路的的频率补补偿的目目的是什什么,有

2、有哪些方方法?(仕仕兰微电电子)7、频率率响应,如如:怎么么才算是是稳定的的,如何何改变频频响曲线线的几个个方法。(未未知)8、给出出一个查查分运放放,如何何相位补补偿,并并画补偿偿后的波波特图。(凹凹凸)9、基本本放大电电路种类类(电压压放大器器,电流流放大器器,互导导放大器器和互阻阻放大器器),优优缺点,特特别是广广泛采用用差分结结构的原原因。(未未知)10、给给出一差差分电路路,告诉诉其输出出电压YY+和Y-,求求共模分分量和差差模分量量。(未未知)11、画画差放的的两个输输入管。(凹凹凸)12、画画出由运运放构成成加法、减减法、微微分、积积分运算算的电路路原理图图。并画画出一个个晶体管

3、管级的运运放电路路。(仕仕兰微电电子)13、用用运算放放大器组组成一个个10倍的的放大器器。(未未知)14、给给出一个个简单电电路,让让你分析析输出电电压的特特性(就就是个积积分电路路),并并求输出出端某点点的rrisee/faall时时间。(Inffineeon笔笔试试题题) 15、电电阻R和电容容C串联,输输入电压压为R和C之间的的电压,输输出电压压分别为为C上电压压和R上电压,要要求制这这两种电电路输入入电压的的频谱,判判断这两两种电路路何为高高通滤波波器,何何为低通通滤波器器。当RRCT时,给给出输入入电压波波形图,绘绘制两种种电路的的输出波波形图。(未未知)16、有有源滤波波器和无无

4、源滤波波器的原原理及区区别?(新太太硬件)17、有有一时域域信号SS=V00sinn(2ppif00t)+V1ccos(2piif1tt)+VV2siin(22piff3t+90),当其其通过低低通、带带通、高高通滤波波器后的的信号表表示方式式。(未未知)18、选选择电阻阻时要考考虑什么么?(东东信笔试试题)19、在在CMOOS电路路中,要要有一个个单管作作为开关关管精确确传递模模拟低电电平,这这个单管管你会用用P管还是N管,为为什么?(仕兰兰微电子子)20、给给出多个个moss管组成成的电路路求5个点的的电压。(Infineon笔试试题) 21、电电压源、电电流源是是集成电电路中经经常用到到

5、的模块块,请画画出你知知道的线线路结构构,简单单描述其其优缺点点。(仕仕兰微电电子)22、画画电流偏偏置的产产生电路路,并解解释。(凹凹凸)23、史史密斯特特电路,求回差差电压。(华华为面试试题)24、晶晶体振荡荡器,好像是是给出振振荡频率率让你求求周期(应该是是单片机机的,112分之之一周期期.) (华华为面试试题)25、LLC正弦弦波振荡荡器有哪哪几种三三点式振振荡电路路,分别别画出其其原理图图。(仕仕兰微电电子)26、VVCO是是什么,什么参参数(压控振振荡器?)(华华为面试试题)27、锁锁相环有有哪几部部分组成成?(仕仕兰微电电子)28、锁锁相环电电路组成成,振荡荡器(比比如用DD触发

6、器器如何搭搭)。(未未知)29、求求锁相环环的输出出频率,给给了一个个锁相环环的结构构图。(未未知)30、如如果公司司做高频频电子的的,可能能还要RRF知识识,调频频,鉴频频鉴相之之类,不不一一列列举。31、一一电源和和一段传传输线相相连(长长度为LL,传输输时间为为T),画画出终端端处波形形,考虑虑传输线线无损耗耗。给出出电源电电压波形形图,要要求绘制制终端波波形图。(未未知)32、微微波电路路的匹配配电阻。(未未知)33、DDAC和和ADCC的实现现各有哪哪些方法法?(仕仕兰微电电子)34、AA/D电电路组成成、工作作原理。(未未知)35、实实际工作作所需要要的一些些技术知知识(面试容容易

7、问到到)。如电电路的低低功耗,稳稳定,高高速如何何做到,调调运放,布布版图注注意的地地方等等等,一般会会针对简简历上你你所写做做过的东东西具体体问,肯肯定会问问得很细细(所以以别把什什么都写写上,精精通之类类的词也也别用太太多了),这这个东西西各个人人就不一一样了,不不好说什什么了。(未未知)数字电路路1、同步步电路和和异步电电路的区区别是什什么?(仕仕兰微电电子)2、什么么是同步步逻辑和和异步逻逻辑?(汉汉王笔试试)同步逻辑辑是时钟钟之间有有固定的的因果关关系。异异步逻辑辑是各时时钟之间间没有固固定的因因果关系系。3、什么么是线与逻辑,要要实现它它,在硬硬件特性性上有什什么具体体要求?(汉王

8、王笔试)线与逻辑辑是两个个输出信信号相连连可以实实现与的的功能。在在硬件上上,要用用oc门来来实现,由由于不用用 occ门可能能使灌电电流过大大,而烧烧坏逻辑辑门。同时在在输出端端口应加加一个上上拉电阻阻。4、什么么是Seetupp和Holldupp时间?(汉王王笔试)5、seetupp和holldupp时间,区别.(南山山之桥)6、解释释settuptimme和holldttimee的定义义和在时时钟信号号延迟时时的变化化。(未未知)7、解释释settup和和holldttimeeviiolaatioon,画画图说明明,并说说明解决决办法。(威威盛VIIA 20033.111.066上海海笔

9、试试试题)Setuup/hholddtiime是测试试芯片对对输入信信号和时时钟信号号之间的的时间要要求。建建立时间间是指触触发器的的时钟信信号上升升沿到来来以前,数数据稳定定不变的的时间。输输入信号号应提前前时钟上上升沿(如如上升沿沿有效)T时间到达芯片,这个T就是建立时间-Setuptime.如不满足setuptime,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果holdtime 不够,数据同样不能被打入触发器。建立时间间(SeetuppTiime)和保持持时间(Holdtime)。建

10、立时间是指在时钟边沿前,数据信号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现 metastability的情况。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。8、说说说对数字字逻辑中中的竞争争和冒险险的理解解,并举举例说明明竞争和和冒险怎怎样消除除。(仕仕兰)9、什么么是竞争争与冒险险现象?怎样判判断?如如何消除除?(汉汉王笔试试)在组合逻逻辑中,由由于门的的输入信信号通路路中经过过了不同同的延时时,导致致到达该该门的时时间不一一

11、致叫竞竞争。产产生毛刺刺叫冒险险。如果果布尔式式中有相相反的信信号则可可能产生生竞争和和冒险现现象。解解决方法法:一是是添加布布尔式的的消去项项,二是是在芯片片外部加加电容。10、你你知道那那些常用用逻辑电电平?TTTL与与COMMS电平平可以直直接互连连吗?(汉汉王笔试试)常用逻辑辑电平:12VV,5V,3.33V;TTLL和CMOOS不可可以直接接互连,由由于TTTL是在在0.33-3.6V之之间,而而CMOOS则是是有在112V的的有在55V的。CMMOS输输出接到到TTLL是可以以直接互互连。TTTL接接到CMMOS需需要在输输出端口口加一上上拉电阻阻接到55V或者者12VV。11、如

12、如何解决决亚稳态态。(飞飞利浦大唐笔笔试)亚稳态是是指触发发器无法法在某个个规定时时间段内内达到一一个可确确认的状状态。当当一个触触发器进进入亚稳态时,既既无法预预测该单单元的输输出电平平,也无无法预测测何时输输出才能能稳定在在某个正正确的电电平上。在这这个稳定定期间,触触发器输输出一些些中间级级电平,或或者可能能处于振振荡状态态,并且且这种无无用的输出出电平可可以沿信信号通道道上的各各个触发发器级联联式传播播下去。12、IIC设计计中同步步复位与与异步复复位的区区别。(南南山之桥桥)13、MMOORRE与与MEEELEEY状态态机的特特征。(南南山之桥桥)14、多多时域设设计中,如何处处理信

13、号号跨时域域。(南南山之桥桥)15、给给了reeg的settup,hholdd时间,求求中间组组合逻辑辑的deelayy范围。(飞飞利浦大唐笔笔试)Delaayq,还有clock的delay,写出决定最大时时钟的因因素,同同时给出出表达式式。(威威盛VIIA220033.111.066上海海笔试试试题)18、说说说静态态、动态态时序模模拟的优优缺点。(威威盛VIIA220033.111.066上海海笔试试试题)19、一一个四级级的Muux,其其中第二二级信号号为关键键信号如何改改善tiiminng。(威威盛VIIA 20033.111.066上海海笔试试试题)20、给给出一个个门级的的图,又又

14、给了各各个门的的传输延延时,问问关键路路径是什什么,还还问给出出输入,使得输出出依赖于于关键路路径。(未未知)21、逻逻辑方面面数字电电路的卡卡诺图化化简,时时序(同同步异步步差异),触触发器有有几种(区区别,优优点),全全加器等等等。(未未知)22、卡卡诺图写写出逻辑辑表达使使。(威威盛VIIA220033.111.066上海海笔试试试题)23、化化简F(A,BB,C,DD)=m(11,3,44,5,110,111,112,113,114,115)的的和。(威威盛)24、ppleaaseshoowttheCMOOSiinveerteersschmmatiic,llayooutandditts

15、ccrosssssecttionnwitthPP- welllprroceess.Plootiitstraansffercurrve(Voout-Vinn)AAndalssoeexpllainnthhe operratiionreggionnoffPMMOSanddNMMOSforreaachseggmenntooftthetraansffercurrve?(威威盛笔试题题cirrcuiitddesiign-beiijinng-003.111.009)25、TToddesiignaCCMOSSinnverrtorrwiithballanccerriseeanndffallltiime,pple

16、aasedeffinee therattionnoffchhannnelwiddthofPMOOSaandNMOOSaandexpplaiin? 26、为为什么一一个标准准的倒相相器中PP管的宽宽长比要要比N管的宽宽长比大大?(仕仕兰微电电子)27、用用moss管搭出出一个二二输入与与非门。(扬扬智电子子笔试)28、ppleaasedraawtthetraansiistoorlleveelsscheematticofaccmoss2inpputANDDgaateandd expllainnwhhichhinnputthaasffastterressponnseforrouutpuutrrisi

17、ingedgge.(lesssddelaay timee)。(威威盛笔试试题ciircuuitdessignn-beeijiing-03.11.09)29、画画出NOOT,NNANDD,NOOR的符符号,真真值表,还还有trranssisttorlevvel的的电路。(Infineon笔试) 30、画画出CMMOS的的图,画画出toow-tto-oonemuxxgaate。(威威盛VIIA220033.111.066上海海笔试试试题)31、用用一个二二选一mmux和和一个iinv实实现异或或。(飞飞利浦大唐笔笔试)32、画画出Y=A*BB+C的的cmoos电路路图。(科科广试题题)33、用用逻

18、辑们们和cmmos电电路实现现ab+cd。(飞飞利浦大唐笔笔试)34、画画出CMMOS电电路的晶晶体管级级电路图图,实现现Y=AA*B+C(DD+E)。(仕仕兰微电电子)35、利利用4选1实现F(x,yy,z)=xzz+yzz。(未未知)36、给给一个表表达式ff=xxxxx+xxxxx+xxxxxxx+xxxxxx用最少少数量的的与非门门实现(实实际上就就是化简)。37、给给出一个个简单的的由多个个NOTT,NAAND,NNOR组组成的原原理图,根根据输入入波形画画出各点点波形。(Infineon笔试)38、为为了实现现逻辑(AXORB)OR(CANDD),请选用以下逻辑中的一种,并说明为什

19、么?1)INV2)AND3)OR4)NAND5)NOR6)XOR答案:NAND(未知)39、用用与非门门等设计计全加法法器。(华华为)40、给给出两个个门电路路让你分分析异同同。(华华为)41、用用简单电电路实现现,当AA为输入入时,输输出B波形为为(仕兰兰微电子子)42、AA,B,CC,D,EE进行投投票,多多数服从从少数,输输出是FF(也就就是如果果A,BB,C,DD,E中中1的个数数比0多,那那么F输出为为1,否则则F为0),用用与非门门实现,输输入数目目没有限限制。(未未知)43、用用波形表表示D触发器器的功能能。(扬扬智电子子笔试)44、用用传输门门和倒向向器搭一一个边沿沿触发器器。

20、(扬扬智电子子笔试)45、用用逻辑们们画出DD触发器器。(威威盛VIIA220033.111.066上海海笔试试试题)46、画画出DFFF的结结构图,用verriloog实现现之。(威威盛)47、画画出一种种CMOOS的D锁存器器的电路路图和版版图。(未未知)48、DD触发器器和D锁存器器的区别别。(新新太硬件件面试)49、简简述laatchh和fillp-fflopp的异同同。(未未知)50、LLATCCH和DFFF的概念念和区别别。(未未知)51、llatcch与reggistter的的区别,为什么么现在多多用reegissterr.行为为级描述述中laatchh如何产产生的。(南南山之桥

21、桥)52、用用D触发器器做个二二分颦的的电路.又问什什么是状状态图。(华华为)53、请请画出用用D触发器器实现22倍分频频的逻辑辑电路?(汉王王笔试)54、怎怎样用DD触发器器、与或或非门组组成二分分频电路路?(东东信笔试试)55、HHowmannyfflipp-fllopcirrcuiitsareeneeedeedttoddiviideby16?(Inttel)166分频?56、用用fillp-fflopp和loggic-gatte设计计一个11位加法法器,输输入caarryyin和和currrennt-sstagge,输输出 ccarrryouut和nexxt-sstagge.(未知知)5

22、7、用用D触发器器做个44进制的的计数。(华华为)58、实实现N位JohhnsoonCCounnterr,N=5。(南南山之桥桥)59、用用你熟悉悉的设计计方式设设计一个个可预置置初值的的7进制循循环计数数器,115进制制的呢?(仕兰兰微电子)60、数数字电路路设计当当然必问问Verriloog/VVHDLL,如设设计计数数器。(未未知)61、BBLOCCKINNGNNONBBLOCCKINNG赋赋值的区区别。(南南山之桥桥)62、写写异步DD触发器器的veerillogmoddulee。(扬扬智电子子笔试)moduuledfff8(cclk,rreseet,d,q); inpuutclkk;

23、 inpuutresset; inpuut7:0d; outpput7:0q; reg7:00qq; alwaays(possedggecclkorpossedggerreseet) iif(rreseet) q=0; eelsee q=d; endmmoduule 63、用用D触发器器实现22倍分频频的Veerillog描描述?(汉王王笔试)moduuledivvidee2(clkk,cllk_oo,reesett); iinpuutclkk,resset; ooutpputcclk_o; wwireeinn; regoutt; aalwaays(pooseddgeclkkorrpoosed

24、dgeresset) iff(resset) outt=0; eelsee ouut=iin; asssignninn=ouut; asssignncllk_oo=outt; enndmoodulle 64、可可编程逻逻辑器件件在现代代电子设设计中越越来越重重要,请请问:aa)你你所知道道的可编编程逻辑辑器件有哪些些?bb)试试用VHHDL或或VERRILOOG、ABLLE描述述8位D触发器器逻辑。(汉汉王笔试试)PAL,PLDD,CPLLD,FPGGA。moduuledfff8(cclk,rreseet,d,q); inpuutclkk; inpuutresset; inpuutd; out

25、pputq; regq; alwaays(possedggecclkorpossedggerreseet) iif(rreseet) q=0; eelsee q=d; endmmoduule 65、请请用HDDL描述述四位的的全加法法器、55分频电电路。(仕仕兰微电电子)66、用用VERRILOOG或VHDDL写一一段代码码,实现现10进制制计数器器。(未未知)67、用用VERRILOOG或VHDDL写一一段代码码,实现现消除一一个gllitcch。(未未知)68、一一个状态态机的题题目用vveriilogg实现(不不过这个个状态机机画的实实在比较较差,很很容易误误解的)。(威威盛VIIA22

26、0033.111.066上海海笔试试试题)69、描描述一个个交通信信号灯的的设计。(仕仕兰微电电子)70、画画状态机机,接受受1,2,5分钱的的卖报机机,每份份报纸55分钱。(扬扬智电子子笔试)71、设设计一个个自动售售货机系系统,卖卖sodda水的的,只能能投进三三种硬币币,要正正确的找找回钱数。(11)画出出fsmm(有限限状态机机);(2)用verilog编程,语法要符合fpga设计的要求。(未未知)72、设设计一个个自动饮饮料售卖卖机,饮饮料100分钱,硬硬币有55分和100分两种种,并考考虑找零零:(11)画出出fsmm(有限限状态机机);(2)用verilog编程,语法要符合fpg

27、a设计的要求;(3)设计。工程中可使用的工具及设计大致过程。(未知)73、画画出可以以检测1100110串的的状态图图,并verriloog实现现之。(威威盛)74、用用FSMM实现10011001的序序列检测测模块。(南南山之桥桥)a为输入入端,bb为输出出端,如如果a连续输输入为111011则b输出为为1,否则则为0。例如a:00001110011101110110011001110 ;b:00000000000001100110000000000 请画出出staatemacchinne;请请用RTTL描述述其sttateemaachiine。(未未知)75、用用verriloog/vvd

28、dll检测sttreaam中的的特定字字符串(分分状态用用状态机机写)。(飞飞利浦大唐笔笔试)76、用用verriloog/vvhdll写一个个fiffo控制制器(包括空空,满,半半满信号号)。(飞飞利浦大唐笔笔试)77、现现有一用用户需要要一种集集成电路路产品,要要求该产产品能够够实现如如下功能能:y=lnxx,其中中,x 为4位二二进制整整数输入入信号。y为二进制小数输出,要求保留两位小数。电源电压为35v假设公司接到该项目后,交由你来负责该产品的设计,试讨论该产品的设计全程。(仕兰微电子)78、ssramm,fallshmemmoryy,及drram的的区别?(新太太硬件面面试)79、给

29、给出单管管DRAAM的原原理图(西电版版数字字电子技技术基础础作者者杨颂华华、冯毛毛官2005页图图914bb),问问你有什什么办法法提高rrefrreshhtiime,总总共有55个问题题,记不不起来了了。(降降低温度,增大大电容存存储容量量)(IInfiineoon笔试试)80、PPleaasedraawsscheematticofaccommmonSRAAMccelllwiith6ttrannsisstorrs,ppoinntoout whicchnnodeesccanstooredattaaandwhiichnoddeiiswworddliineconntrool?(威盛盛笔试题题ci

30、rccuittdeesiggn-bbeijjingg-033.111.099)81、名名词:ssramm,sssramm,sddramm 名词IRRQ,BBIOSS,USSB,VVHDLL,SDDR IRQ:IntterrrupttReeQueest BIOSS:BassicInpputOuttputtSyysteem USB:UUnivverssalSerriallBuus VHDLL:VVHICCHaardwwareeDeescrripttionnLaanguuagee SDR:SSinggleDattaRRatee 压控控振荡器器的英文文缩写(VCOO)。动态态随机存存储器的的英文缩缩写

31、(DDRAMM)。名词解释释,无聊聊的外文文缩写罢罢了,比比如PCCI、ECC、DDRR、intterrruptt、pippeliine、IRQ,BBIOSS,USSB,VVHDLL,VLLSIVCOO(压控控振荡器器)RRAM(动态态随机存存储器),FIRRIIIRDDFT(离散傅立叶变变换)或者是是中文的的,比如如:a.量化误误差b.直直方图c.白平衡衡 IIC设计计基础(流流程、工工艺、版版图、器器件)1、我们们公司的的产品是是集成电电路,请请描述一一下你对对集成电电路的认认识,列列举一些些与集成成电路相关的内内容(如如讲清楚楚模拟、数数字、双双极型、CMOS、MCU、RISC、CISC

32、、DSP、ASIC、FPGA 等的概念念)。(仕仕兰微面面试题目目)2、FPPGA和和ASIIC的概概念,他他们的区区别。(未未知)答案:FFPGAA是可编编程ASSIC。ASICC:专用用集成电电路,它它是面向向专门用用途的电电路,专专门为一一个用户户设计和和制造的的。根据据一个用户的的特定要要求,能能以低研研制成本本,短、交交货周期期供货的的全定制制,半定定制集成成电路。与与门阵列等等其它AASICC(ApppliicattionnSppeciificcICC)相比比,它们们又具有有设计开开发周期期短、设设计制造成本本低、开开发工具具先进、标标准产品品无需测测试、质质量稳定定以及可可实时在

33、在线检验验等优点点3、什么么叫做OOTP片片、掩膜膜片,两两者的区区别何在在?(仕仕兰微面面试题目目)4、你知知道的集集成电路路设计的的表达方方式有哪哪几种?(仕兰兰微面试试题目)5、描述述你对集集成电路路设计流流程的认认识。(仕仕兰微面面试题目目)6、简述述FPGGA等可可编程逻逻辑器件件设计流流程。(仕仕兰微面面试题目目)7、ICC设计前前端到后后端的流流程和eeda工工具。(未未知)8、从RRTLsynntheesiss到tappeoout之之间的设设计fllow,并列出其中各步使用的tool.(未知) 9、AAsicc的dessignnfllow。(威威盛VIIA220033.111.

34、066上海海笔试试试题)10、写写出assic前前期设计计的流程程和相应应的工具具。(威威盛)11、集集成电路路前段设设计流程程,写出出相关的的工具。(扬扬智电子子笔试)先介绍下下IC开发发流程:1.)代代码输入入(deesiggniinpuut) 用vhddl或者者是veerillog语语言来完完成器件件的功能能描述,生生成hddl代码码语言输入入工具:SUMMMITTVISSUALLHDLL MMENTTORRRENIIOR 图形输入入:ccompposeer(ccadeencee); vviewwloggic(viiewddraww) 2.)电电路仿真真(ciircuuitsimmula

35、atioon) 将vhdd代码进进行先前前逻辑仿仿真,验验证功能能描述是是否正确确数字电路路仿真工工具:Verroloog:CCADEENCEEVVerooligg-XLL SSYNOOPSYYSVVCS MMENTTORMModlle-ssim VHHDL:CCADEENCEENNC-vvhdll SSYNOOPSYYSVVSS MMENTTORMModlle-ssim 模拟电路路仿真工工具:*AANTIIHSSpicceppspiice,speectrremmicrrommicrrowaave:eeesofft:hpp 3.)逻逻辑综合合(syynthhesiisttoolls) 逻辑综合

36、合工具可可以将设设计思想想vhdd代码转转化成对对应一定定工艺手手段的门门级电路路;将初初级仿真真中所没没有考虑虑的门沿沿(gaatessdeelayy)反标标到生成成的门级级网表中中,返回电电路仿真真阶段进进行再仿仿真。最最终仿真真结果生生成的网网表称为为物理网网表。12、请请简述一一下设计计后端的的整个流流程?(仕仕兰微面面试题目目)13、是是否接触触过自动动布局布布线?请请说出一一两种工工具软件件。自动动布局布布线需要要哪些基基本元素素?(仕仕兰微面面试题目目)14、描描述你对对集成电电路工艺艺的认识识。(仕仕兰微面面试题目目)15、列列举几种种集成电电路典型型工艺。工工艺上常常提到00

37、.255,0.18指指的是什什么?(仕仕兰微面面试题目目)16、请请描述一一下国内内的工艺艺现状。(仕仕兰微面面试题目目)17、半半导体工工艺中,掺掺杂有哪哪几种方方式?(仕仕兰微面面试题目目)18、描描述CMMOS电电路中闩闩锁效应应产生的的过程及及最后的的结果?(仕兰兰微面试试题目)19、解解释laatchh-upp现象和和Anttennnaeeffeect和和其预防防措施.(未知知)20、什什么叫LLatcchupp?(科科广试题题)21、什什么叫窄窄沟效应应?(科科广试题题)22、什什么是NNMOSS、PMOOS、CMOOS?什什么是增增强型、耗耗尽型?什么是是PNPP、NPNN?他们

38、们有什么么差别?(仕兰兰微面试试题目)23、硅硅栅COOMS工工艺中NN阱中做做的是PP管还是是N管,N阱的阱阱电位的的连接有有什么要要求?(仕仕兰微面面试题目目)24、画画出CMMOS晶晶体管的的CROOSS-OVEER图(应应该是纵纵剖面图图),给给出所有有可能的的传输特特性和转转移特性性。(IInfiineoon笔试试试题)25、以以inttervver为为例,写出N阱CMOOS的proocesss流程程,并画出出剖面图图。(科科广试题题)26、PPleaaseexpplaiinhhowwedesscriibetheereesisstannceinsemmicoonduuctoor.Co

39、mmparre theressisttancceoofaameetall,poolyandddiiffuusiooniinttranndittionnalCMOOSpproccesss.(威威盛笔试题题cirrcuiitddesiign-beiijinng-003.111.009)27、说说明moos一半半工作在在什么区区。(凹凹凸的题题目和面面试)28、画画p-bbulkk的nmoos截面面图。(凹凹凸的题题目和面面试)29、写写schhemaaticcnoote(?),越多越越好。(凹凹凸的题题目和面面试)30、寄寄生效应应在icc设计中中怎样加加以克服服和利用用。(未未知)31、太太底层

40、的的MOSS管物理理特性感感觉一般般不大会会作为笔笔试面试试题,因因为全是是微电子子物理,公公式推导导太罗索索,除非非面试出出题的是是个老学学究。IIC设计计的话需需要熟悉悉的软件件:CCadeencee, Synoopsyys,Avaant,UNIIX当然然也要大大概会操操作。32、uunixx命令令cp-r,rm,uunamme。(扬扬智电子子笔试)单片机、MCU、计算机原理1、简单单描述一一个单片片机系统统的主要要组成模模块,并并说明各各模块之之间的数数据流流流向和控控制流流向。简简述单片片机应用用系统的的设计原原则。(仕仕兰微面面试题目目)2、画出出80331与27116(2K*8RO

41、OM)的的连线图图,要求求采用三三-八译码码器,880311的P2.5,PP2.44和P2.33参加译译码,基基本地址址范围为为30000H-3FFFFH。该该27116有没没有重叠叠地址?根据是是什么?若有,则写写出每片片27116的重重叠地址址范围。(仕仕兰微面面试题目目)3、用880511设计一一个带一一个8*16键键盘加驱驱动八个个数码管管(共阳阳)的原原理图。(仕仕兰微面面试题目)4、PCCI总线线的含义义是什么么?PCCI总线线的主要要特点是是什么?(仕兰兰微面试试题目)5、中断断的概念念?简述述中断的的过程。(仕仕兰微面面试题目目)6、如单单片机中中断几个个/类型,编编中断程程序

42、注意意什么问问题;(未未知)7、要用用一个开开环脉冲冲调速系系统来控控制直流流电动机机的转速速,程序序由80051完完成。简简单原理理如下:由PP3.44输出脉脉冲的占占空比来来控制转转速,占占空比越越大,转转速越快快;而占占空比由由K7-K0八八个开关来来设置,直直接与PP1口相相连(开开关拨到到下方时时为00,拨拨到上方方时为1,组组成一个个八位二进制制数N),要要求占空空比为NN/2556。(仕仕兰微面面试题目目)下下面程序序用计数数法来实实现这一一功能,请请将空余余部分添添完整。 MMOVP1,#0FFFH LLOOPP1:MOVVR44,#0FFFH - MMOVR3,#000H L

43、LOOPP2:MOVVA,P1 - SSUBBBA,R3 JJNZSKPP1 - SSKP11:MOVVC,70HH MMOVP3.4,C AACALLLDDELAAY:此延时时子程序序略 - - AAJMPPLOOOP11 8、单片片机上电电后没有有运转,首首先要检检查什么么?(东东信笔试试题)9、WhhatisPCChiipseet?(扬智智电子笔笔试)芯片组(Chipset)是主板的核心组成部分,按照在主板上的排列位置的不同,通常分为北桥芯片片和南桥桥芯片。北北桥芯片片提供对对CPUU的类型型和主频频、内存存的类型型和最大大容量、ISA/PCII/AGGP插槽槽、ECCC纠错错等支持持。

44、南桥桥芯片则则提供对对KBCC(键盘盘控制器器)、RRTC(实实时时钟控制器器)、UUSB(通通用串行行总线)、UltraDMA/33(66)EIDE数据传输方式和ACPI(高级能源管理理)等的的支持。其其中北桥桥芯片起起着主导导性的作作用,也也称为主主桥(HHosttBrridgge)。除了了最通用用的南北北桥结构构外,目目前芯片片组正向向更高级级的加速速集线架架构发展展,Inntell的8xx系系列芯片片组就是是这类芯芯片组的的代表,它它将一些些子系统统如IDDE接口口、音效效、MOODEMM和USBB直接接入主主芯片,能能够提供供比PCCI总线线宽一倍倍的带宽宽,达到到了2666MBB/

45、s。110、如如果简历历上还说说做过ccpu之之类,就就会问到到诸如ccpu如如何工作作,流水水线之类类的问题题。(未知)11、计计算机的的基本组组成部分分及其各各自的作作用。(东东信笔试试题)12、请请画出微微机接口口电路中中,典型型的输入入设备与与微机接接口逻辑辑示意图图(数据据接口、控控制接口、所存存器/缓冲器器)。(汉王王笔试)13、ccachhe的主主要部分分什么的的。(威威盛VIIA220033.111.066上海海笔试试试题)14、同同步异步步传输的的差异(未未知)15、串串行通信信与同步步通信异异同,特点,比较。(华华为面试试题)16、RRS2332c高高电平脉脉冲对应应的TT

46、TL逻辑辑是?(负逻辑辑?)(华为为面试题题)信号与与系统1、的话话音频率率一般为为300034400HHZ,若若对其采采样且使使信号不不失真,其其最小的的采样频频率应为为多大?若若采用88KHZZ的采样样频率,并并采用88bitt的PCMM编码,则则存储一一秒钟的的信号数数据量有有多大?(仕仕兰微面面试题目目)2、什么么耐奎斯斯特定律律,怎么由由模拟信信号转为为数字信信号。(华华为面试试题)3、如果果模拟信信号的带带宽为5khhz,要要用8KK的采样样率,怎怎么办?(lluceent)两路路?4、信号号与系统统:在时域域与频域域关系。(华华为面试试题)5、给出出时域信信号,求求其直流流分量。

47、(未未知)6、给出出一时域域信号,要要求(11)写出出频率分分量,(2)写出其傅立叶变换级数;(3)当波形经过低低通滤波波器滤掉掉高次谐谐波而只只保留一一次谐波波时,画画出滤波波后的输输出波形形。(未未知)7、skketcch连连续正弦弦信号和和连续矩矩形波(都有图图)的傅立立叶变换换。(Innfinneonn笔试试试题)8、拉氏氏变换和和傅立叶叶变换的的表达式式及联系系。(新新太硬件件面题)DSP、嵌嵌入式、软软件等1、请用用方框图图描述一一个你熟熟悉的实实用数字字信号处处理系统统,并做做简要的的分析;如果没没有,也可以自自己设计计一个简简单的数数字信号号处理系系统,并并描述其其功能及及用途

48、。(仕仕兰微面面试题目)2、数字字滤波器器的分类类和结构构特点。(仕仕兰微面面试题目目)3、IIIR,FIRR滤波器器的异同同。(新新太硬件件面题)4、拉氏氏变换与与Z变换公公式等类类似东西西,随便便翻翻书书把如.h(nn)=-a*hh(n-1)+b*(n)aa.求h (n)的的z变换;b.问该该系统是是否为稳稳定系统统;c.写出FIIR数字字滤波器器的差分分方程;(未知知)5、DSSP和通通用处理理器在结结构上有有什么不不同,请请简要画画出你熟熟悉的一一种DSSP结构构图。(信信威dsp软软件面试试题)6、说说说定点DDSP和和浮点DDSP的的定义(或或者说出出他们的的区别)(信信威dssp

49、软件件面试题题)7、说说说你对循循环寻址址和位反反序寻址址的理解解.(信威威dspp软件面面试题)8、请写写出【8,7】的二二进制补补码,和和二进制制偏置码码。用QQ15表表示出00.5和和0.5.(信信威dsp软软件面试试题)9、DSSP的结结构(哈哈佛结构构);(未未知)10、嵌嵌入式处处理器类类型(如ARMM),操操作系统统种类(Vxworks,ucos,winCE,linux),操作系统方面偏偏CS方向向了,在在CS篇里里面讲了了;(未未知)11、有有一个LLDO芯芯片将用用于对手手机供电电,需要要你对他他进行评评估,你你将如何何设计你你的测试试项目?12、某某程序在在一个嵌嵌入式系系

50、统(2200MMCPPU,50MMSDDRAMM)中已已经最优优化了,换换到零一一个系统(3000MCPUU,50MMSDDRAMM)中是是否还需需要优化化?(Inttel) 13、请请简要描描述HUUFFMMAN编编码的基基本原理理及其基基本的实实现方法法。(仕仕兰微面面试题目目)14、说说出OSSI七层层网络协协议中的的四层(任任意四层层)。(仕仕兰微面面试题目目)15、AA)(仕仕兰微面面试题目目)iinccludde vooidtesstf(intt*p) *pp+=11; maain() innt*n,m22; n=m; m0=1; m1=8; teestff(n); prrintt

51、f(Dattavvaluueiis%d,*nn); - B) iinccludde vooidtesstf(intt*pp) *pp+=11; maain() iint*n,m22; n=m; m0=1; m1=8; teestff(&nn); prrinttf(DDataavaalueeiss%dd,*n); 下面面的结果果是程序序A还是程程序B的? Daatavallueis8 那么么另一段段程序的的结果是是什么? 16、那那种排序序方法最最快?(华为为面试题题)17、写写出两个个排序算算法,问哪个个好?(威威盛)18、编编一个简简单的求求n!的程程序。(Innfinneonn笔试试试题)

52、19、用用一种编编程语言言写n!的算法法。(威威盛VIIA220033.111.066上海海笔试试试题)20、用用C语言写写一个递递归算法法求N!;(华华为面试试题) 21、给给一个CC的函数数,关于于字符串串和数组组,找出出错误;(华为为面试题题) 22、防防火墙是是怎么实实现的?(华为为面试题题)23、你你对哪方方面编程程熟悉?(华为为面试题题)24、冒冒泡排序序的原理理。(新新太硬件件面题)25、操操作系统统的功能能。(新新太硬件件面题)26、学学过的计计算机语语言及开开发的系系统。(新新太硬件件面题)27、一一个农夫夫发现围围成正方方形的围围栏比长长方形的的节省44个木桩桩但是面面积一

53、样样.羊的数数目和正正方形围围栏的桩桩子的个个数一样样但是小小于366,问有有多少羊羊?(威威盛)28、CC语言实实现统计计某个ccelll在某.vv文件调调用的次次数(这个题题目真bbt)(威盛盛VIAA 20033.111.066上海海笔试试试题)29、用用C语言写写一段控控制手机机中马达达振子的的驱动程程序。(威胜) 30、用用perrl或TCLL/Tkk实现一一段字符符串识别别和比较较的程序序。(未未知)31、给给出一个个堆栈的的结构,求求中断后后显示结结果,主主要是考考堆栈压压入返回回地址存存放在低低端地址址还是高高端。(未未知)32、一一些DOOS命令令,如显显示文件件,拷贝贝,删

54、除除。(未未知)33、设设计一个个类,使使得该类类任何形形式的派派生类无无论怎么么定义和和实现,都都无法产产生任何何对象实实例。(IBM)34、WWhattissprre-eempttionn?(Inttel) 35、WWhattissthhesstatteoofaaprroceessifarresoourcceiisnnotavaailaablee?(Inttel) 36、三三个ffloaataa,b,cc;问值值(a+b)+c=(bb+a)+c,(aa+b)+c=(aa+c)+b。(Inntell) 37、把把一个链链表反向向填空。(lucent) 38、xx4+a*xx3+x22+c*x

55、+dd最少少需要做做几次乘乘法?(Deephii) 主观题1、你认认为你从从事研发发工作有有哪些特特点?(仕仕兰微面面试题目目)2、说出出你的最最大弱点点及改进进方法。(威威盛VIIA220033.111.066上海海笔试试试题)3、说出出你的理理想。说说出你想想达到的的目标。题目是英文出的,要用英文回答。(威盛VIA 2003.11.06上海笔试试题)4、我们们将研发发人员分分为若干干研究方方向,对对协议和和算法理理解(主主要应用用在网络络通信、图图象语音音压缩方方面)、电电子系统统方案的的研究、用用MCUU、DSPP编程实实现电路路功能、用用ASIIC设计计技术设设计电路路(包括括MCUU

56、、DSPP本身)、电电路功能能模块设设计(包包括模拟拟电路和和数字电电路)、集集成电路路后端设设计(主主要是指指综合及及自动布布局布线线技术)、集集成电路路设计与与工艺接接口的研研究。你希望从从事哪方方面的研研究?(可可以选择择多个方方向。另另外,已已经从事事过相关关研发的的人员可可以详细细描述你你的研发发经历)。(仕仕兰微面面试题目目)5、请谈谈谈对一一个系统统设计的的总体思思路。针针对这个个思路,你你觉得应应该具备备哪些方方面的知知识?(仕仕兰微面面试题目目)6、设想想你将设设计完成成一个电电子电路路方案。请请简述用用EDAA软件(如如PROOTELL)进行行设计(包包括原理理图和PPCB

57、图图)到调调试出样样机的整整个过程程。在各各环节应应注意哪哪些问题题?电源源的稳定定,电容容的选取取,以及及布局的的大小。(汉汉王笔试试)共同的注注意点1.一般般情况下下,面试试官主要要根据你你的简历历提问,所所以一定定要对自自己负责责,把简简历上的的东西搞搞明白;2.个别别招聘针针对性特特别强,就就招目前前他们确确的方向向的人,这这种情况况下,就就要投其其所好,尽尽量介绍绍其所关关心的东东西。3.其实实技术面面试并不不难,但但是由于于很多东东西都忘忘掉了,才才觉得有有些难。所所以最好好在面试试前把该该看的书书看看。4.虽然然说技术术面试是是实力的的较量与与体现,但但是不可可否认,由由于不用用

58、面试官官/公司所所专领域域及爱好好不同,也也有面试试也有很很大的偶偶然性,需需要冷静静对待。不不能因为为被拒,就就否认自自己或责责骂公司司。5.面试试时要ttakeeitteaasy,对对越是自自己钟情情的公司司越要这这样。用基本元元件设计计一个11011110循循环序列列的发生生器最简单RRC网络络的输入入脉冲,那那么输出出的电压压波形是是什么(高高通那种种样子的的电路)设计指定定用途的的滤波器器用基本元元件搭建建一个44路选择择器用2个33-8译译码器组组成1个个4-116译码码器FPGAA里为什什么要有有全局时时钟OC门是是什么,线线与还是是线或理想功放放的电路路,写出出输入输输出关系系

59、用基本元元件设计计一个检检测10011序序列的电电路TTL电电平问题题香农定理理基本NPPN放大大器,工工作点位位置的不不同造成成不同类类型的失失真各种基本本触发器器的表达达式和行行为模型型,他们们都是怎怎么组成成的竞争冒险险是什么么,怎么么避免铜皮厚度度与线宽宽和最大大通过电电流的关关系真值表和和逻辑表表达式给出时序序电路图图,写出出状态方方程和输输出方程程,并判判断电路路的用途途虚函数是是什么,有有什么用用二叉树遍遍历的方方法2输入CCMOSS与非门门和或非非门哪个个快多时钟域域设计下下,从快快时钟域域到慢时时钟域和和从慢时时钟域到到快时钟钟域分别别如何处处理holdd tiime、sse

60、tuup ttimee和jiitteer分别别是什么么,用图图型表示示cyclle-bbaseed和eevennt-bbaseed仿真真有何不不同101001检测测,写出出状态转转移图和和RTLL,并说说明还有有什么方方法可以以实现该该检测ASICC的前端端工具都都有什么么MOS的的二输入入或非门门(与非非门)用MUXX4搭建建逻辑xxz+yyzlatcch和fflipp-fllop的的异同SRAMM、DRRAM、FFLASSH的异异同简述一个个你熟悉悉的总线线结构流水线技技术需要要耗费更更多的寄寄存器资资源,并并会引起起输出延延迟,为为什么有有人认为为在CPPLD中中最好不不要用该该技术,而

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论