实验二 组合逻辑电路编码器、译码器的设计与测试_第1页
实验二 组合逻辑电路编码器、译码器的设计与测试_第2页
实验二 组合逻辑电路编码器、译码器的设计与测试_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验二组合逻辑电路编码器、译码器的设计与测试一、实验目的:1、掌握组合逻辑电路的设计与测试方法2、通过对编码器、译码器功能的测试掌握其原理。二、实验设备及元器件:数字电路实验箱相关器件:74LS00(四二输入与非门) 74LS04(六反相器)74LS08(四二输入与门) 74LS148(8线-3线优先编码器)其他设计所需的相关芯片,可以向老师索取。三、实验内容:1.用小规模集成门设计2线---4线译码器:(实验教材P67)(1)2线---4线译码器原理:输入2位二进制代码,每组码值分别对应于4个输出端中的一个端子有效,有效输出可以是高电平有效,或者低电平有效,这由设计者的设计方案决定。根据译码原理列写真值表如下:输出端低电平有效ABF输出端低电平有效ABFFFF0123001000010100100010110001输出端高电平有效写出表达式、画逻辑图、按逻辑图选相应器件搭建电路2-4线译码器的电路原理图1所示图1 2-4线译码器A、B端接高低电平开关,FO、Fl、F2、F3接至逻辑指示灯,列表记录A、B不同组合时,F0、F1、F2、F3的状态。注意:图中画出的是高电平有效的2-4译码器,用二输入与非门(74LS00)和反相器(74LS04);为减少连线,也可不用输出端反相器,输出译码端为低电平有效。2•中规模集成编码器功能测试:74LS148编码器原理:为区分一系列不同的事物,将其中的每个事物用一个二值代码表示,这就是编码。编码器的功能,就是将各输入端的高、低电平形式所代表的信息,译成相应的代码输出。优先编码器,在设计时对输入的待编码信息端按优先顺序排了队,当几个输入信号同时待编码时,只对其中优先权最高的一个进行编码。8线-3线优先编码器真值表:输入输出SI0AI2I3LQI6-YYY2 1 01xxxxxxxx11100000000011111111xxxxxxx0xxxxxx01xxxxx011xxxx0111xxx01111xx011111x011111101111111111000001010011100101110111测试8线-3线优先编码器逻辑功能:控制端S及八个信号输入端,分别接开关控制的高低电平输出器,注意按顺序排列好,以便于实验中改变相应端子的电平;三位代码输出端分别接发光二极管显示电平端,注意三位代码顺序;按真值表所示,改变各

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论