




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
原理图规范要求与封装设计技巧“电路原理图设计规范_基于AD设计软件”要求宣贯;原理图封装设计技巧;
规范宣贯总纲范围基本要求元件参数值标注方法元件项目代号(位号)及符号网络名称(NetLabel)命名及标注测试点设计要求封装建库规范设计注意事项文件编号、版本升级管理答疑1、范围本标准规定了电路原理图和逻辑封装库的设计规范及注意事项。本标准适用于使用Protel以及AltiumDesigner软件进行电路原理图设计。本标准发布实施之前公司及部门发布的相关标准、规范性文件,相关条款和内容如与本标准的规定相抵触的,以本标准为准,按本标准执行。基本要求(续)图幅大小设置
按公司现有打印设备条件,为保证最佳打印效果,电路图的图幅设置应符合企业标准02R&D-03-301《产品图样及设计文件格式》的要求,设计时允许使用A2、A3、A4三种规格图幅(如图1中右上角Standard的下拉箭头可以选择),以A3、A4为主。图纸绘制大小要适当,以打印在A3、A4纸能清晰识别为准。另归档时自定义带公司标题栏的图纸大小也应以上面三种图纸为标准,打印时图纸信息应尽可能充分利用所选幅面的有效面积。基本要求(续)颜色设置
原理图绘制时不同类别的信息不能用相同的颜色。如NetLabel、Text、项目代号(元件位号)、参数值等均应以不同的颜色区分。有电气连接的连线(Wire)与没有电气连接的连线(Line)、元件逻辑封装本体与管脚之间也应区分颜色,以免图纸复杂时不易识读。颜色设置必须保证打印图纸时图样清晰易读。射频通路连线颜色建议设置成Color=1462238,线条设置成Wirewidth=Medium,以便与其他信号线区分。基本要求(续)信号流向设计
复杂的设计必须采用层次总图的方式实现自下而上的模块层次结构,各电路模块构成一张子图,尽量保证从上到下、从左到右的信号流向,最后各次图汇总成原理模块总图。注意尽可能将实现同一功能的电路子模块绘制在一张子图上。基本要求(续)电气连接的正确表示元件参数值标注方法元件参数值标注方法
参数值标注需注意正确使用法定计量单位和区分符号的大小写与空格。电路各种参数的标注应符合《中华人民共和国计量法》和国家标准GB3101《有关量、单位和符号的一般原则》的规定。元件参数值标注方法(续)电容1)普通贴片电容和无极性瓷片电容普通贴片电容直接以“容值+单位”表示,如2.2μF、0.1μF、100pF等。必要时单位符号“F”(法拉)允许缺省。1nF以上(含)统一以μF作为单位。1nF以下统一以pF作为单位。对于非公司默认值电压的电容应标注耐压值,如0.01μF1kV等。2)涤纶电容的标注方法容值以科学计数法标示,但须在容值后面加“M”以示区别,如474M(即0.47μF)等。3)铝电解电容、钽电容标注方法容值/耐压值如:10μF/10V,10μF/16V,47μF/25V,120μF/400V等。4)微波电容的器件参数值中需要带有厂商标识符号,与普通电容进行区分,使原理图设计能保持良好的技术延续性。比如普通电容一般标注‘*pF’而微波电容一般标注‘*pF/ATC’或者‘*pF/Johanson’以示区分,其中‘ATC’和‘Johanson’为两种厂商缩写标识。元件参数值标注方法(续)接插件1)普通插座、插针等以其管脚排列作标注。单排的以“CON+管脚数”如CON5、CON9等,一般此类管脚数在1~15之间;双排及以上的以“HDR+行数X列数”如HDR8X2、HDR20X2等,一般此类管脚数在2~64之间。管脚以字母命名(A1、B1…A16、B16…)的插座以在行列数后面加“A”作标注,如HDR16X2A等。2)端口连接器的标注直接按其产品标准名称(无标准名称的则以型号)作标注,如RJ45、DB9、USB、PC104、3DC-G313等。有接口(俗称母头)、接头(俗称公头)或主口、从口之分的连接器,其标注应予以区分:如DB9-F、DB9-M(F表示接口Female,有时用K表示;M表示接头Male,有时用J表示),USB-SLAVE、USB-HOST(SLAVE表示从口、HOST表示主口)。注:PC104虽属于行数30列数4的接插件,但因其为标准工控连接器,因此其标注方式归入此类标准连接器中元件参数值标注方法(续)半导体器件1)二极管/三极管直接标注具体型号,如IN4148、IN4007、HER107、8050、9014C等。对于同一型号器件在设计中同时使用不同的PCB封装时,如用到的三极管有SOT-23Q、TO-92、TO-220等时,以设计中使用最多的为默认封装,允许不标封装型号,其他的必须在型号标注后面追加封装型号,以免设计时混淆,如9014CTO-92、TIP41TO-220等。对于发光二极管除需要标注具体型号之外,还需要标明发光颜色,如3B3HCBLUE等。如果单板上只用到单一种发光二极管,可以将颜色标注省略只标注型号即可。2)稳压管稳压管需标明其稳定电压及功率,如5.1V1/2W、3.6V/1W等。3)其他半导体器件按公司优选器件库中的标注方法作型号标注。元件参数值标注方法(续)晶体、晶振等原理图上直接以时钟频率作标注,如13MHz、32.768kHz、25MHz等元件参数值标注方法(续)IC集成电路直接以芯片型号作标注,如GC5016、PXA270、PM7815等。对于同型号可能包含不同封装类型如BGA、QFP等器件,其管脚会因封装不同而定义不同,需要在芯片型号后面加上封装类型,如XXX_BGA、XXX_QFP等以示区别。此类器件一般包括FPGA、CPLD、DSP、ARM等。在设计中应尽量选用之前已使用的封装器件,便于统一元件参数值标注方法(续)其他非标准特殊器件有型号则以型号作标注,如电源模块PTH05050等。无型号器件的标注,可按国家标准GB/T7159《电气技术中的文字符号制定通则》给予编号元件项目代号(位号)及符号元件项目代号(位号)及符号代号:按照Q/JXA10-041《电气技术文件常用文字符号》要求进行设计符号:一般采用公司现有软件数字电路标准库图符绘制。图库中没被收录的元器件图形符号可参照国家标准GB/T4728.1~4728.13《电气简图用图形符号》进行设计并按规定程序纳入数字标准库统一管理。网络名称(NetLabel)命名及标注NetLabel命名要求NetLabel命名应简单、直观,一般使用大写字母表示。NetLabel组名只能使用A-Z(大写)、0-9、下划线“_”(不允许采用“-”中横杠)、“#”、“\”、“$”、“&”、“*”组合而成,长度尽量以在10个字符以内为佳。不允许超过15个字符。网络名称(NetLabel)的编制及标注应符合国家标准GB/T1679《信号和连接线的代号》、GB/T6988.1~6988.3《电气技术用文件的编制》的相关规定。网络名称(NetLabel)命名及标注(续)不同的电气连接设计要求网络名称(NetLabel)命名及标注
(续)地、电源的网络标示地线对于数字电路,鉴于电路结构、性质,地线很难在PCB设计时进行完整的分割。为避免地线分割过多导致信号回路过大引起EMI问题,一般采取“分区而不分割”的原则处理地线结构。因此在原理图设计时对于地线的处理采取使用统一地,不作细分。使用图4地线网络符号,NetLabel标注为GND。若电路中包含有一些特殊电路模块,如大电流、高压、特殊信号等需要与其他电路分开或隔离时,则需要对此子模块的地线另作处理,根据其功能实现,地线NetLabel标注为HGND(高压地)、PGND(电源地)、SGND(信号地)、AGND(模拟地)、DGND(数字地)等,并在其模块附近放置注释说明。地线标示符放置时须注意应统一为尖端向下的方向,不可采用尖端向上的方向,如受版面影响也可以平放(但不提倡)。如图。网络名称(NetLabel)命名及标注
(续)模拟信号电压在电压值前面加“A”表示;数字信号电压在电压值前面加“D”表示;芯片核心电压在电压值前面加“C”表示,如A3.3V、D2.5V、C1.8V等。如果核心电压需要表示数字电压或模拟电压,则在电压后面加“C”表示,如D1.8VC、A1.8VC等。如无特殊要求,核心电压尽量不作数字、模拟区分。同一电压经磁珠隔离后用在不同芯片上,则在电压前面加不同的芯片型号以作区分,如AFE8406_D3.3V、BF531_D3.3V、AD9779_A3.3V等。不同的电源芯片输出同等电压时,以在电压值后面加“_1”、“_2”…标示,几个同样的芯片有同样的电压时以在芯片名字后加“_1”、“_2”…标示。如1.8V_1、1.8V_2、1.8V_3;AD6655_1_D3.3V、AD6655_2_D3.3V、AD6655_3_D3.3V等。对于需采用跳线的电源设计,需标注跳线的详细规格以及规格代码(PLM系统中的part编码)。将每个跳线点命名为不同名称的PAD,并说明跳线连接关系,以保障PCB的正确设计,如图网络名称(NetLabel)命名及标注
(续)网络名称(NetLabel)命名及标注
(续)总线网络设计要求封装建库规范所有器件封装设计都必须符合公司规范要求,数字器件应根据Q/JXA07-028《数字器件封装命名规则及建库规范》的规定设计封装、射频器件应根据09R&D-03-001《功放PCB器件封装设计规范》中的规定设计封装。规范在PLM上有原件,可以咨询质量技术室封装建库规范(续)象限设计要求逻辑封装设计时须尽量将第1管脚放置在设计原点,以免调用时封装不能随附在光标上。对于有多个子部件(Part)的元件,应将每个Part放置在设计区域的第4象限,且Part的最左上角位于设计原点上。象限封装建库规范(续)栅格设计要求确保每个管脚准确放置在栅格为5或5的倍数上面(建议为5)封装建库规范(续)极性元件设计要求所有有极性的两脚元件(如二极管、铝电解电容、钽电容等)统一设计为第1管脚为正极,第2管脚为负极。封装建库规范(续)管脚命名要求所有以字母命名管脚的元件(如二极管、三极管、场效应管等)均应以字母命名PinNumber,与数字命名管脚相区别。如二极管管脚为A、K;三极管管脚为E、B、C;场效应管管脚为G、D、S。封装建库规范(续)易识读要求逻辑封装设计应直观、易读、方便原理图整体设计。对于部分管脚较多的芯片,应以多个子部件的形式进行设计,且确保各子部件为实现各子模块功能,切忌各功能模块混合设计,为后续的原理图设计带来不便且不易识读。封装建库规范(续)IC类器件设计通用要求IC类器件设计封装时应将各功能模块管脚排在一起,不一定需要按顺序阵列管脚,同时必须
标明各管脚功能名称;而对于接插件类元件则必须按顺序阵列管脚。IC类元件封装设计时管脚如为左右排列,如非必要,应避免对称放置,以免和接插件类元件封装相混淆。如图10。绝对不允许设计IC类逻辑封装时直接用数字排列表示管脚的PinName。封装建库规范(续)封装建库规范(续)管脚定义补充设计注意事项层次总图设计要求采用自下而上层次总图方式设计原理图时,层次模块必须由执行Design/CreateSymbolFromSheet获得,而不能通过Place/SheetSymbol之后再手工编辑。超过两张(含两张)子图纸时必须采用层次总图。设计注意事项(续)层次子图设计要求层次总图设计时,各子图纸模块中所有不在或不只在本页有连接的网络必须添加I/OPORT,只在单页子图上有连接的只可以用Wire连接或用NetLabel标注,不需要加I/OPORT。确保总图层次模块中有且只有多页互有连接的网络标示符,方便设计、检查。设计注意事项(续)I/OPORT的网络连接要求设计注意事项(续)NetLabel设计要求设计注意事项(续)射频链路网表设计要求射频通路连线必须带有射频网络系标志,如图设计注意事项(续)射频通路设计注意事项功放管匹配电路中通路电容的位置需要按照匹配拓扑的先后、上下位置依次正确顺序摆放。射频通路上需标注各级链路的输入、输出功率。射频链路每级放大管需标注增益,每级器件或π衰减网络都需标注衰减值。功率放大管(包括A类微波放大管)要求标注工作电流、输出功率、增益、P-1或P-3等信息。器件名称要求标注准确,一般不允许缩写。带匹配线路长度要求的功率放大管,如果没有专用匹配PCB设计图时,需要在原理图中注明匹配线长度,已经提供专用匹配PCB设计图的情况下不需要标注,以免重复。设计注意事项(续)悬空的管脚配置要求设计注意事项(续)I/O自由调整要求I/O口可以自由调整的元件如FPGA、CPLD等,其用到的管脚必须一一配置NetLabel,以方便实际PCB设计中调整互换。同时注意必须用不同的颜色区分可调整管脚与不可调整管脚的NetLabel。统一标注:可调整管脚的NetLabel颜色用红褐色221号(默认),不可调整管脚的NetLabel颜色用鲜红色227号设计注意事项(续)端接匹配要求原理图设计时应始端匹配靠近始端、终端匹配靠近终端,方便PCB设计时进行最佳的布局布线。端接匹配要求(续)设计注意事项(续)特殊信号设计要求对于一些特殊信号如差分线、时钟线、高速数据线等,NetLabel应包含表明其信号属性的字母,时钟线----CLK、数据线----DATA&D、地址线----ADDR&A、复位线----RST等。同时在原理图其相对位置用Text标明其信号频率、需阻抗匹配应标明其阻抗控制值。如图17a(原理图中以“R”表示“Ω”)设计注意事项(续)设计注意事项(续)差分线NetLabel必须配对出现,一般情况其NetLabel前部分都是一样,只有最后一两个字符区分,如CLKP、CLKN;CLKMA、CLKPA;INMA、INPA;DATA+、DATA-等。在原理图其相对位置用Text标明信号频率、差分阻抗Zdiff,一般差分线差分阻抗为100Ω、90Ω、70Ω几种居多。如图17b。设计注意事项(续)电流标注要求存在高压或大电流等电路的子单元中电压超过50V或电流超过1A的部分必须标明;整板供电网络(DC/DC、LDO等)所有输出均应标明电流负载值。以方便PCB设计时对于高低压之间的安全间距、电源线宽的设置与检查。设计注意事项(续)接插件设计要求在选择接插件时应注意单板内尽可能不要选用同样规格、管脚数一致的插座或插针,以免PCB设计时因布局布线的局限使相同规格的插座排放在一起,导致生产制程中出现误插、错插的现象。在配置接插件信号时原则上应尽可能对每一根信号配备一条地线使其有最短的回流路径,满足不了时应保证每组信号至少配备一条地线,对于敏感信号则必须配备不少于一条回流地线。同组差分信号必须配置在相邻管脚。设计注意事项(续)光学定位点设计要求光学定位点通常又叫MARK点,为保证PCB设计时网络表跟原理图一致,在设计原理图时必须添加光学定位点原理图封装以及配套的PCB封装。原理图中光学定位点数量计算通用方法如下:只需要单面贴片的PCB设计,添加MARK点的数量计算公式是2*(1+N),其中N是精密器件个数,常见精密器件有很多,比如BGA、管脚间距(PINPitch)小于0.5mm的集成IC等,原则上每个精密器件都需要增加一对MARK点,特定的情况下可以允许PIN数量少于10的精密器件只添加一个MARK点或者不添加MARK点。需要双面贴片的PCB设计,添加MARK点的数量计算公式是2*(2+N),其中N是精密器件个数,其他要求跟单面贴片的要求相同光学定位点设计设计注意事项(续)夹具及铜块设计要求文件编号、版本升级管理此部分内容参照标准要求执行即可。答疑互动环节原理图封装设计技巧1、原理图封装(逻辑封装)设计基本要求;2、设计技巧;1、封装设计基本要求基本要求包含:功能逻辑清晰;与PCB封装要求同步;符合Comba企标要求;具有技术传承性;功能逻辑清晰原理封装要能看出原理,功能逻辑务必清晰可认。原理封装要与PCB封装同步这里说的同步是指的功能同步,常见的问题是功能管脚不同步:原理图封装管要么脚少于PCB封装的管脚数,要么多于PCB封装管脚数。至于器件信息同步问题一般发生在原理图设计阶段,跟封装设计没关系,所以这里不做说明。原理封装绘制必须符合企标要求企标—企业标准,这里要求符合企标要求而不是说行标或者国标要求,原因在于企标才是符合公司的生产、加工、组装等综合要求的标准,国标或者行标不一定就符合公司的特点、不一定符合公司的生产能力。这个一定要注意。原理图封装必须具有技术传承性很多设计师刚接触硬件设计,原理图封装习惯性绘制成一个图里面,看起很费劲,别人拿到以后很难使用,没有传承性。原理封装设计技巧首先要了解原理封装绘制的基本步骤1、打开软件工具;2、建SCH库;3、设置栅格;4、打开datasheet;5、照datash
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 稀土金属矿床开采的社区参与与沟通机制考核试卷
- 木工技术培训考核试卷
- 生物农药的植物病理学应用考核试卷
- 2025标准设备购买合同样本
- 2025年解除劳动合同协议样本
- 2025云端银行支付合作合同
- 2025年上海市租房合同范本
- 2025买卖合同范本模板
- 《2025年关于订立无固定期限合同的情形》
- DB3308T 170-2025城乡公共服务设施配套规划规范
- 信息时代背景下班主任提升班级管理工作效率的策略研究
- 旅游业员工工资保障措施建议
- 班组长、员工安全生产责任制考核记录表
- 老年康体指导职业教育79课件
- 北京市建设工程施工现场安全生产标准化管理图集(2019版)
- 2025年江苏省江宁城建集团招聘笔试参考题库含答案解析
- 大学生就业与创业指导知到智慧树章节测试课后答案2024年秋辽宁广告职业学院
- 高钛渣及其产品深加工项目的可行性研究报告
- 2024年中国黄油行业供需态势及进出口状况分析
- 三下26《和拖延的坏朋友说再见》心理健康教学设计
- 2025届山东省潍坊市高考英语二模试卷含解析
评论
0/150
提交评论