第4章:半导体存储器_第1页
第4章:半导体存储器_第2页
第4章:半导体存储器_第3页
第4章:半导体存储器_第4页
第4章:半导体存储器_第5页
已阅读5页,还剩6页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

微型计算机原理与应用易先清本课程教学计划(29次×2=58学时)课次目录页码备注154.3.3~4.3.7265~27911.1~1.2.21~15164.4~4.5.4279~29121.3~1.5.315~28174.5.4.~4.5.5291~30631.5.4~1.5.828~48185.1~5.3.3307~32141.6~1.7.248~60195.4~5.5.2321~33652.1~2.1.761~81205.5.3~5.5.3.5336~35762.2~2.2.781~101215.5.3.6~5.5.4.3357~37372.2.8~2.2.14101~118225.5.5~5.5.5.4373~38582.3~2.4.5119~132236.1~6.2.2386~39592.4.6~2.4.10132~150246.2.3~6.2.5395~415103.1~3.2.9151~184自学为主257.1~7.1.1416~426113.3~3.3.11184~202267.1.2426~443123.5~3.5.12210~232277.1.3~7.1.4443~463134.1~4.2.4.1244~253287.1.5463~474144.2.4.2~4.3.2.2253~265297.2~7.2.3474~489第四章半导体存储器讲述本章需要5次课(共10学时)本章内容

半导体存储器简介

存储器子系统分级组成;半导体存储器分类与发展

只读存储器

ROM

掩膜ROM、EPROM、E2PROM、FLASH静态存储器

SRAM

单元存储电路、内部结构、同步突发静态随机存储器SBSRAM、高速缓冲存储器Cache应用、Mutil-SRAM、FIFO、NV-SRAM

简单的存储器应用设计(重点)

进行存储器应用设计时应注意的问题、典型CPU与存储器的连接动态存储器

DRAM

单元存储电路、存储器DRAM芯片、EDODRAM、SDRAM、RamBus-DRAM本章授课计划课次授课内容课次授课内容一ξ4.1半导体存储器简介

ξ4.1.1存储器子系统分级组成

ξ4.1.2存储器分类与发展ξ4.2只读存储器

ROM

ξ4.2.1掩膜ROM

ξ4.2.2EPROM单元存储电路ξ4.2.3E2PROM

ξ4.2.4FLASH

ξ4.2.4.1FLASH存储电路

三ξ4.3.3同步突发静态随机存储器SBSRAM

ξ4.3.4高速缓冲存储器Cache应用

ξ4.3.5多端口静态随机存储器Mutil_SRAM

ξ4.3.6先进先出存储器FIFO

ξ4.3.7非挥发静态随机存储器NVSRAM

四ξ4.4简单的存储器应用设计

(实验二)ξ4.4.1进行存储器应用设计时应注意的问题ξ4.4.2典型CPU与存储器的连接

ξ4.4.2.1CPU与存储器地址总线的连接ξ4.4.2.2CPU与存储器读写控制总线的连接ξ4.4.2.3CPU与存储器数据总线的连接ξ4.5动态存储器

DRAM

ξ4.5.1基本单元存储电路

ξ4.5.2简单动态访问存储器DRAM芯片举例

ξ4.5.3扩展数据输出EDODRAM

ξ4.5.4同步动态随机存储器

SDRAMξ4.5.4.1SDRAM内部结构与主要性能二ξ4.2.4.2FLASH典型结构

ξ4.2.4.3FLASH功能定义

ξ4.2.4.4FLASH操作

ξ4.3静态存储器

SRAM

ξ4.3.1单元存储电路

ξ4.3.2SRAM内部结构

ξ4.3.2.1

存储体ξ4.3.2.2外围电路本章授课计划(续)课次授课内容课次授课内容五ξ4.5.4同步动态随机存储器

SDRAMξ4.5.4.2SDRAM操作定义ξ4.5.4.3SDRAM操作过程ξ4.5.5突发存取的高速动态随机存储器

RamBusDRAM

ξ4.5.5.1RDRAM组织结构ξ4.5.5.2RDRAM包格式ξ4.5.5.3RDRAM的工作原理第一次课授课要点ξ4.1半导体存储器简介

ξ4.1.1存储器子系统分级组成

结合“图4.1微型计算机系统中的存储器分级组成”进行说明ξ4.1.2半导体存储器分类与发展

结合“表4-1MOS型半导体存储器分类”进行说明ξ4.2只读存储器

ROMξ4.2.1掩膜ROM

结合“图4.3掩膜ROM示意图”进行说明ξ4.2.2EPROM单元存储电路

结合“图4.4浮栅MOSEPROM存储电路”进行说明ξ4.2.3电擦除可编程型只读存储器

E2PROM

结合“图4.6E2PROM结构示意图”进行说明;ξ4.2.4新一代可编程只读存储器

FLASH ξ4.2.4.1FLASH单元存储电路

结合“图4.7FLASH结构示意图”与“图4.8FLASH擦除与编程说明示意图”进行说明;第二次课授课要点ξ4.2.4.2FLASH典型结构

结合“图4-10日立公司HN29WT800系列内部结构图”ξ4.2.4.3FLASH功能定义

结合“图4-10日立公司HN29WT800系列内部结构图”ξ4.2.4.4FLASH操作

读操作、写操作、输出禁止、在线状态、电源关闭ξ4.3静态存储器

SRAMξ4.3.1单元存储电路

结合“图4.15六管静态RAM存储电路”进行说明ξ4.3.2SRAM内部结构

ξ4.3.2.1存储体

结合“图4.16典型的SRAM内部示意图”进行说明;ξ4.3.2.2

外围电路

结合“图4.18HM62W16255H256KX16位静态RAM内部结构图”进行说明第三次课授课要点ξ4.3.3同步突发静态随机存储器SBSRAM

按“图4.20同步突发静态随机存储器的内部结构”进行说明ξ4.3.4高速缓冲存储器Cache应用

ξ4.3.4.1全关联映射Cache按“图4.26全关联映射”进行说明ξ4.3.4.2直接映射Cache按“图4.27直接映射”进行说明ξ4.3.4.3组关联映射Cache

按“图4.28组关联映射”进行说明ξ4.3.5多端口静态随机存储器Mutil_SRAM

多端口SRAM内部结构、读操作、写操作、仲裁ξ4.3.6先进先出存储器FIFO

按“图4.34SN74ALVC7804/06/14内部结构示意图”进行说明ξ4.3.7非挥发静态随机存储器NVSRAM

第四次课授课要点ξ4.4简单的存储器应用设计

ξ4.4.1进行存储器应用设计时应注意的问题负载能力;时序配合;地址分配和片选译码;控制信号的连接

ξ4.4.2典型CPU与存储器的连接ξ4.4.2.1CPU与存储器地址总线的连接按“图4.37与图4.38选译码电路”进行说明ξ4.4.2.2CPU与存储器读写控制总线的连接ξ4.4.2.3CPU与存储器数据总线的连接ξ4.5动态存储器

DRAMξ4.5.1基本单元存储电路

按“图4.41单管动态存储电路”进行说明ξ4.5.2简单动态随机访问存储器DRAM芯片举例

按“图4.43Intel2164ADRAM内部结构图”进行说明ξ4.5.3扩展数据输出动态随机访问存储器EDODRAM

按“图4.45EDODRAM读操作周期时序”进行说明ξ4.5.4同步动态随机访问存储器

SDRAM

ξ4.5.4.1SDRAM的内部结构与主要性能

按“图4.47HM5264805系列2M×8位×4组SDRAM内部结构图”进行说明第五次课授课要点ξ4.5.4同步动态随机访问存储器

SDRAM

ξ4.5.4.2SDRAM的操作定义

操作模式、操作状态ξ4.5.4.2SDRAM的操作过程

读操作、写操作、自动预充电ξ4.5.5突发存取的

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论