EDA典型单元电路的分频电路的设计-基础电子_第1页
EDA典型单元电路的分频电路的设计-基础电子_第2页
EDA典型单元电路的分频电路的设计-基础电子_第3页
EDA典型单元电路的分频电路的设计-基础电子_第4页
EDA典型单元电路的分频电路的设计-基础电子_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

精品文档-下载后可编辑EDA典型单元电路的分频电路的设计-基础电子在基于EDA技术的数字电路系统设计中,分频电路应用得十分广泛,常常使用分频电路来得到数字系统中各种不同频率的控制信号。所谓分频电路,就是将一个给定的频率较高的数字输入信号,经过适当的处理后,产生一个或数个频率较低的数字输出信号。分频电路本质上是加法计数器的变种,其计数值由分频常数N=fin/fout决定,其输出不是一般计数器的计数结果,而是根据分频常数对输出信号的高、低电平进行控制。

【例1】设计一个将1kHz的方波信号变为正、负周不等的50Hz信号的分频电路的VHDL程序,并使用MAX++p1usⅡ进行仿真。

仿真结果如图所示。

如图1FJYFP分频器的仿真波形

【例2】设计一个将1kHz的方波信号变为为正、负周相等的50Hz方波信号的分频电路的VHDL程序,并使用MAX+p1usⅡ进行仿真。

仿真结果如图所示。

如图2JYFP分频器的仿真波形

【例3】设计一个通用的可输出输入信号的2分频信号、4分频信号、8分频信号、16分频信号、2位2分频信号序列、2位4分频信号序列的分频电路的VHDL程序,并使用MAX+p1usⅡ进行仿真。

仿真结果如图所示

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论