




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
精品文档-下载后可编辑StratixIIFPGA系统电源设计-设计应用0引言StratixII是ALTERA公司生产的一款高性能FPGA器件。它采用TSMC的90nm低k绝缘工艺技术生产,等价逻辑单元(LE)高达180k,嵌入式存储器容量达到9MB。该器件不但具有极高的性能和密度,而且还针对器件总功率进行了优化,同时可以支持高达1Gbps的高速差分I/O信号,因而是一款超快的FPGA。该芯片中所含的高性能嵌入式DSP块的运行频率高达370MHz。另外StratixII还有12个可编程PLL,并具有健全的时钟管理和频率合成能力。能实现的系统性能。
MAX1951是MAXIM公司的一款高效的DC-DC电源转换芯片,主要用于DSP、FPGA、ASIC的内核及I/O口供电。其高达94%的转换效率、8脚的SOP表贴封装及连续工作时956mW的低功耗使其特别适合于便捷式电子设备的应用。MAX1951的输入电压范围为2.6~5.5V,输出电压范围为0.8V~Vin(可调输出),输出电流可达2A,精度可达1%,开关频率为1MHz,输出效率达94%,且内含过载及过热保护电路。
基于MAX1951的诸多特点,本文给出了采用该器件为StratixIIFPGA系统供电以降低其功耗的设计方案。
1应用设计
采用MAX1951为StratixIIFPGA系统供电的参考电路如图1所示。
1.1输入器件参数的设计
输入滤波电容主要是用来降低供电系统的电流峰值、电压纹波和电路开关噪声的影响,使芯片的输入电压纹波控制在3%以下。系统输入电源的纹波电压与输入滤波电容的关系式如下:
VIN_RIPPLE=IOUTVOUT/(fSWVINCIN)
图1中,R4、C5、C3分别为旁路电阻、旁路电容及参考旁路电容,一般取图中定值即可。
1.2输出器件参数的设计
(1)输出分置电阻
一般默认设计的反馈输入电压为0.8V,也可以根据所要输出的电压VOUT来设计R2,R3的阻值,一般取R2的值在2~20kΩ之间。这样,R3值的计算式如下:
R3=R2[(VOUT/VFB)-1](1)
(2)输出电感
该电路的输出电感、允许电流的输出纹波电压的计算式如下:
LINIT=VOUT(VIN-VOUT)/(VINLIRIOUT(MAX)fSW(2)
IL(MAX)=(1+LIR/2)IOUT(MAX)(3)
VRIOPPLE=VOUT(VIN-VOUT)ESR/(VINLFINAIfSW)(4)
式中,LIR为电感电流峰值/电感平均电流,在对电感尺寸、损耗、输出纹波等参数加以权衡后,一般电感电流纹波LIR应设置在20%至40%之间。MAX1951的工作频率?SW为1MHz。其中ESR为输出电容的等效串联电阻,在其生产厂家的网站上可以查到相应容量的ESR值。如采用常用的A-TAJA106*010,则其ESR为3Ω。
在选取电感时应注意,很多新型器件对电源要求都比较高。所以应尽量加大输出电感容量以降低纹波(但要以牺牲尺寸为代价)。在其饱和电流满足设计要求的前提下,电感的阻抗应越小越好。因为电感的容量跟其所承受的电流成反比,同时在加大电流和电感容量的同时,也会大大增加电感的尺寸及价格,这在便捷设备的设计初期一定要注意。
(3)输出电容
输出电容蓄电的变化会引起输出电压纹波,一般纹波电流小,纹波电压相应就小。实际电容的简化电路模型是由等效串联电感(ESL)、电容和等效串联电阻(ESR)构成的串联网络。由输出电容引起的电压纹波VRIPPLE的计算式如下:
式中,TON、TOFF为MAX1951内部MOSFET的导通和断开时间,TON为定值,TOFF取400ns,所以通常用TOFF来计算VRIPPLE(ESL)。电容的串联等效电感ESL由电容生产厂家提供。常用的TAJ系列3216、3528封装的TAN电容取值1.8nH。这样,综合上面VRIPPLE的计算式,即可估算出COUT。
1.3补偿电路设计
图1中,补偿电阻R1和补偿电容C2组成的补偿环路可用来提供稳定的宽带补偿,Rl与C2的计算式如下:
式中,K为高频时回路的修正参数,其值与输出电容有关,一般在10μF时取0.55,22μF时取0.47。VFB为参考电压(一般取0.8V)。gmEA取定值60μs。Gmc定值取4.2s。GMOD为DC调制增益,RLOAD为输出负载,上式中未知变量的计算式如下:
式中,?C为闭环增益交叉频率,一般取值小于等于1/5的开关频率。RESR一般取0.01Ω。有了以上参数,R1、C2的值便可计算得出。这样,补偿电路的设计就算完成了。
2基于MAX1951的机载GPS电源设计
2.1StratixIIFPGA内核供电电路
下面以一种机载GPS定位导航仪器的电源系统为例,来说明MAX1951的应用电路。
在整个系统的设计之前,要对系统中各芯片的功耗进行估算,之后进行累加,以确定系统整体供电方案。本系统为机载GPS定位导航仪,系统硬件主要由一片FPGA、一片DSP、一片ARM及其它外围接口电路构成。系统电源输入为+5.5V,该系统要求功耗低、尺寸小。所以设计可采用电源转换效率较高的MAX1951作为电源转换。系统中的StratixIIFPGA所需电源有3.3V和1.2V两种,其中3.3V用于I/O和PD,1.2V用于内核与锁相环。
估算StratixII的功耗时,首先应ALTERA网站提供的powerplaypowerestimatorV5.1版(可支持StratixII,StratixIIGX及HardCopyII的早期功耗估计);然后根据所选用的StratixIIFPGA种类、封装形式及用途来计算FPGA功率。本设计采用F484封装的EP2S30,经估算,其内核电流为0.467A,I/O工作电流为0.07A。这样就可以根据FPGA内核的工作频率、I/O资源的利用数量、PLL资源的利用数量、内部逻辑资源的利用情况、DSP的利用等情况来计算芯片的功耗。
图2所示是为该系统中StratixII电源内核供电的原理图。
2.2StratixIIFPGA的I/O端口供电电路
因StratixII内核供电分为锁相环模拟电源和内核数字电源两种,其中锁相环所需电源要求纯净、稳定,所以在MAX1951输出的后端可用两个磁珠对模拟和数字电源进行隔离,并对PLL模拟电路再次进行滤波,同时在FPGA器件周围放置相应数量的0.1μF的引脚滤波电容。
StratixIIFPGA的I/O与PD的供电要求不怎么严格,所以可接成共电3.3VD,经估算,其工作电流为0.1A。因此,按照本文所提供的关系式可以很容易地得出其输入输出滤波网络的参数,图3所示是用MAX1951设计的StratixIIFPGA系统的I/O口供电电路。
到此为止,StratixIIFPGA供电系统设计完毕。
3
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 特色幼儿教育在线平台行业深度调研及发展项目商业计划书
- 热气球观光企业制定与实施新质生产力项目商业计划书
- 提升效率的秘密武器-数字办公平台管理流程详解
- 提高组织的效率和有效性数字时代的管理和领导的挑战
- 政府大数据公共服务能力的构建及创新应用案例分析
- 商业产品设计中的数字化机械创新技术
- 教育信息化中的教育技术发展研究
- 医院健康教育宣传工作计划
- 四年级美术特长生培养计划
- 人教版数学教学创新计划探讨
- 静脉炎的预防及处理-李媛
- 云南省公路工程试验检测费用指导价
- 创业人生学习通超星期末考试答案章节答案2024年
- 3.1 歌曲《大海啊故乡》课件(17张)
- 古诗词诵读《客至》课件+2023-2024学年统编版高中语文选择性必修下册
- 上海市地方标准《办公楼物业管理服务规范》
- 四川省南充市2023-2024学年六年级下学期期末英语试卷
- 物理-陕西省2025届高三金太阳9月联考(金太阳25-37C)试题和答案
- 八年级历史下册 第五单元 第15课《钢铁长城》教案 新人教版
- 集团公司人事检查人力资源检查项目表及评分标准
- 高中英语外研版 单词表 必修2
评论
0/150
提交评论