




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
形考任务一一、单选题(每小题4分,共48分)试题
1.十进制数(127.0625)10换算成二进制数,正确结果是(
)。A.(1111111.0001)2B.(1011101.0011)2C.(11101.101)2试题
2.将二进制数(101011.101101)2转换成十进制数,正确结果是(
)。A.(45.839844)10B.(44.839125)10C.(43.703125)10试题
3.将二进制数(100110.100111)2转换成十六进制数,正确结果是(
)。A.(46.47)16B.(92.97)16C.(26.9C)16试题
4.经证明,等式(
)正确。A.B.C.试题
5.在下列真值表中,A、B为输入逻辑值,(
)列的输出结果有误。AB
00100010101001111101A.B.C.试题
6.题图所示电路能够实现(
)逻辑关系。A.与或非B.与C.或试题
7.对于TTL电路,0.7V的输入电压为(
)输入。A.低电平B.不能确定C.高电平试题
8.在门电路的电气特性中,将输出电压急剧上升或下降所对应的(
)称为阈值电压。A.开启电压B.输出电压C.输入电压试题
9.对于TTL电路,当本级门电路输出高电平时,输出端电流(
)。A.向内流入,电路带灌电流负载B.向外流出,电路带拉电流负载C.不确定试题
10.OC门“线与”连接并正常工作的前提是(
)。A.电路输出端需要外接电源B.电路输出端只需一个外接负载电阻C.每个OC门分别接一个负载电阻试题
11.CMOS电路多余输入端(
)。A.不确定B.不能悬空
C.能悬空
试题
12.题图所示逻辑电路逻辑关系是(
)。A.B.C.二、判断题(每小题4分,共32分)试题
13.将十进制小数转换成其他进制数时,应把小数部分乘以新进制的基数(如二进制的基数为2),把得到的整数部分作为新进制小数部分的最低位。(
)对错
试题
14.逻辑函数可以用真值表、逻辑表达式和逻辑电路图来表示,也可以用卡诺图表示,但卡诺图与其他形式不能相互转换。(
)对错
试题
15.波形图用于反映逻辑变量之间随时间变化的规律,能够方便直观地表现输入变量的逻辑关系。(
)对错
试题
16.门电路的带负载能力用扇出系数表示,它通常由门电路输出低电平时的带负载能力决定。(
)对错
试题
17.三态门是能够实现“线与”的逻辑门,当它处于高阻态时,输出端与电路连接断开。(
)对
错试题
18.CMOS门电路在输入端和输出端的反相器,起到缓冲隔离和规范逻辑电平的作用。(
)对
错试题
19.CMOS反相器的噪声容限大于TTL门电路的噪声容限,所以抗干扰能力也比TTL电路强。(
)对
错试题
20.CMOS电路多余输入端不能悬空,TTL门电路的多余输入端可以悬空,悬空端相当于逻辑高电平。(
)对
错三、综合题(包含5道单选题,每小题4分,共20分)设计一个三人表决器,A、B、C三人中多数同意决议才能通过,其中A有一票否决权。试题
21.(1)根据题意列出真值表,正确结果为(
);ABCF00000010010001101000101011001111
(a)ABCF00000010010001111000101111011111(b)ABCF00000010010001101000101111011111(c)
A.真值表(a)B.真值表(c)C.真值表(b)试题
22.(2)按最小项列出正确的逻辑表达式为(
);A.B.C.试题
23.(3)正确是最简逻辑表达式为(
)。A.B.C.某同学设计了一个数字电路系统,在电路实现时需要根据实际需要确定采用哪种电路方案。试题
24.(1)该电路为一个门电路连接较多门电路作为负载的结构形式,该电路应该优先选用(
);A.TTL门电路B.两者均可C.CMOS门电路试题
25.(2)该电路以静态工作状态为主,若考虑功耗因素应选用(
)。A.TTL门电路B.两者均可C.CMOS门电路形考任务二一、单选题(每小题4分,共48分)试题
1.由组合逻辑电路的功能特点可知,任意时刻电路的输出(
)。A.与该时刻输入状态和电路过去的输出状态均有关B.仅取决于电路过去的输出状态C.仅取决于该时刻的输入状态试题
2.下列消除竞争冒险的方法中,(
)是错的。A.接入滤波电容B.引入时钟脉冲C.在逻辑设计时增加冗余项试题
3.普通二进制编码器的输入变量中,任何时刻(
)。A.均可多个被编对象有输入,它们共同确定编码结果B.仅有一个被编对象有输入,其他均没有输入C.均可多个被编对象有输入,但只对优先级别最高的进行编码试题
4.三位同学按“少数服从多数”原则设计表决器逻辑电路,下列电路中(
)是错误的。A.图(a)B.图(b)C.图(c)试题
5.下列三个逻辑电路框图中,(
)是译码器。A.图bB.图aC.图c试题
6.16选1数据选择器应该有(
)个数据输入端。A.16B.4C.8试题
7.由时序逻辑电路的功能特点可知,任意时刻触发器电路的输出状态(
)。A.不仅取决于输入信号,还与输入信号作用前的现态有关B.仅取决于现在的输出状态C.仅取决于电路的输入信号试题
8.主从触发器在每个CP脉冲周期,(
)。A.主触发器只能改变一次,但从触发器的输出状态可能改变多次B.主触发器和从触发器的输出状态都只能改变一次C.主触发器的输出状态可能改变多次,但从触发器只能改变一次试题
9.由RS触发器的真值表可知,它的状态方程和约束条件是(
)。
R
S
00
01110011不允许A.B.C.试题
10.为了把串行输入的数据转换成并行输出的数据,可以使用(
)。A.数据选择器B.计数器C.移位寄存器试题
11.与同步时序电路相比,异步时序电路的主要缺点是(
)。A.速度慢B.功耗大C.抗干扰能力差试题
12.N个触发器可以构成最大计数长度为(
)的计数器。A.2NB.
NC.N2二、判断题(每小题4分,共32分)试题
13.组合逻辑电路符合逻辑关系的最简电路形式不会发生竞争冒险现象。(
)对错
试题
14.多位数值比较器在比较两个多位数的大小时,遵循先低位比较后高位的比较原则,只有在低位相等时,才需要比较高位。对错
试题
15.CMOS结构的组合逻辑越来越多被采用,是因为CMOS电路耗电量低。(
)对
错试题
16.若系统中既有数字电路也有模拟电路,印刷电路板应分别设置接地线再合并接地。(
)对
错试题
17.触发器虽然也是由门电路构成,但它与组合逻辑电路不同,具有逻辑状态的记忆功能。(
)对
错试题
18.将主从JK触发器的J和K端都接低电平,则在时钟脉冲CP的作用下特性方程应为。(
)对错
试题
19.当D触发器的现态时,为使每个CP脉冲该触发器翻转一次,D端应接至。(
)对
错试题
20.由M进制集成计数器构成N进制计数器,当M<N时一般采用清零法或置位法,当M>N时则适合采用级联法。(
)对错
三、综合题(包含5道单选题,每小题4分,共20分)已知图2-3所示组合逻辑电路的输入信号ABCD为1位十进制8421BCD码,分析电路并在下列选项中选择正确答案填入空内。试题
21.(1)该电路最简与或形式的逻辑表达式是(
)。A.B.C.试题
22.(2)经分析,该电路具有(
)功能。A.单、双数判断B.四舍五入C.表决试题
23.分析图2-4所示电路的逻辑功能。在下列选项中选择正确答案填入空内。(1)该电路使用的触发器是(
)。A.主从JK触发器B.下降沿触发的边沿JK触发器C.上升沿触发的边沿JK触发器试题
24.(2)分析可知,该电路为(
)。A.状态图如图2-5(a)所示,不能自启动五进制同步计数器,B.状态图如图2-5(c)所示,能自启动六进制同步计数器,C.状态图如图2-5(b)所示,能自启动五进制同步计数器,试题
25.(3)在CP脉冲的作用下,该电路时序图为(
)。A.图2-6(b)B.图2-6(a)C.图2-6(c)形考任务三一、选择题(每小题4分,共52分)试题
1.单稳态触发器与多谐振荡器在状态的区别是(
)。A.前者没有稳态,后者只有一个稳态B.前者只有一个稳态,后者没有稳态C.前者没有稳态,后者有两个稳态试题
2.石英晶体多谐振荡器的突出优点是(
)。A.价格便宜B.速度快C.振荡频率稳定试题
3.为了将正弦信号转换成脉冲信号,信号频率不变,可以采用(
)。A.单稳态触发器B.施密特触发器C.多谐振荡器试题
4.555定时器的阈值为(
)。A.B.C.试题
5.在A/D转换器和D/A转换器中,衡量转换精度通常用(
)。A.分辨率和转换误差B.分辨率C.转换误差试题
6.下列三种A/D转换器中,(
)的转换速度最快。A.并行比较型B.双积分型C.逐次比较型试题
7.某自动控制系统中,微机与执行部件之间的接口电路应采用(
)。A.施密特触发器B.A/D转换器
C.
D/A转换器
试题
8.RAM是由存储矩阵、地址(
)和读/写控制电路三部分组成的。A.编码器B.译码器C.分配器试题
9.只能读出不能改写,信息可永久保存的半导体存储器是(
)。A.PROMB.EPROMC.ROM试题
10.利用双稳态触发器存储信息的RAM称为(
)。A.SRAM
B.DRAM
C.闪存试题
11.某ROM电路有8根地址线,4根数据线,该ROM电路的容量为(
)。A.512×4B.1024×4C.256×4试题
12.下列PLD芯片中,与阵列、或阵列均为可编程的是(
)器件。A.PLAB.PALC.GAL试题
13.图2-6所示阵列逻辑电路的逻辑函数表达式是(
)。A.B.C.二、判断题(每小题4分,共52分)试题
14.单稳态触发器的输出脉冲宽度仅取决于电路本身的充放电时间参数,而与输入触发脉冲无关。(
)对错
试题
15.多谐振荡器不需要外加输入信号,只要接通电源就能通过自激产生振荡波形,所以它也是一种正弦波振荡器。(
)对错
试题
16.555定时器是一种用途极广泛的集成电路,包括双极型和CMOS型产品的所有型号最后三位数码都是555,外部引脚的排列完全相同。(
)对
错试题
17.D/A转换器的转换精度与电阻网络的元件参数误差有关,与基准电压的稳定性无关。(
)对错
试题
18.若逐次逼近型A/D转换器的输出为n位数字量,进行一次A/D转换至少需要经过n+2个CP周期才能完成。(
)对
错试题
19.A/D转换器的相对误差≤±LSB/2,表明实际输出的数字量与理论值的误差小于最低位的半个字。(
)对
错试题
20.
RAM是由存储矩阵和地址译码器两部分组成的。(
)对错
试题
21.SRAM是利用MOS管栅极电容存储电荷效应的半导体存储器。(
)对错
试题
22.用4片256×4位RAM芯片,可扩展成512×8位的RAM存储系统。(
)对
错试题
23.PAL器件中,与阵列和或阵列是电路的核心,不同的芯片输出结构差异很大。(
)对
错试题
24.产品研制过程中需要不断修改的中、小规模逻辑电路,不适合选用GAL芯片。(
)对错
试题
25.FPGA由可编程逻辑快、可编程I/O模块和可编程内连线三部分组成。(
)对
错形考任务四一、单选题(每小题4分,共48分)试题
1.
动态存储器DRAM具有()的特点。A.速度慢,集成度高B.速度快,电路复杂C.速度快,电路简单试题
2.当输入电压且时,三极管开关电路中管子处在()状态。A.饱和B.放大C.截止试题
3.将二进制数(100110.100111)2转换成十六进制数,正确结果是(
)。A.(92.97)16B.(46.47)16C.(26.9C)16试题
4.555定时器的阈值为(
)。A.B.C.答案是:试题
5.(2)该电路以静态工作状态为主,若考虑功耗因素应选用(
)。A.两者均可B.CMOS门电路C.TTL门电路试题
6.下列三种A/D转换器中,(
)的转换速度最快。A.逐次比较型B.双积分型C.并行比较型试题
7.对于TTL电路,0.7V的输入电压为(
)输入。A.低电平B.高电平C.不能确定试题
8.主从触发器在每个CP脉冲周期,(
)。A.主触发器只能改变一次,但从触发器的输出状态可能改变多次B.主触发器的输出状态可能改变多次,但从触发器只能改变一次C.主触发器和从触发器的输出状态都只能改变一次试题
9.只能读出不能改写,信息可永久保存的半导体存储器是(
)。A.ROMB.PROMC.EPROM试题
10.为了把串行输入的数据转换成并行输出的数据,可以使用(
)。A.移位寄存器B.计数器C.数据选择器试题
11.与同步时序电路相比,异步时序电路的主要缺点是(
)。A.功耗大B.抗干扰能力差C.速度慢试题
12.N个触发器可以构成最大计数长度为(
)的计数器。A.N2B.2NC.
N二、判断题(每小题4分,共52分)试题
1
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
评论
0/150
提交评论