组合逻辑电路的设计_第1页
组合逻辑电路的设计_第2页
组合逻辑电路的设计_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

组合逻辑电路的设计一实验目的1、掌握组合逻辑电路的设计方法。2、掌握实现组合逻辑电路的连接和调试方法。二实验仪器数字实验箱74LS00芯片等本实验所用的74LS00(四二输入与非门)是一种低功耗肖特基集成TTL门电路,其及引线功能及排列图如下:12123456789101112131474LS001A1B2A2B2YGND3Y3A3B4A4BVCC1Y4Y三实验原理组合逻辑电路是数字系统中逻辑电路形式的一种,它的特点是:电路任何时刻的输出状态只取决于该时刻输入信号(变量)的组合,而与电路的历史状态无关。组合逻辑电路的设计是在给定问题(逻辑命题)情况下,通过逻辑设计过程,选择合适的标准器件,搭接成实验给定问题(逻辑命题)功能的逻辑电路。通常,设计组合逻辑电路按下述步骤进行:其流程图如图1:列真值表。由真值表写出逻辑函数表达式。对逻辑函数进行化简。若由真值表写出的逻辑函数表达式不是最简,应用公式法或卡诺图进行逻辑函数化简,得出最简式。如果对所用器件有要求,还需将最简式转换成相应的形式。按最简式画出逻辑电路图。设计要求设计要求真值表逻辑表达式卡诺图简化的逻辑表达式逻辑图图1组合逻辑电路设计流程图四实验任务1设计一个三变量的多数表决电路。解:(1)逻辑设计在这个逻辑问题中,设A,B,C为输入变量,分别代表参加表决的逻辑变量,变量为1表示赞成,为0表示反对。设Y为输出变量,表示表决结果,为1表示通过,为0表示不通过。列出真值表如表:根据真值表写出Y的与或表达式,即:将上述表达式化简成与非的形式,即:(2)画出表决电路图并进行验证2在一次拳击比赛中A,B,C为主副副裁判,两个或两个以上裁判判为成功(其中一个为主裁判)则选手获胜,获胜为“1”,失败为“0”,用与非门实现。解:(1)逻辑设计在这个逻辑问题中,裁判同意用“1”表示,不同意用“0”表示。设Y为选手的表决结果,为1表示通过,为0表示不通过。列出真值表如表:根据真值表写出Y的与或表达式,即:将上述表达式化简成与非的形式,即:(2)画出表决电路图并进行验证五实验

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论