第三章MCS51的硬件结构课件_第1页
第三章MCS51的硬件结构课件_第2页
第三章MCS51的硬件结构课件_第3页
第三章MCS51的硬件结构课件_第4页
第三章MCS51的硬件结构课件_第5页
已阅读5页,还剩9页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第三章MCS51的硬件结构13.1总体结构1、内部结构2、简化结构3、逻辑符号应用电路2第三章MCS-51的硬件结构程序和数据放在同一空间的称统一编址。程序和数据放在不同空间的和独立编址。51系列为独立编址o程序存储器o外部数据存储器o内部数据存储器o特殊功能寄存器o位寻址区33.2

MCS-51存储器组织存储程序:称程序存储器(ROM)存储数据:称数据存储器(RAM)二、各内部部件4(一)运算器ALU、ACC、B、TM1(暂存器)、TM2、PSWACC:

累加器

ALU:算术逻辑单元

PSW

:程序状态字D7

D6

D5

D4

D3

D2

D1

D0CyACF0RS1RS0OV_P(二)控制器

PC:程序计数器指令寄存器、指令译码器、定时控制电路Cy

(Carry):进位

F0

(Flag):用户标志

P

(Parity):奇偶标志AC

(Auxiliary

Carry):辅助进位

OV

(Overflow):溢出Rs1Rs0:通用寄存器组标志和控制3.3

I/O口一、P1口1、仅作基本I/O口2、准双向口输入时,先置1DFF二、P3口1、作基本I/O口2、第二功能5三、P2口1、作基本I/O口2、高8位地址总线

A8~A15四、P0口1、作基本I/O口2、数据总线D0~D7低8位地址总线A0~A763.4

CPU的时序一、时钟1、外部时钟方式2、内部时钟方式6MHz、12MHz、40MHz73.5

复位和复位电路一、复位:在RESET引脚耻高电平至少维持2个机器周期。二、电路1、上电复位电路2、上电复位和开关复位电路三、机器周期、状态(拍)、时钟(振荡频率)8时钟:状态:晶振产生的频率

2个时钟周期机器周期:12个时钟周期3.6

典型的应用系统91011一、程序存储器1、通常ROM(8051)或EPROM(8751)或EEPROM(AT89C51)51系列:4KB 52系列:8KB 8031:无。2、 特殊保留单元(1)0000H~0002H用于初始化程序,复位后总是从0000H开始执行一般在0000H~0002H中放一条转移指令(LJMP)(2)0003H~002BH的40个单元,用于存放中断程序(或入口)12二、内部数据存储器51系列:128B(地址范围:00H~7FH)52系列:256B(地址范围:00H~FFH) 其中:(1)00H~1FH的32人单元作为寄存器组R0~R7,共有四组,但任何时候,只用一组,由PSW中的RS0和RS1确定。(2)20H~2FH的16个单元可位寻址。13三、特殊功能寄存器51系列:21个,52系列:26个,地址离散地分布在80H~FFH中。首先要掌握:A、B、PSW、P0、P1、P2、P3、DPTR、SP四、位寻址

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论