半导体基础知识和半导体器件工艺_第1页
半导体基础知识和半导体器件工艺_第2页
半导体基础知识和半导体器件工艺_第3页
半导体基础知识和半导体器件工艺_第4页
半导体基础知识和半导体器件工艺_第5页
已阅读5页,还剩11页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

導電流,如:金屬類,銅、銀、鋁、金等;電解液類:NaCl*Si200℃時電阻率比室溫時的電阻率低幾千倍。可以利用半導體的這個N4N單個N型半導體或P型半導體是沒有什麽用途的但使一塊完整的半導體的一部分是N型,另一部分爲P型,❹在兩端加上電壓,我們會發現有很奇怪的現象。當電壓很小時,一般小於0.7V時基本沒有電流流過,但大於0.7V以後,隨電壓方法爲正向連接,所加的電壓稱爲正向電壓。將N型半導體接電源的正極,P型壓。這是由於載子(電子和電洞)的擴散作用,在P型和N型半導體的交界面附近,由於電子和電洞的擴散形成了一個薄層(阻擋層,這個薄層稱作PN接面。在沒有外加電壓時,PN接面本身建立起一個電場,電場的方向是由N區指向PPN接面中的電場,在外加電場的作用下,N 區的電子不斷地走向P區,P區的電洞不斷地走向N區,使電流流通。當外加反向電壓時,加強了電場阻止電子和電洞流通的作用,因此電流很難通過。這就是PN接面的單向導電性。PN第二章半導體器件和工藝第一節半導體器件的發展過程1947PN(又稱晶閘(JFET(MESFET(MOSFET第三節管、臺面管等。1960年左右矽平面工藝和外延技術的誕生,半導體器件的製造(一)由于平面管在整個製造過程中硅片表面及最後的管芯表面都覆蓋有一層二P—N:1.噪音低。電晶體的低頻噪音與P—N第四 矽外延平面管製造工NPN(8)蒸鋁(11)鋁反刻(12)合金化(13)CVD(14)壓點光刻(15)烘焙(16)(7)磷擴散(磷再擴:形成發射區的過程。改變再擴條件來改變參數β值和BVCEOβ(1)(2)(3)45)67)(8)(9)基區氧化(10)(11)(12)發射區光刻(13)磷擴散(磷再擴)(14)低氧(15)刻引線孔(16)蒸鋁(17)鋁反刻(18)合金化(19)CVD(20)壓點光刻(21)烘培(22)中測。N+擴散區。這是由於積體電路是各散的目的是形成穿透外延層的P+隔離槽,把外延層分割成若干個彼此獨立的隔 98%。工業用矽經過加工變成在拉制的過程中根據需要摻入微量的雜質,形成一定電阻率的P型單晶棒或N6812是〈100NP一 化工藝的種氣體種 反應 速O2(乾 H2O或 二、(1)(3)MOS1、厚度均勻性問題。造成不均勻的主要原因是氧化反應管中的氧氣和雜質的掩蔽作用和絕緣作用,而且在光刻腐蝕時容易造成局部鑽蝕。2、(1)(2)氧3、氧化膜針孔。當矽片存在位錯和層錯時就會形成針孔,它能使擴散 如鈉離子、氫離子、氧空位等使P型矽一側感應出負電荷,從而出現了反型。 (1)顔 氧化膜厚度(埃 (1)RS(Ω/;(2)Xj(um。RsR□,它表示表面爲正方形的擴散薄層在電流方向(電質在這些缺陷處的擴散速度特別快,造成結平面不平坦,PN接面低擊穿或分段第九 光刻工(1)TR\SCR\TRIAC\JEFT(片,也可能對應多個版圖晶片(如9012對應9611—0.44*0.44和0.4*0.49611N)。晶片名稱爲我們自己起的名稱,多與此品種光刻板的名稱對應,,B90128050,X601NPX1225PCR40631放大倍數HFETRHFE*2,120-240、150-300、200-400、500-1000,檔位過窄則生産有困難,而現在市HFE9901

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论