数字电路 第四章 实用组合逻辑电路的分析与设计2.ppt_第1页
数字电路 第四章 实用组合逻辑电路的分析与设计2.ppt_第2页
数字电路 第四章 实用组合逻辑电路的分析与设计2.ppt_第3页
数字电路 第四章 实用组合逻辑电路的分析与设计2.ppt_第4页
数字电路 第四章 实用组合逻辑电路的分析与设计2.ppt_第5页
已阅读5页,还剩11页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、云南大学软件学院 张艳 2003-8-01Yan Zhang, School of Software , Yunnan University,第四章 实用组合逻辑电路的分析与设计,线译码器小容量存储器的地址系统,4-16 线译码器,已有的 RAM 芯片的地址位数为 4 位,要实现 8 位寻址,试用译码器进行扩展。,16 8 RAM,16 8 RAM,16 8 RAM,数 据 总 线,问题:当需要实现 16 位寻址、32 位寻址时,需要多少线的译码器?,矩阵式译码器大容量存储器的地址系统,1,1,1,1,1,1,1,1,1,1,1,1,2 4 线译码器,2 4 线译码器,第 1 级译码,第 2

2、级译码,1,1,1,1,串行进位加法器基本加法器, CO CI, CO CI, CO CI, CO CI,4FA,4FA,运算速度太慢!,并行进位加法器算术逻辑运算单元(ALU),并行进位加法器采用“超前进位”技术 进位由“进位门”产生 “进位门”是一块组合电路,它可以根据现有的输入计算出各位的进位,并行进位加法器算术逻辑运算单元(ALU),FA,FA,进位门,FA,进位门,进位门,FA,进 位 门,奇偶检测电路检查数据传输是否有误,奇偶校验码可以用“异或”门产生,传输通道,奇偶码 0 或 1,电路设计检验血型匹配问题电路:使用与非门实现,设计一个检验献血者和受血者的血型是否匹配的电路,要求:

3、当献血者的血型与受血者的血型相溶时,指示灯 F 亮;否则不亮。,以 组合 00 表示 O 型,01 表示 A 型,10 表示 B 型 ,11 表示 AB 型 。,00 01 11 10,00 01 11 10,1,1,1,1,1,1,1,1,1,献血者,受血者,电路设计检验血型匹配问题电路:使用与非门实现,1,1,&,&,&,&,&,电路设计检验血型匹配问题电路:使用与或非门实现,00 01 11 10,00 01 11 10,00 01 11 10,00 01 11 10,1,1,&,&,1,电路设计 4 位桶状移位器,设计一个电路,它可以将 4 位输入 直接从输出端 输出,也可以将输入左移

4、 1 位输出(即 ),或左移 2 位、3 位输出。,提示1:使用数据分配器和数据选择器实现输出,数据选择器,数据分配器,电路设计 4 位桶状移位器,提示2:使用加法器实现移位,数据选择器,数据分配器,2 FA,桶状移位器的应用计算乘法,对于二进制数,,对其左边以 0 补充,,将其左移 1 位,,注意:乘以 时,左边至少补充 个 0。,将其左移 2 位,,计算机计算乘法时,通常将其拆成乘以 的积的和,电路设计 并行数据比较器,试用 2 块 4 位数据比较器和门电路,实现 8 位数据并行比较。,CT54LS85,CT54LS85,1,&,&,1,&,解题关键:对与门、或门的灵活运用,电路设计 RA

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论