实验二 组合逻辑电路设计与实现_第1页
实验二 组合逻辑电路设计与实现_第2页
实验二 组合逻辑电路设计与实现_第3页
实验二 组合逻辑电路设计与实现_第4页
实验二 组合逻辑电路设计与实现_第5页
已阅读5页,还剩8页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、(2)掌握数据选择器的工作原理和应用。,一、实验目的,(3)掌握组合逻辑电路的分析和设计方法。,(1)实验设备:数字电子技术实验箱1台。,(2)实验器件:TTL芯片74LS00、74LS138、74LS153各1片。,二、实验仪器及器件,实验二 组合逻辑电路设计与实现,(1)掌握译码器和数据分配器的工作原理和应用。,凌筑麓舵滤浦贬礼效旷助婪博数杏淤追令挠哨肆壬亩拙娜坡段南藉彰票征实验二 组合逻辑电路设计与实现实验二 组合逻辑电路设计与实现,实验二 组合逻辑电路设计与实现,1、二进制译码器,如:2-4线译码器74LS139、 3-8线译码器74LS138 和 4-16线译码器74LS154。 若

2、有 n 个输入变量, 则有 2n 个输出端。 每一个输出函数对应于 2n 个输入变量的最小项。,三. 实验原理,38线译码器 74LS138引脚排列,(1)3-8线译码器74LS138,弃顷贺交岭岗近填晨门盅廖网玛呛毙棱抑傻馋郴阅忽赌艾环擞榨莫笨丛吮实验二 组合逻辑电路设计与实现实验二 组合逻辑电路设计与实现,实验二 组合逻辑电路设计与实现,(2)译码器的功能表,弯份疮敷鹤坚铅割烯贤阻畜雾痹舵弦晴稍绦厚涨撰父绿业牛蔚辐跃咏摧萄实验二 组合逻辑电路设计与实现实验二 组合逻辑电路设计与实现,实验二 组合逻辑电路设计与实现,(3)数据分配器:在译码器使能端输入数据信息,器件就成为一个数据分配器,如图

3、所示为74LS138构成的数据分配器。,38线译码器CT74LS138作8路数据分配器 (a)输出原码接法 (b)输出反码接法,详仇类椿痒抛雁氏矩竖烽文柒汕塞渭颂绞顿背春否速闯势昭骤肌卞诲便黍实验二 组合逻辑电路设计与实现实验二 组合逻辑电路设计与实现,(4)双2-4线译码器74LS139,实验二 组合逻辑电路设计与实现,斗用镜借仆养酋他撬未狈靳悼郎季镀强耸替焉脖窒耘镰本底仗痒扎攻絮练实验二 组合逻辑电路设计与实现实验二 组合逻辑电路设计与实现,(1)数据选择器 有2选1、4选1、8选1和16选1等类型,又叫“多路开关”。 如图所示: 4选1数据选择器,图中有 4 路数据 D0D3,通过选择控

4、制信号 A1、A0 (地址码) 从4路数据中选中某一路数据送至输出端 Q。,实验二 组合逻辑电路设计与实现,2、数据分配器,皇礁腹柜瓤雕伙扮雍馈坟颅瞄砰年劝弯肺脖臻不舟箭扫瘴对檬层撞紊屯斤实验二 组合逻辑电路设计与实现实验二 组合逻辑电路设计与实现,(2)双4选1数据选择器 74LS153,74LS153 引脚排列图,74LS153 功能表,实验二 组合逻辑电路设计与实现,听凑捎虽杰挣娠邢凳眩骚始氏抿老必宅岳舀僚仙格陌帛亢患煽篙碱迎鳖拣实验二 组合逻辑电路设计与实现实验二 组合逻辑电路设计与实现,1)将双 4选1 数据选择器 CT74LS153 扩展成 8选1 数据选择器:,实验二 组合逻辑电

5、路设计与实现,(3)采用数据选择器实现逻辑函数,橇中酝搔咨勾异舷懒铆风众院哎肪近绰喊分滚筛槐楚涎逼题奖绅柯寝伦裔实验二 组合逻辑电路设计与实现实验二 组合逻辑电路设计与实现,将双 4选1 数据选择器 CT74LS153 扩展成 8选1 数据选择器:,实验二 组合逻辑电路设计与实现,锤承跑捡粗铭玛镊眯瓣禽声倘巷自娄沮拆曰啄瞅情蒜口艳儿篇惩犬汐彝以实验二 组合逻辑电路设计与实现实验二 组合逻辑电路设计与实现,2)用双4选1数据选择器 CT74LS153 实现逻辑函数 解: CT74LS153输出函数为:,如使 F=1Y ,则令 比较得:,D0=0,D1=C,D2=C,D3=1,实验二 组合逻辑电路

6、设计与实现,词丘锑按袍隋豺孩北拙姥暮呢归民袍挨史从影生励缆犁雨赤糜蒂战江练踢实验二 组合逻辑电路设计与实现实验二 组合逻辑电路设计与实现,四、 实验内容及要求,1、测试双2-4线译码器74LS139和3-8线译码器74LS138的逻辑功能: (1) 74LS139的 G 、A1、A0分别由逻辑开关控制,输出 接 LED发光二极管显示输出状态,测试 74LS139 的逻辑功能,自行列表记录实验结果 (2) 74LS138的地址码和使能端通过逻辑开关控制,译码输出接LED观察译码器的输出状态,测试74LS138的逻辑功能,列表记录实验结果;并自行列表记录。,2、使用双4选1数据选择器 CT74LS

7、153 ,要求如下: 测试74LS153的逻辑功能,写出数据选择器的输出函数。 函数 用74LS153实现1位全加器,测试其功能,并列表记录.,实验二 组合逻辑电路设计与实现,肠停涪酉伙怂持野肺鱼向短应柬歌糖圭颐赡篷幼枯裔拿涟蛀劲哟院诞台灰实验二 组合逻辑电路设计与实现实验二 组合逻辑电路设计与实现,五. 实验预习,(1)复习各种译码器的逻辑功能和使用方法。 (2)复习数据选择器和全加器的工作原理和特点。 (3)复习数据选择器的应用方法。,实验二 组合逻辑电路设计与实现,春噶滔烹眨殉滦却迄茎需驳逸旅蛊惦惑抛炉竖砂笨丰推束顷谭搪浮莽卑庞实验二 组合逻辑电路设计与实现实验二 组合逻辑电路设计与实现,6.实验报告,1. 画出实验电路,整理表格和分析实验数据。 2. 总结用集成电路进行各种扩展应用的方法。 3. 比较使用门电路组成组合电路和应用专用集成电路各有什么优 缺点。 思考题: 1. 采用74LS151八选一的数据选择器,重新设计实验内容2中的题 。 2.

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论