cache原理.ppt_第1页
cache原理.ppt_第2页
cache原理.ppt_第3页
cache原理.ppt_第4页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、读或写操作时,地址索引机构首先在cache的目录区查找其内容与主存物理地址的高位(主存块号M)相同的cache块,若找到则为命中,从而形成cache的块号m。,Cache是按内容存取的相联存储器, 由目录标记区和数据存储器组成。 标记区保存内存数据块的高位地址作为检索项,缓冲区保存内存数据块的若干个字。,根据cache块号和主存地址的低位(cache的块内地址)访问cache块中的一个字。,M,M,m,Cache和主存均分为若干个大小相同的数据块。 CPU与cache之间的数据交换是以“字”为单位,而cache与主存之间的数据交换是以“块”为单位,一个块由若干字组成 。,存储器的存储体系,单体

2、单字存储器 单体多字存储器 多体单字交叉存取存储器 多体多字交叉存取存储器,2,一般把这些能并行读出多个CPU字的单体多字和多体单字及多体多字的交叉存取系统,统称为并行主存系统。,单体指只有一套地址寄存器和地址译码器. 单字指一个存储单元仅保存一个字。,单体单字存储器,单体单字存贮器 存贮器字长W与CPU字长W相同,一次访问一个存贮器字,主存最大频宽BM =W/TM 存贮周期TM TM是连续启动一个存贮体所需要的时间间隔。 存贮器频宽 是指存贮器可以提供的数据传送率,一般用每秒钟所传送的信息位数来衡量。,3,存 储 器,单体多字,4,2)单体多字 存贮器字长等于m个 CPU字,BM =mW/TM,a,W位,W位,W位,W位,地址寄存器,单体多字(m=4)存贮器,W位,单字长寄存器,单体指只有一套地址寄存器和地址译码器 CPU每次访问可同时读出多个存储字。 读出的的数据同时或分时送CPU.,存储器,多体单字,5,3)多体单字交叉存取存储器,总线控制,地址寄存器0,地址寄存器1,地址寄存器2,地址寄存器3,M0,M

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论