[电子信息精品] 基于fpga的一路数字信号采编系统设计 毕业论文_第1页
[电子信息精品] 基于fpga的一路数字信号采编系统设计 毕业论文_第2页
[电子信息精品] 基于fpga的一路数字信号采编系统设计 毕业论文_第3页
[电子信息精品] 基于fpga的一路数字信号采编系统设计 毕业论文_第4页
[电子信息精品] 基于fpga的一路数字信号采编系统设计 毕业论文_第5页
已阅读5页,还剩27页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

大学信息商务学院2011届毕业设计说明书A11A2A331A21绪论11数据采集系统的概念和意义信号采集与处理是计算机与外部物理世界连接的桥梁,在科研、生产和人们的日常生活中,经常需要测量流量、速度、位移、温度、压力、外形等物理量,人们一般通过传感器把上述物理量转换成模拟电信号,然后将模拟电信号经过放大、滤波、数模转换等处理后送入计算机,这就是数据采集。数据采集技术是信息科学的重要分支,它不仅应用在智能仪器中,而且在现代工业生产、国防军事及科学研究等方面都得到广泛应用,无论是过程控制、状态监测,还是故障诊断、G17148量G7828测,都G12175不G5332数据采集G13007G13491A0A4A5A6A7。G1186G1017G7696G5859G1053上G16840,数据采集G13007G13491应G16825是用计算机控制的G3822G17347数据G14270G2172G7828测G6122G5045G3250G7828测,G5194且能G3827G4557数据G4466G15904G4396G1660、处理、分G7524计算,G1209及G1186G7828测的数据中G6564G2474G2499用的信息,G1391G7186G12046、G16772G5417、G6183G2372G6122G6563G13484的G13007G13491。G5647G1055,不论在G2750G1022应用G20058G3507中,数据的采集与处理G17246及G7114,工G1328G6940G10587就G17246G20652,G2474得的经G8994G6940G11422就G17246大。12数据采集系统研究现状数据采集G4396G1660G13007G13491G11458G2081在G10627G3671感G11705,G3282G1699处理、G16833G19911G16794G2047、通信等G20058G3507G7389G11540广泛的应用,它用G1122G4466G7114、G20652速G3332采集和G16772G5417应用G20058G3507的G2520G20045G2454数信息。G19555G11540应用G20058G3507的不断G9157入,信号分G17788G10587、采G7691G10587,数据G4396G1660G4493量,G4396G1660G7114G19400等要G8726都大G5145G6564G2331,G16786G3803G2499G19764G5627和G4466G7114G5627要G8726G1075G17246G7481G17246G20652,G3252G8504G20652G12946度、G20652G2499G19764G5627的大G4493量数据采集G4396G1660G13007G13491就G7186得G4600G1038重要,而且G6251G1926G1999G5190G6212能力、G2499G6205G4649G5627及G2499移G7905G5627等方面G3252G13044都G5529G20047G1017G7696G13783G15397处理A0A8A5A9A7。G3传G13491的数据采集G13007G13491采用G2345G10267机G1328G1038G5506处理器。G17829G5192G7481,数据采集G13007G13491的控制G14467G10267G11013G2419G7481的G2345G10267机G17892G8505G2469G4649到数G4395处理G14467G10267DSP数G4395信号处理器,G4896入G5347G14467G10267等速度G7368G20652G2163能G7368G5390的G14467G10267。在G20652G5627能数据采集G13007G13491中,通常采用G2345G10267机G6122DSPG1328G1038CPU,控制ADC模/数转换器、G4396G1660器和G1866G1194外G3272电G17347的工G1328A0A10A7。G3但基G1122G2345G10267机和DSPG16786计的数据采集G13007G13491都G7389一定的不足G2345G10267机的G7114钟频G10587较低,G2520种G2163能都要G19764软件的运G15904G7481G4466现,软件运G15904G7114G19400在整G1022采G7691G7114G19400中占很大的比例,G6940G10587低,难G1209适应G20652速数据采集G13007G13491的要G8726;DSP的运算速度快,擅长处理密集的乘加运算,但很难完成外G3272的复杂硬件逻辑控制。FPGA是英文FIELDPROGRAMMABLEGATEARRAY的缩写,即现场G2499编程门阵列,它是在PAL、GAL、CPLD等G2499编程器件的基础上进一G8505G2469G4649的产物。它是G1328G1038专用集成电大学信息商务学院2011届毕业设计说明书A112A12A1332A12G17347(ASIC)G20058G3507中的一种半定制电G17347而出现的,既解决了定制电G17347的不足,又克服了G2419G7389G2499编程器件门电G17347数G7389限的缺点。FPGA集成度G20652,器件密度G20652达数千万门,G2499完成复杂的G7114序与组合逻辑电G17347G2163能,通过编程,用户G2499立刻把一G1022通用FPGAG14467G10267配置成需要的硬件数G4395电G17347,G1866内部丰富的布线资源G1075给修改、测试和G13007G13491G2331级G6564G1391了极大的方便。G19555G11540电子技术的飞速G2469G4649,FPGA能G7389G6940克服G2345G10267机和DSP的缺点,它的全部控制逻辑均G11013硬件完成,G4493易G4466现硬件上的G5194G15904工G1328。FPGA内部G2499G1209G4896入DSP软核,增G5390了G13007G13491的数据处理能力A0A14A5A15A7;FPGA还具G7389G7114钟频G10587G20652、内部延G7114小、编程配置灵活的特点,G2499G1209集采G7691控制、处理、缓G4396和传输G1122一G1022G14467G10267内G4466现G10267上G13007G13491,这G7691大大G6564G20652了G13007G13491的G2499G19764G5627,降低G13007G13491成本;同G7114G19555G11540IP产业的崛起,G7368加缩短了产品的G5332G2469周期和上市G7114G19400,G7389利G1122在激烈的市场竞争中抢占先机;G3252G8504在G3822G17347G5194G15904G20652速数据采集G20058G3507得到广泛应用。G4557数据采集G13007G13491的G16786计G6564出两G1022方面的要G8726一方面,要G8726接口简G2345灵活且G7389较G20652的数据传输G10587;另一方面,G11013G1122通道G3822、数据量较大,要G8726主机能G3827G4557G4466G7114数据做出快速响应,G5194及G7114进G15904分G7524和处理。一般的数据采集G13007G13491G11013G3822G17347数据选择器转换器、数据G4396G1660器、G2345G10267机控制器G1209及通信接口电G17347等A/D组成。传G13491的数据采集器中的G3822G17347数据选择器G11013G3822G1022模拟G5332G1863组成,加上转换器的控制电G17347及数据G4396G1660器,电G17347G6164需G1815A/D器件较G3822,G3252G8504电G17347G7507G16786计的面G12227较大。G3926G7536采用现场G2499编程门阵列电G17347G4466现G3822G17347数据选择器、G4396G1660器及外G3272的一G1135FPGA控制电G17347。不仅G2499G1209G1955小电G17347G7507的G16786计G1319G12227,而且G7380大限度G3332G6564G20652G13007G13491的信号采集和处理能力。13主要研究内容本G16850G20076的主要研究内G4493是,在理解数据采集G2419理的基础上,G16786计一G1022数据采集G13007G13491,G4557一G17347数G4395信号进G15904采集,将采集编G5115后的数据G4396G1660,G5194通过上位机软件进G15904数据的分G7524。大学信息商务学院2011届毕业设计说明书A113A12A1332A122系统总体设计G3A16A17A18A19A20A21A22A23A24A25A16本G16786计的G13007G13491G7706G3282G3926G328221G6164G12046。G16825G13007G13491G11013422接口模G3371、FPGA控制模G3371、信号G4396G1660模G3371、USB通G16771模G3371G1209及外G3272电G17347组成。G1866中,USB通信模G3371的G16786计利用了G5062G7389的研究成G7536。422接口G17139G17143接G6922外部的RS422数G4395量信号,G5194将G1866送入FPGA采集。FPGA将G16847G2474到的数G4395量信号先进G15904数据编G5115处理,接G11540G4396入外部FIFO中,G7380后控制G4396G1660G1122外部FLASHG1055中。电G17347的整G1022G7114序G11013逻辑控制模G3371G2339G16855控制。FPGA控制模G3371G11013FPGA及外G3272电G17347组成。FPGA是控制模G3371的核G5527部分,完成数据信号的采集、缓G1926和传输控制。G16825G16786计方G7708选用FPGAG1328G1038主模G3371,主要是G13783G15397FPGA现场G2499编程特G5627,G1363用灵活方便,能G3827降低硬件电G17347G16786计难度。信号G4396G1660模G3371在G13007G13491中主要完成数G4395信息的G4396G1660。G19390G4396FLASHMEMORY具G7389G1319G12227小、G2163G13803低和数据不易G1014G3845的特点,G2499用G7481G4466现G4396G1660器的G2163能。把采集到的数据缓G4396到外部FIFO中。G5415FIFO半G9397后,FPGAG16847G2474FIFO中的数据写入FLASHG4396G1660器中。USB接口模G3371G4466现FPGA与上位机G1055G19400的通信,完成上位机控制G2641G1208与FLASHG4396G1660数据的传送。G3FPGAA26A27A28A29G56G3G3G54G3G37G3A30A31A32A33G3计算机FLASHA34A35A36A37A38A39A40A41422A30A31大学信息商务学院2011届毕业设计说明书A114A12A1332A123系统硬件电路的设计31主要器件的选择311FPGA芯片的选择FPGA采用XILINXG1856G2508的SPARTANG266G13007列FPGA中的XC2S1006PQ208G4466现。XCF01SVO20G1328G1038EPROM,TPS70358G1328G1038G1391电G14467G10267。XC2S1006PQ208的核G5527电压G103825V,I/O口电压G103833V,具G7389与通用5V数G4395电G17347G11464接连接的能力。速度等级是6,采用PQFPG4565G16025G12879G3423,G12661G14062数G7389208G1022,G7380大G2499用的用户I/O数G1038140G1022。G13007G13491门数G7389100000G1022,逻辑G2345G1815数(LC)G10382700G1022;G2011G10267数(SLICE)G10381200G1022;BLOCKRAMG738910G1022,是完全同G8505的G2464G12483口RAM,G5647G4493量G103840K;分布G5347RAM位G5647数是38400BITSA0A42A7。断电后,程序G1262G1457G11053在FPGA中,不G1262G9177G19512,G1363应用G7368加方便。312数字通信接口芯片的选择数G4395通信接口选择MAX490G14467G10267,MAX490是MAXIMG1856G2508生产的G5058分G5191G15925G3423G6922G2469器G14467G10267。集成G10267内G2265G25591G1022G20549G2172器和1G1022接G6922器G714适合G1122RS485及RS422通信G7643G1946。无G16835G5058传输数据的速G10587G2499达25MB/S,G14521通信速G10587G1038100KB/SG7114,通信G17329G12175G2499达1200MA0A43A7。313外部FIFO的选择本G16786计采用FIFO数据缓G4396器。FIFO是G6363先入先出G19443列FIRSTINPUTFIRSTOUTPUT,FIFO,这是一种传G13491的G6365G20046序G6203G15904方G8873,先进入的G6363G1208先完成G5194G5353G17876,G17331G11540G6177G6203G15904G12544G1120G7477G6363G1208。FIFO与G7234通G4396G1660器的G2318G2047是G8821G7389外部G16847写G3332G3348线,这G7691G1363用起G7481G19762常简G2345,但缺点就是G2494能G20046序写入数据,G20046序的G16847出数据,G1866数据G3332G3348G11013内部G16847写G6363G19036G14270G2172加1完成,不能G1699G7234通G4396G1660器G18039G7691G2499G1209G11013G3332G3348线决定G16847G2474G6122写入G7588G1022G6363定的G3332G3348。IDT7206是一种先进先出的G2464G12483口数据缓G4396器。G16825器件G1363用一G1022G9397G7643G5547(FF)和一G1022G12366G7643G5547(EF)G7481G7828测G1866G4396G1660状态,通过WG5353G14062和RG5353G14062G7481控制数据的G4396G1660和G16847G2474。G16825G16786G3803G6564G1391了9位G4497度的数据G4396G1660输入输出和一G1022控制G1328G1038用户的选择G7669G20576位。G1866G7114序G3926G328231G6164G12046。需要G8892G5859的是,IDT7206是一G1022G2345G2533的FIFOG2464G12483口G4396G1660器。即G2494能G11013D0G794D8输入数据,G11013Q0Q8输出数据,G6164G1209G16847、写控制线G2494G7389一G3883。G1075就是G16840不能G1328G1038G2464G2533的数据传送。另外G3252G1038这是一G1022FIFO先入先出G4396G1660器,G6164G1209G8821G7389G13489G4557G3332G3348的G8022G5577,G2494G7389G16847G6363G19036和写G6363G19036的G11468G4557位置。G5415G11468G4557位置G10380G7114,G15932G7138G4396G1660器G12366;G1038G6164用的G4396G1660器的写G6817大学信息商务学院2011届毕业设计说明书A115A12A1332A12A16A44A18A19A45A46A47A48A17A49A50A51A52A16A53A54A51A55A56A57A34A35A36A58A59A60G1328G2494要FFG7643G5547不G10380,就G2499G1209进G15904写G6817G1328,且G2499G1209与G16847G6817G1328同G7114进G15904。G8611写一G8437数据,写G6363G19036G14270G2172加一,G5415写G6363G19036与G16847G6363G19036的G11468G4557位置G1038G4396G1660器的G4493量G7114,G7643G5547FFG9177G19658。G5415FFG7643G5547G10380G7114,G6164进G15904的G1231G1321写G6817G1328都不G1262改G2476G4396G1660器中的数据,G1075不G1262改G2476写G6363G19036的G1552。G8504G7114的写G12117G8502G11013内部控制。G16847G6817G1328G2494要EFG7643G5547不G10380,就G2499G1209进G15904G16847G6817G1328,且G2499G1209与写G6817G1328同G7114进G15904。G8611G16847一G8437数据,G16847G6363G19036G14270G2172加一,G5415G16847G6363G19036与写G6363G19036的G11468G4557位置G10380G7114,G7643G5547EFG9177G19658。G5415EFG7643G5547G10380G7114,G6164进G15904的G1231G1321G16847G6817G1328都不G1262改G2476G16847G6363G19036,且G16847出的数据都G10380FFH。即数据G5647线G2588现G20652G19471A0A4A61A7。314USB设计模块的选择USB接口采用基G1122CYPRESSG1856G2508生产的EZUSBFX2G13007列中的CY7C68013,是G11458G2081市面上G12544一G3371G12538合USB20G7643G1946的USB控制器。EZUSBFX2G14467G10267G2265G63361G10228051处理器、1G1022G1030G15904接口G5353G6818SIE、1G1022USBG6922G2469器、85KBG10267上RAM,4KBFIFOG4396G1660器G1209及1G1022通用G2499编程接口GPIF。FX2是一G1022全面集成的解决方G7708,它占用的电G17347G7507G12366G19400G7368G4581,G5332G2469G7114G19400G7368短A0A4A4A7。G3CY7C68013采用编程接口GPIF模G5347。G2499编程接口GPIF是主机方G5347,G2499G1209G11013软件G16786置G16847写控制波形,灵活G5627很大,G1972G1058G2499G1209G4557G1231G13218/16BIT接口的控制器、G4396G1660器和G5647线进G15904数据的主G2172G16847写,G1363用G19762常灵活,G2494要输出信号和就G13502信号G1328G11468应的组合,就G2499G1209G4466现G3822种复杂的控制G7114序。G332硬件电路各模块的设计321FPGA外围电路(1)电源转换电G17347大学信息商务学院2011届毕业设计说明书A626A63A6432A63XC2S100的G12661G14062电压G103833V,内核电压G103825V,G3252G8504本G16786计中采用一G10267TPS70358G7481G4466现5V到33V和25V的转换,G1209G9397足XC2S100的G1391电要G8726。G5415ENG14062连接到一G1022低电G5191G7114G16825器件G5332G3999工G1328。SEQ控制G2750G1022输出电压通道(VOUT1G6122VOUT2)先G6183G5332。G5415G16025置G15999启用G5194且SEQG1038G20652电G5191G7114,VOUT2先G6183G5332,VOUT1G1457持G1863闭,G5415G1866G1552达到VOUT2输出电压的83G7114VOUT1G6183G5332。G3926G7536VOUT2G15999拉低G112283(即过载G7477件)则VOUT1G1863闭。电源转换电G17347G3926G328232G6164G12046A65A66A67A68A69A70A71A72A69A73(2)G7114钟电G17347XC2S100上G73894G1022全局G7114钟输入G12483口,GCLK0、GCLK1、GCLK2和GCLK3,在G8504仅G1363用GCLK0。本G13007G13491采用40MHZ的晶G1319振荡器产生G7114钟信号。G1866余3G1022G7114钟输入G12483都接G3332G1209防G8502G5190G6212。G7114钟电G17347G3926下G3282。A65A66A67A66A74A75A76A77A78A79A69A73(3)配置电G17347在XILINX的FPGA中采用了SRAM制造工艺,需要G6564G1391外部G4396G1660器PROM、EPROM、FLASH等G7481G4396G1660FPGA的下载文件,上电后数据G1262G14270G2172下载到FPGA内部,G4557FPGA进G15904配置。大学信息商务学院2011届毕业设计说明书A627A63A6432A63本G16786计中选用主G1030模G5347,在主G1030模G5347中G5529G20047G1363用XILINXG1856G2508专用的PROM。XC2S100的配置文件大小G1038781,216位,选择XCF01SV020G1328G1038配置PROM。在G16825模G5347下,FPGA产生配置G7114钟CCLKG20549G2172外部G1030G15904PROM,FPGA将PROM中数据G16847入G10267内编程RAM中,配置完成后,FPGA进入工G1328状态。G12544一G8437数据下载通过XILINXG1856G2508G6564G1391的G5332G2469软件ISE将配置文件烧写到XCF01SVO20中,G8504后G8611G8437上电后,XCF01SVO20G1262在CCLK的G20549G2172下将配置数据写入FPGA的内部配置G4396G1660器。配置电G17347的G2419理G3282G3926G328234G6164G12046。G3A65A66A67A80A74A75A76A77A81A82A69A73G1866中,配置电G17347与FPGAG11468接G7114G20047接入47K的上拉电G19471,G1209G1457证电G17347的正常工G1328。(4)去耦电G17347在G8611G1022电G17347G14467G10267的电源G5353G14062上都要G5194接一G1022去耦电G4493,G1866G1328用是降低电G17347中G3252G17139载G2476化而G5353起的噪声、G1955G4581G5190G6212信号G5194G1363信号稳定。下G3282是本模G3371中FPGA的VCCINTG5353G14062与VCCOG5353G14062的去耦接G8873。A65A66A67A83A84A85A69A86电G17347中G1866G1194G14467G10267G1075G11468应的接去耦电G4493。大学信息商务学院2011届毕业设计说明书A628A63A6432A63322数字信号采集电路G2345G17347数G4395量接口G3926G328236G6164G12046。RS422G5647线是现在广泛应用的工业G5647线,许G3822仪器用422G5647线进G15904通信A87A88A89A90。G11013G1122G6164采集输入的数G4395量信号是采用RS422G5058分信号电气特G5627传输的,故MAX490G14467G10267G17139G17143将输入的G5058分信号还G2419成G2345G12483数G4395量信号,G1866G7380大波特G10587G2499达到25MBPS,G9397足数G4395量传输速G10587要G8726。电G19471R是根据传输G17329G12175与介G17148而加入的接G6922匹配G19471G6251,G2499G7389G6940G1955G4581信号反射与衰G1955。G3A65A66A67A91A92A93A94A95A96A97A98323外部FIFO缓存电路G1363用IDT7206G1328G1038采集数据缓G4396。硬件电G17347G3926G328237。IDT7206是一G1022G2345G2533的FIFOG2464G12483口G4396G1660器。即G2494能G11013D0G794D8输入,G13007G13491G2494要G87268位数据,G6164G1209G4557G1122IDT7206的数据位,G2494用G20818位即G2499。数据输入和输出G12483均G2494G1363用G20818位(Q0G794Q7、D0G794D7);G16847允许信号RG11013FPGA的控制信号G6564G1391;写允许信号WG11013FPGA输入,G5415WG1038低G7114,将转换后的数据G4396入IDT7206;复位信号RSG11013FPGA控制,G5415RS输入G1038低电G5191G7114器件G5332G3999复位,G1866内部G16847和写都将G3250到初G3999位置且RS上G2331沿G7481临G1055G2081G16847信号和写信号都将G1457持G20652电G5191。A65A66A67A99A100A101A102A99A68A103A91A104A105A69A73大学信息商务学院2011届毕业设计说明书A629A63A6432A6333电路板的设计331电路原理图设计在G13484制电G17347G2419理G3282G7114,需要G8892G5859G1209下G1972G1022问G20076首先,在G13484制电G17347G2419理G3282G1055G2081,应G16825将电气G7696点和锁定G7696点G16786置G1038G5332启状态,G2499G1209避免导线与器件G5353G14062产生的虚连接。G1866G8437,在完成电G17347G3282的G13484制后,进G15904电气规则G7828查(ERC)是一G20045G19762常重要的工G1328。根据G16786计要G8726,在电气规则G7828查矩阵中,G16786置G11468应的电气警告和电气错G16835的G7477件,ERC就G2499G1209全面的分G7524G2419理G3282的常见错G16835和无G6940的电气连接,G3926未连接的电源G4466G1319、悬G12366的输入G12661G14062、输出G12661G14062连接在电源上等。ERC的G1926突点在G2419理G3282上的G11468应位置G1209G20652亮G7186G12046的形G5347G17892一G7643出,G5194G16772G5417到ERC报告文件中。本G13007G13491的电G17347G2419理G3282见附G5417A。332PCB设计在G2372刷电G17347G7507的G16786计过程中,应G16825遵循一G1135G16786计的基本G2419则,否则G1262G1363G13007G13491工G1328不稳定甚至不能正常工G1328,一般的解决办G8873G2265G6336布局G16786计、布线G16786计。(1)布局G16786计G13783G15397到本G16786计中G1815器件比较G3822,G6164G1209我G6365照G1209下方G8873进G15904布局。首先,G6365电气G5627能合理分G2318,完成同一G2163能的器件应G11468G4557集中,G5194G16855整G2520G1815器件G1209G1457证连线G7380G1038简洁;同G7114,G16855整G2520G2163能模G3371G19400的G11468G4557位置,G1363G2163能G3371G19400的连线G7380简洁。G1866G8437,本G16786计中电源和G3332滤波电G17347中的去耦电G4493较G3822,在放置去耦电G4493G7114,应将电G4493尽量G19764G17829电源、接G3332G5353G14062。(2)布线G16786计布线是整G1022PCBG16786计中G7380重要的工序,这将G11464接影响G11540PCBG7507的G5627能好坏。在G16825G13007G13491的PCBG16786计中,全G7507G1363用手工布线,首先G8892G5859到G16825G16786计中成组的信号线主要是数据线和G3332G3348线。G6164G1209在G1815器件位置确定后,应G16825先完成它们的布线,尽G2499能做到成组、G5191G15904分布,同G7114应尽G2499能的短,G1055后再进G15904G2520种控制信号的布线。G7380后处理电源和接G3332G5353G14062。在布线G7114,应G6365照G3332线电源线信号线的G1863G13007加G4497电源、G3332线G4497度,G3332线及电源线的典G3423线G4497G1552G103840MIL。采用45的折线布线,G1209G1955小G20652频信号的辐射。G7380后在版G3282布线完成后,G4557布线进G15904优化;同G7114,经初G8505网络G7828查和DRCG7828查无G16835后,G4557未布线G2318G3507进G15904G3332线填充A87A88A106A90。大学信息商务学院2011届毕业设计说明书A6210A63A6432A634系统软件设计G16825G13007G13491的软件G16786计主要G6363FPGA软件G16786计。FPGA软件采用模G3371化G16786计方G8873,利用VHDLG16833言G5332G2469,G16786计G7706G3282G3926下。G3G3G3G3G3A65A80A67A107A92A93A94A95A96A108A6541数据采集422接口的G13007G13491顶层G3282G1038G3A65A80A67A68A92A93A94A97A98A109A110A111A112A65G1866中数G4395量接口采用RS485异G8505G1030G15904数据通信接口。一G1022完整的UART接口G2265G6336G2469送模G3371和接G6922模G3371,具G1319到本G8437G16786计,数G4395量接口和工G1328模G5347选择接口G1363用UART的接G6922模G3371。G56ARTG1030G15904数据G7696G5347G3926下G3282G6164G12046,G1030G15904数据G2265G63368位数据、L位起G3999位、L位结束位、L位G7669G20576位,共11位。G3G3A65A80A67A66A113A77A114A102A115A116A92A117A118A119FLASHA120A121A122A123FIFOFPGAA92A117A124A125USBA126A127A92A93A94A97A128大学信息商务学院2011届毕业设计说明书A6211A63A6432A63G13007G13491接G6922的外部数G4395量数据,G11013G1122传输G17329G12175较远,很G4493易G5353进G2520种G5190G6212信号G13007G13491内部的一G1135G1863键信号,不G2499避免G1262受到杂波的G5190G6212,导致一G1135信号G1262出现G5190G6212、噪声A87A88A129A90。G1038了让G13007G13491G7389G6940G1946确,G5529G20047采G2474G7389G6940的措施抑制G16825信号的G5190G6212信号,本G16786计中采用消抖技术。G4557G1122信号消抖G7389软件和硬件两种方G5347,硬件消抖G7389G3822种方G8873,长线电缆这一G12879G7507外信号G3252G5190G6212造成的大的抖G2172G2499G1209采用G12227分电G17347具G7389施密特G2163能的门电G17347(G392674HC14)G7481消G19512A87A88A130A90。同G7691在软件方面,G2499G1209用VHDLG4466现G12879似的办G8873。G4557G1122小G1122触G2469器建立G7114G19400的抖G2172G2499G1209用G7114钟G6183一下G4466现滤波,但较大的抖G2172,G2499G1209采用延G7114比较G8873。延G7114比较G8873的思想就是NG1022G13007G13491G7114钟周期内G16847G2474的数据G11468同G7114我们认G1038G6922到了一G1022稳定的数据,否则认G1038是过渡态,予G1209消G19512。G1866中N要根据G4466际情况G2476化,延G7114比较G8873的流程G3282G3926G328244。G16786S1G1038受G6212信号,S2G1038经过消抖处理后要输出的信号。A65A80A67A80A131A78A132A133A134A135A136A65下面给出用VHDLG4466现的延G7114消抖,同G7114给出仿真结G7536,是经过延G7114比较后的仿真G3282,BCLKG1038G4466际输出的G7114钟信号,G2499G1209看到LCLK的抖G2172G15999消G19512了。G3252G8504,延G7114比较G8873能G7389G6940G3332消G19512抖G2172。ENTITYXIAODOUISPORTFOSCINSTD_LOGICLCLKINSTD_LOGICBCLKOUTSTD_LOGICENDXIAODOUARCHITECTUREBEHAVIORALOFXIAODOUIS大学信息商务学院2011届毕业设计说明书A6212A63A6432A63SIGNALCOUNTSTD_LOGIC_VECTOR1DOWNTO0SIGNALDOUTSTD_LOGICSIGNALRSTCNTSTD_LOGIC_VECTOR17DOWNTO0“000000000000000000“SIGNALRSTSTD_LOGICBEGINPROCESSFOSC,RSTCNTRESET1BEGINIFRSTCNT“111111111111111111“THENRSTCNTINITIALIZES_STATES_STATE大学信息商务学院2011届毕业设计说明书A18625A187A18832A187S_STATES_STATES_STATES_STATEF_CLEF_WES_STATES_STATEF_WEWRITEROW1ADDRESSF_CLES_STATEF_WES_STATES_STATEF_WEWRITEROW2ADDRESSFLASH_DATAS_STATEF_WES_STATES_STATEF_WEWRITEROW3ADDRESSFLASH_DATA大学信息商务学院2011届毕业设计说明书A18627A187A18832A187S_STATEF_WES_STATES_STATEF_WEWRITE0XD0HCOMMANDF_ALES_STATEF_WES_STATES_STATEF_WE大学信息商务学院2011届毕业设计说明书A18628A187A18832A187F_CLERB_DELAYSIFRB_DELAYS“00000“THENS_STATEIFER_DL“111111“THENIFER_DL“111111“ORE_CNT“11111111111111111“THENS_STATEG7828查擦G19512成G2163G8821F_CLEF_WE大学信息商务学院2011届毕业设计说明书A18629A187A18832A187S_STATES_STATEF_WEF_CLERB_DELAYSIFRB_DELAYS“00000“THENS_STATEF_RES_STATEIFFLASHDATA_IN00THENERASE_SUC1擦G19512成G2163S_STATESWR21大学信息商务学院2011届毕业设计说明书A18630A187A18832A187ELSEERASE_SUC0擦G19512G3845G17145S_STATESWR113G1946G3803写入无G6940G7643G5547ENDIF大学信息商务学院2011届毕业设计说明书A18631A187A18832A187参考文献G621G64G3G4437G8958G17基G1122G49G44G50G54G3G44G44的G20652速G20652G12946度数据采集G13007G13491的研究与G4466现G17G11817G3775学位论文G17G3247G5041电子科技大学G152G19G19G26G3G622G64G3G19901G7207G8861G17G3G20652速数据采集G13007G13491G17G3G11817G3775学位论文G17G3G16211G2283工业大学G15G32G19G19G22G3G62G22G64G3G5364文G7647G17G4396G1660测试G13007G13491的G16786计理论及G1866应用G62G48G64G17G2283G1152G20652等G6957G13958出版G12050G152G19G192G3G3G624G64G3G7458G17241G15G10591G15437现G15G18038G4403道G17G20652速大G4493量G41G47AG54G43G3G4396G1660G13007G13491G16786计G62G45G64G17G9791控G19659达技术G152G19G19G26G15G22G25G291G7942G3G62G24G64G3G1411G4401G8677,G10591G1815G19066G17一种G20652速数据采集G13007G13491的G16786计G17数据采集与处理,2G19G191,G28G3G62G25G64G3G5476G1821G17757,程G10

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论