数电复习资料40课时_第1页
数电复习资料40课时_第2页
数电复习资料40课时_第3页
数电复习资料40课时_第4页
数电复习资料40课时_第5页
已阅读5页,还剩6页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、精选优质文档-倾情为你奉上数字电子技术典型题选一、填空题 (基础型)1(66)10= ( ) 16= ( ) 8= ( ) 2 。2数字电路在稳态时,电子器件(如二极管,三极管)处于开关状态,即工作在 区和 区。3基本的逻辑关系有 , , 。5三态门的三种输出状态是 , , 6RS触发器的特性方程为 ,约束条件 , JK触发器特性方程为 ,D触发器特性方程为 ,T触发器特性方程为 ,在工程实践中,边沿触发的才叫触发器,电平触发的叫锁存器3若,则它的对偶式为YD ,用反演定理求出= 7四位双向移位寄存器74LS194的功能表如表所示。由功能表可知, 要实现保持功能,应使 ,S1= ,S0= ,当

2、,S1=1,S0=0时,电路实现 功能 8三个JK触发器组成的计数器,最多有效状态是 个 9一个班级有38个学生,采用二进制编码器对每位学生进行编码,则编码器输出至少( )位二进制数才能满足要求。10输出低电平有效的译码器应与( )数码管匹配。(a.共阴 b.共阳)11(2A)16=( )10=( )2=( )8421BCD12. 用4个一位的全加器连接成4位全加器,则每一个全加器的进位输入应该怎样连接?( )(a.来自低位的进位输出 b.来自高位的进位输出)13某逻辑函数F的卡诺图如图所示,则F= 。14.在数字电路中,逻辑变量的值只有 2 个。 15.在逻辑函数的化简中,合并最小项的个数必

3、须是 2n 个。 16.化简逻辑函数的方法,常用的有 公式 和 卡诺图 。 17.逻辑函数A、B的同或表达式为AB= /A/B+AB 。 T触发器的特性方程Qn+1= T/Qn+/TQn。18.已知函数,反函数= (A+/B)*/(/A+C),对偶式Y= (/A+B)*/(A+/C) 。19. 4线10线译码器又叫做 2-10 进制译码器,它有 4 个输入端和 个输出端, 6 个不用的状态。 20组合逻辑电路的输出仅取决于该电路当前的输入信号,与电路原来的状态 有关 。 21TTL三态门的输出有三种状态:高电平、低电平和 高阻态 状态。 22组成计数器的各个触发器的状态,能在时钟信号到达时同时

4、翻转,它属于 同步 计数器。 23若要构成七进制计数器,最少用 个触发器,它有 个无效状态。 24根据触发器结构的不同,边沿型触发器状态的变化发生在CP 边沿 时,其它时刻触发器保持原态不变。 25由555定时器构成的单稳态触发器,若已知电阻R=500K,电容C=10F,则该单稳态触发器的脉冲宽度tw 。 26在555定时器组成的施密特触发器、单稳态触发器和多谐振荡器三种电路中, 电路能自动产生脉冲信号,其脉冲周期T 。 27. 用555定时器组成的三种应用电路如图所示,其中图(a)、(b)、(c)分别对应的电路名称是(a) ,(b) ,(c) 一、填空题 (综合提高型)1施密特触发器有 2

5、个稳定状态.,单稳态触发器有 1 个稳定状态.,多谐振荡器有 0 个稳定状态。2欲对160个符号进行二进制编码,至少需要 位二进制数;16路数据分配器,其地址输入端有 个;2n选1的MUX,其地址端有_个,其数据输入端有_个3欲构成可将1kHZ的脉冲转化为50HZ的脉冲的分频器,该电路至少需要用 5 个触发器;该电路共有 20 个有效状态。某计数器的状态转换图如图所示,该计数器为 进制 法计数,它有 个有效状态,该电路 (有或无) 自启动能力?4. 8位移位寄存器,串行输入时经 个CP脉冲后,将得到8位数据的并行输出;欲将其串行输出,需经 个CP脉冲后,数码才能全部输出。5分别写出下图(a)、

6、(b)、(c)、(d)所示电路中的输出函数表达式:Y1= Y2= /(AB) ;Y3= /(AB) ; Y4= /(AB)*/(BC) ; 7如图所示电路的逻辑表达式, F=1时的全部输入变量取值组合有 12 个 二、选择题:请将正确答案的序号填在横线上。 1下列一组数中, 是等值的。 (A7)16 ()2 (166)10 A 和 B. 和 C. 和 2.在逻辑函数中的卡诺图化简中,若被合并的最小项个数越多(画的圈越大),则说明化简后 。 A乘积项个数越少 B. 实现该功能的门电路少 C该乘积项含因子少 3指出下列各式中哪个是四变量、的最小项( )A、;B、;C、;D、 4 的最小项之和的形式

7、是 。 A. B. C. 5. 在下列各种电路中,属于组合电路的有 。 A编码器 B. 触发器 C. 寄存器 674LS138是3线-8线译码器,译码输出为低电平有效,若输入A2A1A0=100时,输出 =。 ., B. C. 78线3线优先编码器74LS148的优先权顺序是I7,I6,I1,I0 ,输出 Y2 Y1 Y0 ,输入低电平有效,输出为三位二进制反码输出。当 I7I6,I1I0 为时,输出 Y2 Y1 Y0为 。 A011 B.100 C. 110 8在以下各种电路中,属于时序电路的有 。 A反相器 B. 编码器 C. 寄存器 D.数据选择器 9RS触发器当R=S=0时,Qn+1=

8、 。 A0 B.1 C.Qn D. Q 10施密特触发器常用于对脉冲波形的 。 A延时和定时 B. 计数与寄存 C整形与变换 11. CPLD是基于,FGPA是基于。(A)A 乘积项,查找表 B查找表,乘积项C乘积项,乘积项D查找表,查找表12.以下单元电路中,具有“记忆”功能的单元电路是 A、加法器; B、触发器;C、TTL门电路; D、译码器;13.对于CMOS与门集成电路,多余的输入端应该 A 接高电平 B接低电平C 悬空 D 接时钟信号如果TTL电路的输入端开路,相当于接入 A 逻辑1 B逻辑0C 无法预测 D 有可能是逻辑1,也有可能是逻辑0。14.摩根定律(反演律)的正确表达式是:

9、 A、 B、C、 D、15.JK触发器实现T触发器的功能时,J,K应该怎样连接AJ=K=T BJ=K=D.CJ=0,K=1 DJ=D,K=16.同步时序电路和异步时序电路比较,其差异在于后者 。A.没有触发器 B.没有统一的时钟脉冲控制C.没有稳定状态 D.输出只与内部状态有关17. 要使JK触发器的输出Q从1变成0,它的输入信号JK应为( )。A. 00 B. 01 C. 10 D. 无法确定18对于T触发器,若原态Qn=1,欲使新态Qn+1=1,应使输入T= 。A.0 B.1 C.Q D.19. 下列触发器中,没有约束条件的是 。A.基本RS触发器 B.主从RS触发器 C.同步RS触发器

10、D.边沿D触发器20. 逻辑函数的表示方法中具有唯一性的是 。A .真值表 B.表达式 C.逻辑图 D.卡诺图21.83线优先编码器(74LS148)中,8条输入线同时有效时,优先级最高为I7线,则输出是( ) A. 000 B. 010 C. 101 D. 11122. 七段显示译码器是指( )的电路。A. 将二进制代码转换成09个数字 B. 将BCD码转换成七段显示字形信号C. 将09个数转换成BCD码 D. 将七段显示字形信号转换成BCD码23. 逻辑数F=A+A+B,当变量的取值为( )时,将出现冒险现象。A. B=C=1 B. B=C=0 C. A=1,C=0 D. A=0,B=02

11、4.用n个触发器构成计数器,可得到最大计数模值是( ) A. n B. 2n-1 C . 2n D. 2n-1 1 。A AB B BC A D 25在一个四变量(A,B,C,D)的逻辑函数中,下面各项为最小项的是 。A AC B ABCC D 26用JK触发器实现D触发器的功能,应该怎样连接 A J=K=D B J=K=C J=D,K= D J=,K=D27对8个信号进行编码时,至少需要使用的二进制代码的位数为 位A 2 B 3C 4 D 528下列电路中,不属于组合电路的是: A、数字比较器; B、寄存器;C、译码器; D、全加器;THGNDQ6213UOUIVCC8455529如图,用5

12、55集成定时器构成的电路为 A 多谐振荡器B施密特触发器C 单稳触发器D 译码器30如果TTL电路的输入端开路,相当于接入 A 逻辑1 B逻辑0C 无法预测 D 有可能是逻辑1,也有可能是逻辑0。31用4个一位的全加器连接成4位全加器,则处在最低位的全加器的进位输入应该怎样连接? A 接逻辑1 B接逻辑0C 与数据输入连接 D与最高位的进位输出连接 32两个开关串联控制一个灯,两个开关全部闭合,灯才会亮,其逻辑关系是 A 与 B 或C 非 D 与非33下列逻辑代数运算错误的是: A、A+A=A; B、A C、AA = 1 D、A+;34.以下单元电路中,具有“记忆”功能的单元电路是:( )A、

13、加法器; B、触发器;C、TTL门电路; D、译码器;35.JK触发器实现T触发器的功能时,J,K应该怎样连接AJ=K=T BJ=K=D.CJ=0,K=1 DJ=D,K=三、逻辑函数化简与变换:1. 试求逻辑函数F的反函数的最简与或式, 并用与或非门实现电路解: 2证明下列各逻辑函数式:左式= = = =右式 原式成立四、组合逻辑电路:1.实现以下组合逻辑设计:要求有完整步骤,逻辑抽象,真值表,函数式,逻辑图1)设计交通灯等监控装置2)设计一个三人表决电路3)设计一个一位全加器 4)设计一个一位全减器5)对1),2)采用与非门实现。2.用3线-8线译码器74LS138芯片设计上述电路,可附加门

14、电路,要求写出真值表、逻辑表达式,画出逻辑电路图。对全加器解:真值表(略).逻辑表达式如下: 逻辑电路如图: 3. 数据选择器应用,数据选择器CT74LS151如图六所示。1)求图电路的输出逻辑表达式; 2)试用一片数据选择器CT74LS151实现组合逻辑函数 Y = f(A,B,C)= m(0,1,2,3,4,5)4.TTL电路如图,请写出各输出表达式Y1= 、Y2= Y3= 、Y4= 五 时序逻辑电路1.在数字系统设计时,常用如下左图所示电路来检测输入信号的上升沿,已知输入信号Din如下右图所示,设触发器初态为0,请画出检测输出信号DECT波形。2.D触发器如图,设初态为0,画出Q输出波形

15、 3.时序逻辑电路分析:分析图示电路的逻辑功能,写出电路的驱动方程、状态方程,画出电路的状态转换图和输出波形,初始态Q2Q1=00。(16分) 4.电路如题图所示,其中RA=RB=10k,C=0.1f,试问: 1)在Uk为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=?2)分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,列出状态转换表,画出完整的状态转换图;3)设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=6/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态?解:1)多谐振荡器 f0=476Hz; 2)写出驱动方程、状态方程,列出状态转换000-100-110-111-011-001-回到100; 3)Q3Q2Q1=100;5. 同步十制集成计

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论