实验五 译码器和编码器(5)资料_第1页
实验五 译码器和编码器(5)资料_第2页
实验五 译码器和编码器(5)资料_第3页
实验五 译码器和编码器(5)资料_第4页
实验五 译码器和编码器(5)资料_第5页
已阅读5页,还剩15页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、实验(shyn)五 译码器和编码器一、实验(shyn)目的1掌握译码器和编码器工作原理和特点。2熟悉常用译码器和编码器逻辑功能和它们的典型应用。共二十页实验(shyn)五 译码器和编码器二、实验(shyn)原理和电路 按照逻辑功能的不同特点,常把数字电路分成两大类:一类叫做组合逻辑电路,另一类称为时序逻辑电路。组合逻辑电路在任何时刻其输出信号的稳态值,仅决定于该时刻各个输入信号取值组合的电路。在这种电路中,输入信号作用以前电路所处的状态对输出信号无影响。通常,组合逻辑电路由门电路组成。 组合逻辑电路的设计方法是从给定逻辑要求出发,求出逻辑图。一般分四步进行: a分析要求:将问题分析清楚,理清哪

2、些是输入变量,哪些是输出函数。 b列真值表。 c进行化简:变量比较少时,用图形法;变量多时,可用公式化简。 d画逻辑图:按函数要求画逻辑图。 进行前四步工作,设计已基本完成,但还需选择元件集成电路,进行实验论证。 共二十页实验(shyn)五 译码器和编码器二、实验原理(yunl)和电路 1译码器译码器是组合电路的一部分。所谓译码,就是把代码的特定含义“翻译”出来的过程,而实现译码操作的电路称为译码器。译码器分成三类: (1)二进制译码器:如中规模24线译码器74LS139,38线译码器74LS138等。 (2)二一十进制译码器:实现各种代码之间的转换,如BCD码十进制译码器74LS145。(3

3、)显示译码器:用来驱动各种数字显示器,如共阴数码管译码驱动74LS48(74LS248),共阳数码管译码驱动74LS47(74LS247)等。共二十页实验(shyn)五 译码器和编码器二、实验(shyn)原理和电路2编码器编码器是组合电路的一部分。编码器就是实现编码操作的电路,编码实际上是和译码相反的过程。按照被编码信号的不同特点和要求,编码器也分成三类:(1)二进制编码器:如用门电路构成的42线,83线编码器等。(2)二十进制编码器:将十进制的0-9编成BCD码,如:10线十进制4线BCD码编码器74LS147等。(3)优先编码器:如83线优先编码器74LS148等。共二十页实验(shyn)

4、五 译码器和编码器三、实验(shyn)内容及步骤 1译码器实验(1)将二进制24线译码器74LS139及74LS138二进制38线译码器分别插入实验系统IC空插座中。按图4.34接线,输入、A、B信号,观察LED输出、的状态,并将结果填入表4.12中。图4.34 74LS139(2-4线)译码器实验电路 共二十页实验(shyn)五 译码器和编码器三、实验内容(nirng)及步骤 74LS139译码器(n位输入,m输出,m=2的n次方)输入输出()G非BAY0Y1Y2Y3100000011010110111110111110111110共二十页实验(shyn)五 译码器和编码器三、实验内容(ni

5、rng)及步骤 图4.35 74LS138(3-8线)译码器实验电路 按图4.35接线,输入G1、 、 、A、B、C信号,观察LED输出 ,使能信号G1、 、 满足表4.13条件时,译码器选通。完成表4.13。共二十页实验(shyn)五 译码器和编码器表4.13 74LS138(38线)译码器功能表输 入输 出()使 能选 择Y0Y1Y2Y3Y4Y5Y6Y7G1G2非CBA0111111111000000000000111100110011010101011101111111111011111111110111111111101111111111011111111110111111111101

6、1111111110共二十页实验(shyn)五 译码器和编码器三、实验内容(nirng)及步骤 (2)译码器扩展。用74LS139双24线译码器可接成38线译码器。用74LS138两片38线译码器可组成416线译码器,按图4.36(a)、(b)接线,即可完成24线、38线译码器的扩展。同样的方法,可完成更多的N2N译码器的扩展功能。(a)2-4 线译码器扩展 (b)3-8线译码器扩展图4.36 译码器扩展电路共二十页实验(shyn)五 译码器和编码器三、实验(shyn)内容及步骤 (3)将译码驱动器74LS48(74LS248)和共阴极数码管LC5011-11(547R)插入实验箱空IC插座中

7、,按图4.37接线。图4.38为共阴数码管管脚排列图。接通电源后,观察数码管显示结果是否和逻辑开关指示数据一致。完成表4.14。图4.37 译码显示实验图 图4.38 共阴极数码管LC5011-11管脚 共二十页实验(shyn)五 译码器和编码器三、实验(shyn)内容及步骤 DCBALED0 0 0 01 1 1 1表4.14 74LS248/48功能表共二十页实验(shyn)五 译码器和编码器三、实验(shyn)内容及步骤 2编码器实验(1)将104线(十进制BCD码)编码器74LS147插入实验系统IC空插座中,按照图4.39接线,其中输入接9位逻辑“0”“1”开关,输出、接4位LED发

8、光二极管。接通电源,按表4.15输入各逻辑电平,观察输出结果并填入表4.15中。图4.39 10-4编码器实验接线图 共二十页实验(shyn)五 译码器和编码器输 入()输 出()I1I2I3I4I5I6I7I8I9QDQCQBQA1010110111011110111110111111011111110111111110111111111010111111111010000111110100110011011010101074LS147编码器(m位输入(shr),n位输出,m2的n次方)共二十页实验(shyn)五 译码器和编码器三、实验(shyn)内容及步骤 (2)将83线优先编码器74LS

9、148按上述同样方法进行实验论证。其接线图如图4.40所示,观察输出结果并填入表4.16中。图4.40 8-3编码器实验接线图 共二十页实验(shyn)五 译码器和编码器三、实验内容(nirng)及步骤 表4.16 8/3线编码器74LS148功能表 输 入()输 出()ST非I0I1I2I3I4I5I6I7QCQBQAYsYEX10000000001010110111011110111110111111011111110111111111000001111110001100111100101010110111111111100000000共二十页实验(shyn)五 译码器和编码器三、实验(s

10、hyn)内容及步骤 (3)编码器扩展用两片74LS148组成16位输入、4位二进制码输出的优先编码器,按图4.41接线即可得到164线优先编码器。图4.41 编码器扩展电路 共二十页实验(shyn)五 译码器和编码器四、预习(yx)要求1复习译码器、编码器的工作原理和设计方法。画好实验用逻辑状态表。2熟悉实验中所用译码器、编码器集成电路的管脚排列和逻辑功能。共二十页实验(shyn)五 译码器和编码器五、实验报告1整理实验(shyn)线路图和实验(shyn)数据、表格。2总结用集成电路进行各种扩展电路的方法。3比较用门电路组成组合电路和应用专用集成电路各有什么优缺点。共二十页实验(shyn)五 译码器和编码器六、实验(shyn)设备 1数字逻辑实验箱 一台2集成电路:74LS138、74LS248/48、74LS139、 74LS147、74LS148各一片3共阴极数码管:LC5011-11一片共二十页内容摘要实验五 译码器和编码器。实验五 译码器和编码器。1掌握译码器和编码器工作原理和特点。2熟悉常用译码器和编码器逻辑功能和它们的典型应用。按照逻辑功能的不同特点,常把数字电路分成两大类:一类(y li)叫做组合逻辑电路,另一类(y li)称为时序逻辑电路。组合逻辑电路在任何时刻其输出信号的稳

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论