数字钟实训课件_第1页
数字钟实训课件_第2页
数字钟实训课件_第3页
数字钟实训课件_第4页
数字钟实训课件_第5页
已阅读5页,还剩35页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

一、实训目的

在学完《数字电路》课程后,为了巩固所学的基础知识和基础知识的应用,提高独立思考问题能力;分析问题和解决今后工作中的实际问题的能力。为了把同学们培养成为既有理论知识又有实际动手能力的良好素质人才,特针对《数字电路》课程,开设数字钟的实训课,其目的是通过设计、制作,掌握简单数字系统的设计和制作方法,让同学们学会查阅有关资料,学会的知识融会贯通。二、设计任务及技术指标

※设计一台能直接显示“时”、“分”、“秒”(24小时/天)石英数字钟。

※走时精度要高于普通机械时钟并有校时功能。

※整点报时,要求声响四低一高,最后一响为整点。

※电源电压:6V三、设计步骤确立数字钟的制作思路。※※查阅有关资料绘制设计初稿。※根据初稿再查阅有关资料,反复修改设计稿以取得正确的理论知识的支撑,并绘出各部分的电路图

.※按所设计的电路去选择、测试好元器件、并装配成为产品。调试好产品的技术指标。※四、设计构思

要想构成数字钟,首先应有一个能自动产生稳定的标准时间脉冲信号的信号源。还需要有一个使高频脉冲信号变成适合于计时的低频脉冲信号的分频器电路,即频率为1HZ的“秒脉冲”信号。经过分频器输出的秒脉冲信号到计数器中进行计数。由于计时的规律是:60秒=1分,60分=1小时,24小时=1天,这就需要分别设计60进制,24进制,(或12进制的计时器,并发出驱动AM;PM的标志信号)。各计数器输出的信号经译码器/驱动器送到数字显示器对应的笔划段,使得“时”、“分”、“秒”得以数字显示。注意的是:任何数字计时器都有误,因此应考虑校准时间电路,校时电路一般采用自动快调和手动调整,“自动快调”是利用分频器输出的不同频率脉冲使得显示时间自动迅速的得到调整。“手动调整”是利用手动的节拍调整显示时间。五、数字钟结构框图六、数字钟设计方法设计脉冲源设计分频器设计计数器设计译码器/驱动器设计校时电路设计整形电路※※※※※※※设计报时电路

七、数字钟工作原理

※石英晶体振荡器1.原理图

振荡器主要用来产生时间标准信号。因为数字钟的精度,主要取决于时间标准信号的频率及其稳定度。所以要产生稳定的时标信号,一般是采用石英晶体振荡器。从数字钟的精度考虑,晶振频率愈高,钟表的计时准确度就愈高。但这会使振荡器的耗电量增大,分频器的级数也要增多。所以在确定频率时应当考虑这两方面的因素。我们选用了成型数字钟中使用的石英晶体频率f0=32768KHZ。因其易购买、体积小、成本低。采用RC振荡器,该振荡器是由石英晶体、电阻、电容组成。2.作用

3.组成部件

1)石英晶体

石英晶体J相当于一个高Q(品质因数)选频网络。电路在满足正反馈条件的自激振荡过程中,石英晶体只允许与其谐振频率f0相等的信号顺利通过,而f≠f0的其他信号则被大大衰减,因而该电路的振荡频率主要取决于石英晶体的谐振频率f0,而与R、C的取值关系不大;

石英晶体的阻抗频率特性图

R主要用来使反相器工作在线性放大区,R的阻值对于TTL门通常在0.7kΩ到2kΩ之间,而对于CMOS门则常在10MΩ到100MΩ之间。

2)电阻R

3)电容C

C1和C2的作用则是抑制高次谐波,以保证稳定的频率输出。

石英晶体振荡器的频率取决于石英晶体的固有频率,与外电路的电阻电容的参数无关。注意4.接线图

5.CD4060管脚图

CD4060是14位二进制串行计数器,其引脚图如下:①由14级二进制计数器和非门组成的振荡器组成,外接振荡电路可以做时钟源。②:时钟输入端,下降沿计数;:反向时钟输出端。:时钟输出端;CP0

③RD清零端为异步清零。④可以加上RC回路构成时钟源。如下图:⑤作为2Hz、4Hz、8Hz等时钟脉冲源时,典型接线方法如下图,从计数器输出端可以得到多种32.678kHz的分频脉冲。

※整形电路由于晶体振荡器输出的脉冲是正弦波或是不规则的矩形波,因此必须经整形电路整形。脉冲整形电路有以下几种:削波器、门电路、单稳态电路、双稳态电路、施密特触发器等。传输后不规则的矩形脉冲经过整形后的矩形脉冲UiQQ2CKSG1G2G3

※分频器

1.作用

能将高频脉冲变换为低频脉冲,它可由触发器以及计数器来完成。由于一个触发器就是一个二分频,N个触发器就是2n个分频器。如果用计数器作分频器,就要按进制数进行分频。例如十进制计数器就是十分频器,M进制计数器就为M分频器。若我们从市场上购买到石英晶体振荡器其频率为32768HZ,要想用该振荡器得到一个频率为1HZ的秒脉冲信号,就需要用分频器进行分频,分频器的个数为215=32768HZ,N=15即有15个分频器。这样就将一个频率为23768HZ的振荡信号降低为1HZ的计时信号,这样就满足了计时规律的需求:60秒=1分钟,60分=1小时,24小时=1天。

2.用JK触发器或计数器作为分频器的方框图3.接线图

※计数器

1.设计原理

有了“秒”信号,则可根据60秒为1分,60分为1小时,24小时为1天的进制,分别选定“秒”、“分”、“时”的计数器。在“秒”计数器中,因为是60进制,即有60个“秒”信号,才能输出一个“分”进位信号。若用十进制数表示需要两位十进制的数(个位和十位),这样,“秒”个位应是十进制,“秒”十位应是六进制,符合人们计数的习惯。将来便于应用8421码译码显示电路,“秒”计数器中通常用两个十进制计数器的集成片组成,然后再采用反馈归零的方法使“秒”十位变成六进制,以使个位、十位合起来实现60进制。“秒”计数电路“分”计数器和“秒”计数器组成完全相同,只是“时”计数器,也用两块十进制集成片,再采取反馈归零的方法实现二十四进制就行了。2.电路图

“时”计数电路

CD4518是一个双BCD同步加计数器.3.CD4518管脚图和功能表

CLCCKACLCCKB、:时钟输入端。

RESETA、RESETB:清除端。

1EN、2EN:计数允许控制端。

1Q0~1Q3:计数器输出端。

2Q0~2Q3:计数器输出端。

Vdd:正电源。

Vss:地。

译码显示电路

在数字系统中常常需要将测量或处理的结果直接显示成十进制数字。为此,首先将以BCD码表示的结果送到译码器电路进行译码,用它的输出去驱动显示器件。1.作用

2.电路

晶振分频器

BCD计数器

BCD计数器模6计数器译码/显示模6计数器

BCD计数器译码/显示译码/显示译码/显示译码/显示译码/显示

BCD计数器1HZ0~90~90~90~50~50~1时针分针秒针32768HZ3.接线图

译码器:CD4511是BCD锁存/7段译码器/驱动器,常用的显示译码器件

。显示器件:aecbdfg可显示0—9限流电阻LED+-+3V发光二极管的优点亮度强、清晰、电压低(1.5V,3V)缺点是工作电流大。七段发光二极管显示屏

校时电路

1.原理

当数字钟的指示同实际时间不相符时,必须予以校准,校时电路的基本原理就是将“秒”信号直接引进“时”计数器,同时将“分”的计数器置0,让“时”计数器快速计数,在“时”的指示调到需要的数字后,再切断“秒”信号,校“分”电路也是按此方法让“秒”信号输入“分”计数器,同时让“秒”计数器置0。快速改变“分”的批示,并到等于需要的数字为止。校“秒”电路略有不同,选用的周期为0.5秒的脉冲信号,使“秒”计数比正常计“秒”快一倍,以便对准“秒”的数字。

2.电路图

报时电路

1.功能

数字钟显示整点时,能及时报时。要求每当“分”和“秒”计数器计数到59分50秒时,驱动音响电路,在10秒钟内自动发出五次鸣叫声,要求每隔一秒鸣叫一次,每次叫声持续一秒,而且前四声低,最后一响高,正好报告整点。2.原理

每当“分”和“秒”计数器计到59分50秒时,分十位、分个位、秒十位信号均不变,只有秒个位变,所以此6个信号进入到CD4068集成块相与作为控制信号,某控制音响电路的开启(CD4048、CD4017)音响电路中四低一高音是由秒个位控制的,当秒个位是1、3、5、7时,即Q1=1时,Q4=0时输入1KHZ信号(此信号由分频器CD4060来)将CD4048块中的一个或门打开输出信号进入CD40107来推动蜂鸣器发出声音,当Q1=1、Q4=1并输

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论