版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
数字电子技术基础习题第一章 数字逻辑基础第二章 逻辑门电路第五章时序逻辑电路第六章脉冲信号的产生与转换第三章 组合逻辑电路第四章 触发器电路第七章 数/
模(D/
A)和模/
数(A/
D)转换第八章~第十四章《应用篇》数字电子技术基础习题第一章 数字逻辑基础第二章 逻辑门电路第五章时序逻辑电路第六章脉冲信号的产生与转换第三章 组合逻辑电路第四章 触发器电路第七章 数/
模(D/
A)和模/
数(A/
D)转换第八章~第十四章《应用篇》数字电子技术基础习题第一章 数字逻辑基础第二章 逻辑门电路第五章时序逻辑电路第六章脉冲信号的产生与转换第三章 组合逻辑电路第四章 触发器电路第七章 数/
模(D/
A)和模/
数(A/
D)转换第八章~第十四章《应用篇》因为逻辑表达式A+B+AB=A+B成立,所以
AB=0成立。(×)已知AB+C=AB+D,则可得C=D。(×)若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。(
×)9.因为逻辑表达式AB
AB
AB
AB
AB
成立AB
AB
A成B立。(所以
)
×10. 异或函数与同或函数在逻辑上互为反函数。(
√)三、单项选择题A.
10101
B.
00100101
C.
100101D.
10101B.任一输入是0D.全部输入是1A.
Y
B.
X
C.
D.2.
在
D
输入情况下,“与非”运算的结果是逻辑0。=
A
。
A.全部输入是0C.仅一输入是03.
逻辑函数F
X
(X
Y)1.
十进制数25用8421BCD码表示为
B
。A.
n
B.
2nC.
n2
D.
2n4.
当逻辑函数有n个变量时,共有
D
个变量取值组合。以下表达式中符合逻辑运算法则的是
D
。A.
C▲C=C2
B.
1+1=10
C.
0<1
D.
A+1=1A+BC=
C
。A.
A+B
B.
A+C
C.
(A+B)(A+C)
D.
B+CX
YX
Y7. 在函数F=AB+CD的真值表中,F=1的状态有
D个。A.
2
B.
4
C.
6
D.
78. 已知某二变量输入逻辑门的输入
A、B及输出Y的波形如下,它为
C
逻辑门的功能。A.与非门B.或非门C.与门D.异或门ABY四、多项选择题A.手电筒开关C.汽车的车门开关B.普通水龙头中的流水量D.房间内的温度A.容易设计C.保密性好B.通用性强D.抗干扰能力强3.=
AC
。1.
下列现象中,是数字量的是
AC
。2.
与模拟电路相比,数字电路主要的优点有ABCD。A.
B.A.
真值表
B.
表达式
C.
逻辑图D.卡诺图A.全部输入是0C.任一输入为0,其他输入为1B.全部输入是1D.任一输入为1F
AB
BD
CDE
ADAB
D
(
AB
)DC.
(AD)(B
D)D.
(AD)(B
D)4.
逻辑函数的表示方法中具有唯一性的是
AD
。5.
在
BCD
输入情况下,“或非”运算的结果是逻辑0。五、计算分析1.
将下列十进制数转换为二进制数:24
63
129
365
24
10
63
10
11000
2
111111
2
129
10
365
10
10000001
2
101101101
22.
将下列二进制数转换成十进制数:1011
11010
1110101
10100011
1011
2
11
10
11010
2
26
10
110101
2
53
10
10100011
2
163
103.
将下列二进制数转换成十六进制数:1)2)2
16
10101111
16
10101111
2
AF
10101001101
2
16
16
10101001101
2
54D将下列十六进制数转换成二进制数:5
E
2
D4
F0
5E
16
1011110
2
2D4
16
1011010100
2
F
0
16
11110000
2将下列十进制数转换成十六进制数:37
312
125
37
10
25
16
312
10
138
16
125
10
7D
16
6.将下列十六进制数转换成十进制数:A0
F43
6
A
10
A0
16
160
10
F
43
1
6
3907
10
6
A
16
106
10
10
16
16
107
.当变量A,B,C取哪些组合时,下列逻辑函数L的值为1
:
1
)L
AB
BC2
)
L
AB
BC
AB
解:当A、B、C分别为0
10、100、101、110时,逻辑函数L的值为1。2
)
L
AB
BC
A
B
解:当A、B、C分别为0
10、100、101时,逻辑函数L的值为1。8.写出图中各逻辑图输出L的逻辑表达式(提示:根据逻辑图逐级写出输出端的逻辑函数式)。解:a图的逻辑表达式为b图的逻辑表达式为L
AB
BCL
AB
BC
AC9.试画出下列逻辑函数表达式的逻辑图:1
)L
AB
CD2
)
L
AB
C
D
AC
10.用真值表验证下列等式:1
)
AB
AB
AB
AB解:函数和的真值表如下:两函数具有相同的真值表,所以等式成立。2
)解:函数和的真值表如下:AB
BC
AC
AB
BC两函数具有相同的真值表,所以等式成立。11.利用代数法证明下列等式:1
)证明:AB
AB
BC
AB
AB
AC2)AB
AB
AB证明:AB
AB
AB
AB
AB
A
B
A
B
AA
AB
AB
B
B
AB
AB12.试根据逻辑函数Y1
,Y2
的真值表,分别写出它们的与或表达式:解:Y1
ABC
ABC
ABCY2
ABC
ABC
ABC
ABC
ABC用代数法将下列各逻辑式化简成最简与或式:Y
AB
(BC
A)解:Y
AB(BC
A)ABBC
AAB
ABC
AB
ABY
A
B
AB
解:Y
A
B
AB
AAB
BAB
AB3
)解:Y
AABC
ABC
CB
CBY
AABC
ABC
CB
CBA
ABC
ABC
CB
CBA1
CB
CB
114.将下列函数展开为最小项表达式:1
)Y
A,
B,
C
AB
BC
CA2)Y
J
,
K,
Q
J
Q
KQYJ
,
K,
QJ
Q
KQ
J
KQ
J
KQ
J
KQ
J
KQ15.将下列函数化简并转换为较简的与或式,与非—与非式,或与式,与或非式和或非—或非式:1
)Y(
A,
B,
C)
A(BC
BC)
A
B
C
ABC
ABC2)
Y
AC
ABC
BC第二章逻辑门电路习题和答案BS
CC
CES
C一、填空题晶体管截止的条件是(
UBE
≤0
V
)。晶体管饱和导通的条件是(
IB≥IBS
)。晶体管饱和导通的I
BS是(IBS=(VCC-UCES
)/βRC
)。门电路输出为
高
电平时的负载为拉电流负载,输出为
低
电平时的负载为灌电流负载。晶体三极管作为电子开关时,其工作状态必须为
饱和
状态或截止
状态。低电平态
高电平态
高阻态74LSTTL电路的电源电压值和输出电压的高、低电平值依次为(
5
V、2.7
V、0.5
V
)。74TTL电路的电源电压值和输出电压的高、低电平值依次为(
5
V、2.4
V、0.4
V
)。
三态门具有3种输出状态,它们分别是低电平态
、高电平态
、高阻态
。集电极开路输出门的英文缩写为
OC
门,工作时必须外加
电源
和
上拉电阻
。
CMOS门电路的闲置输入端不能(悬空),对于与门应当接到(高)电平,对于或门应当接到(低)电平。二、判断题普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。(√)集成与非门的扇出系数反映了该与非门带同类负载的能力。(√)将二个或二个以上的普通TTL与非门的输出端直接相连,可实现线与。(×)三态门的三种状态分别为:高电平、低电平、不高不低的电压。(×)当TTL与非门的输入端悬空时相当于输入为逻辑1。(
√)
TTL集电极开路门输出为1时由外接电源和电阻提供输出电流。(
√)CMOS
OD门(漏极开路门)的输出端可以直接相连,实现线与。(√)三、单项选择题1
、已知发光二极管的正向压降UD
=1.7
V,参考工作电流ID
=10
mA,某TTL门输出的高低电平分别为UOH
=3.6
V,UOL
=0.3
V,允许的灌电流和拉电流分别为IOL
=15
mA,IOH
=4
mA。则电阻R应选择(
D)A.1
00
繩
B.
510
繩
C.2
.2
k繩
D.3
00
繩2.
数字电路中规定了高电平的下限值,并称为标准高电UOL
UOH
USH3.
数字电路中规定了低电平的上限值,并称为标准低电平,用(A.
USL
B.
C.
D.UOL
UOH
USHA
)来表示。平,用(
D
)
来表示。A.
USL
B.
C.
D.4.A.TSL门C.漏极开路门B.OC门D.CMOS与非门A.三态门C.异或门B.OC门D.与非门以下电路中常用于总线应用的有(A
)。5.
在TTL逻辑门中,为实现“线与”,应选用(
B
)TTL与非门带同类门的个数为N,其低电平输入电流为1.5mA,高电平输入电流为10uA,最大灌电流为
15mA,最大拉电流为400uA,选择正确答案N最大为(
B
)A.
N=5
B.
N=10
C.
N=20
D.
N=4074HC系列集成电路与TTL74系列相兼容是因为
C
。引脚兼容
B.
逻辑功能相同C.以上两种因素共同存在74HC电路的最高电源电压值和这时它的输出电压的高、低电平值依次为
C
。5V、3.
6V、0.
3V
B.
6V、3.
6V、0.
3VC.6V、5.8V、0.1V9.标准CMOS电路CD4000系列的电源电压值是()A.
2V~8VB.3V~18VC.
2V~5.
5VD.4.
75V~5.
25VBA.降低饱和深度C.采用有源泄放回路B.增加饱和深度D.采用抗饱和三极管四、多项选择题1
.三极管作为开关使用时,要提高开关速度,可
ACD
。2
.
以下电路中可以实现“线与”功能的有CD
。A.与非门C.集电极开路门B.三态输出门
D.漏极开路门A.接电源C.接地B.通过电阻3kΩ接电源D.与有用输入端并联3. 对于TTL与非门闲置输入端的处理,可以
ABD
。4. 三态门输出高阻状态时,
ABD
是正确的说法。A.用电压表测量指针不动C.电压不高不低B.相当于悬空D.测量电阻指针不动A.微功耗C.高抗干扰能力B.高速度D.电源范围宽5.
CMOS数字集成电路与TTL数字集成电路相比突出的优点是
ACD
。A.UOHmin≥UIHminC.
IOHmax≥IIHB.
UOLmax≤UIL
maxD.
IOLmax≥IIL6. 一种类型的集成电路(作为前级驱动门)要能直接驱动另一种类型的集成电路(作为后级负载门),必须保证
A方BC面D的适配。五、计算分析1.判断图所示各电路中三极管工作在什么状态(设β=5
0
)。解:a图三极管处于放大状态,
b图三极管处于饱和状态,
c图三极管处于截止状态,
d图三极管处于截止状态。
6
12
5150
1图a:IB
I
BS
12
12
4750
1.5图b:I
B
I
BS
2.电路如图a、b所示,已知A、B、C波形如图c所示,试画出相应的输出Y1
、Y2
波形。CABCY
1Y
23.如图所示电路,试写出逻辑表达式。解:
Y
AB6.画出图所示三态门的输出波形。7.图所示的TTL门电路中,输入端1、2、3为多余输入端,试问哪些接法是正确的?答:图a、b、d、e、g是正确的。8.在CMOS门电路中,有时采用如图所示的方法来扩展输入端。试分别写出a图和b图中Y1
、Y2
的逻辑表达式。这种方法能否用于
TTL电路?为什么?这种方法不适用于TTL电路,主要由于这种方法不能满足TTL电路的高、低电平要求。例如,在a图中,如果是TTL电路,当输入A为低电平0.5
V时,TTL与非门的输入端电平将达到1.2
V左右,不满足TTL电路对输入低电平的要求。在b图中,如果是TTL电路,当输入C为高电平2.7
V时,TTL或非门的输入端电平只有2
V左右,噪声容限约为零,抗干扰能力极差。所以,这种方法不适用于TTL电路。解:Y1AB
C
D
E
。ABCDE
,Y29.用OC门驱动继电器的电路如图所示,OC门选用的是7406(外接电压最大可达30V,IOLma
x=40
mA),驱动J
QX-4型继电器(额定电压12V,线圈电阻R=450繩,吸动电压9
V)。问电源电压应选几伏?OC门7406的驱动负载能力是否满足?的额定工作电压为12伏,OC门7406外接电压最大可达30V,也能满足要求。所以,OC门7406的驱动负载能力能够满足要求。解:电源电压VCC
2应选12伏。R
0.45V
1227mA,OC门7
406
J
QX-4型继电器的额定工作电流为:I
的驱动负载能力IOLma
x=40
mA,能满足要求。J
QX-4型继电器第三章组合逻辑电路一、填空题若要实现逻辑函数F=AB+BC,可以用一个
与或
门;或者用
三
个与非门;或者用
四
个或非门。半加器有
2
个输入端,
2
个输出端;全加器有
3
个输入端,
2
个输出端。半导体数码显示器的内部接法有两种形式:共阴极接法和共阳极接法。对于共阳接法的发光二极管数码显示器,应采用
低
电平驱动的七段显示译码器。(
√)二、判断题优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。 (
×
)
半导体数码显示器的工作电流大,约10mA左右,因此,需要考虑电流驱动问题。(
√)液晶显示器的优点是功耗极小、工作电压低。(
√)液晶显示器可以在完全黑暗的工作环境中使用。(
×)三、单项选择题1.若在编码器中有50个编码对象,则要求输出二进)位。C.
10
D.
50A.
1
B.
2
C.
3D.
83. 将二进数A=1011和B=1100作为74HC85的输入,则( )数据输出端为1制代码位数为(
BA.
5
B.
62. 八路数据分配器,其地址输入端有(
C
)个。( )数据输出端为1。A.
FA>B
B.
FA<B
C.
FA=B
D.
I
A>BB四、计算分析1.试分析图所示逻辑电路的功能。解:1
)逐级写出逻辑表达式。Y
AB
C
D
AB
C
D)列出真值表)功能分析该电路为奇偶校验电路2.逻辑电路如图所示,试分析其逻辑功能。解
1
)写出逻辑表达式解:1
)写出逻辑表达式。2
)列出真值表。如下表所示3
)确定逻辑功能。是A、B的同或逻辑3.试分析图所示逻辑电路的功能。Si
Ai
Bi
Ci
1Ci
(Ai
B
i
)
Ci
1
Ai
Bi(Ai
B
i
)Ci
1
Ai
Bi(Ai
Bi
Ai
Bi
)
Ci
1
Ai
Bi解
1
)逐级写出逻辑表达式
=AB
C A
B
C
AB解:1
)逐级写出逻辑表达式
2
)列出真值表3
)分析逻辑功能。为全加器的逻辑电路图。=Ai
Bi
Ci
1
Ai
Bi
Ci
1
Ai
Bi4.试用与非门和反相器设计一个四位的奇偶校验器,即当四位数中有奇数个1时,输出为0,否则输出为1。解:1
)分析命题。设输入变量为A、B、C、D,输出变量用
Y表示,然后对逻辑变量进行赋值:Y=0表示A、B、C、D四位数中有奇数个1,Y=1表示A、B、C、D四位数中有偶数个1。根据题意列真值表(见后表)根据真值表写出相应的逻辑表达式并进行化简和变换。由于要求用与非门和反相器实现,所以表达式应该用与非—与非表达式。根据真值表可得:Y
ABCD
ABCD
ABCD
ABC
D
ABCD
ABCD
ABCD
ABCDABCD
ABCD
ABCD
ABC
D
ABCD
ABCD
ABCD
ABCD画出函数的逻辑图(图略)。返回设计一个故障指示电路,要求的条件如下:两台电动机同时工作时,绿灯G亮;其中一台发生故障时,黄灯Y亮;两台电动机都有故障时,则红灯R亮。解:(1
)分析命题。设输入变量为A、B,分别表示两台电动机的工作状态,输出变量用G、Y、R表示。然后对逻辑变量进行赋值:A、B为0时表示电动机正常工作,A、B为1时表示电动机发生故障;G=1表示A、B两台电动机同时工作;Y=
1表示A、B两台电动机中有一台发生故障;R=1表示A、B两台电动机都有故障。(2
)根据题意列真值表(3)根据真值表可得G
ABY
AB
AB
ABR
AB(4
)画出函数的逻辑图(图略)作信号
C=1手动操作
Y为列车开动信号
Y=1列车开动6.有一列自动控制的地铁电气列车,在所有的门都已关上和下一段路轨已空出的条件下才能离开站台。但是,如果发生关门故障,则在开着门的情况下,车子可以通过手动操作开动,但仍要求下
一段空出路轨。试用与非门设计一个指示电气列车开动的逻辑电
路。(提示:设A为门开关信号,A=1门关;B为路轨控制信
号,B=1路轨空出;C为手动操作信号,C=1手动操作;Y
为列车开动信号,Y=1列车开动。)解:1
)分析命题。设输入变量为A、B、C,A为门开关信号,
A=1门关;B为路轨控制信号,B=1路轨空出;C为手动操
作信号,C=1手动操作;Y为列车开动信号,Y=1列车开动。根据题意列真值表根据真值表可得:
Y
ABC
ABC
ABC
ABC
ABC
ABCABC
ABC
ABC画出函数的逻辑图(图略)。返回7.电路如图所示,问图中哪个发光二极管发光。答:发光二极管LED3
发光。8.设计一个如图所示五段LED数码管显示电路。输入为A、B,要求能显示英文Error中的三个字母E、r、o(并要求AB=1时全暗),列出真值表,用与非门画出逻辑图。解:1
)分析命题。设输入变量为A、B,输出变量用a、b、c、d、e表示。然后对逻辑变量进行赋值:A、B为00时显示E,A、
B为01时显示r,AB为10时显示o,A、B为11时全暗;输出变
量为1时表示该段显示。2
)根据题意列真值表,3
)根据真值表可得:4
)画出函数的逻辑图(图略)时
表示输血者是A型血型
C
D为00
时
表示被输血者是A9.人有四种血型:A、B、AB和O型,O型为万能输血者,能为其它血型的被输血者输血,AB为万能被输血者,能接受其它
血型为其输血,其它情况输血者必须和被输血者血型相同,否则
会有生命危险。试用与非门设计一个组合逻辑电路,判断输血者
和被输血者血型是否符合规定。(提示:可用两个输入变量的组
合代表输血者血型,另外两个输入变量的组合代表被输血者血型,用输出变量代表是否符合规定。)解:1
)分析命题。设输入变量为A、B、C、D。A、B为00时,表示输血者是A型血型,C、D为00时,表示被输血者是A型血型;A、B为01时,表示输血者是B型血型,C、D为01时,表示被输血者是B型血型;A、B为10时,表示输血者是AB型血型,C、D为10时,表示被输血者是AB型血型;A、B为11时,表示输血者是O型血型,C、D为11时,表示被输血者是O型血型。输出变量用Y表示。Y=1表示符合规定,Y=0表示不符合规定。2
)根据题意列真值表根据真值表写出相应的逻辑表达式并进行化简和变换Y
ABCD
ABCD
ABCD
ABC
D
ABCD
ABCD
ABCDABC
D
ABCDAB
D
CD
BCD
AB画出函数的逻辑图(图略)10.如图所示,74
HC1
53是四选一数据选择器,试写出输出Y的最简与或表达式解:Y(A
A)D(A
A)D1
0
0
1
0
1(A1
A0
)D2
(A1
A0
)D311、用74
HC1
53实现逻辑函数:Z
ABC
AB
ABCY
(A1
A0
)D0
(A1
A0
)D1
(A1
A0
)D2
(A1
A0
)D312.如图所示,74
HC1
38是3线-8线译码器,试写出Z1
、Z2
的最简与或式。解:13.如图所示,74
HC1
48是8线-3线优先编码器,试判断输出信号W、Z、B2
、B1
、B0
的状态(高电平或低电平)。14.用3线-8线译码器74
HC1
38和与非门分别实现下列逻辑函数。提示:先将下列逻辑函数转换成最小项表达式,然后再转换成与非-与非表达式。另外,74
HC1
38的输出分别等于输入。A2
A1
A0变量的与非逻辑,例如,Y3
1
)Z
ABC
A(B
C)2
)
Z
AB
BC解:1
)2
)15.试用EPROM实现一组逻辑函数:Y1
ABC
ABD
ACD
BCDY2Y3Y4ABC
AB
D
ACD
BCDABCD
ABCDABCD解
需要
2
4
4位 即16
×4
位容量的EPROM
经过函数变换ABCD
ABCDABCDABC
AB
D
ACD
BCD
ABCD
ABCD
ABCD
ABCD
ABCDY1
ABC
ABD
ACD
BCD
ABCD
ABCD
ABCD
ABC
D
ABCDY2Y3Y4指出需要多大容量的EPROM,并且列出存储矩阵的存储内容表。解:需要2
4
4位,即1
6×4位容量的EPROM。经过函数变换,2
RS触发器的约束条件RS
0
表示不允许出现第四章触发器电路一、判断题由两个TTL或非门构成的基本RS触发器,当
R=S=0时,触发器的状态为不定。(×)RS触发器的约束条件RS=0表示不允许出现R=S=1的输入。(√)5
D触发器的特性方程为Q
=D 与Q
无3.边沿J
K触发器,在CP为高电平期间,当
J=K=1时,状态会翻转一次。(×)也可能为0态。同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。(√)D触发器的特性方程为Qn+1
=D,与Qn无关,所以它没有记忆功能。(×)RS触发器的不定状态是指RS输入信号同时消失后(同时变为“0”或同时变为“1”),触发器转换到什么状态将不能确定,可能为1态,(
√
)A.
J=
D,
K=
DB.
K=
D,
J=
DD.
J=
K=
D二、单项选择题1.为实现将J
K触发器转换为D触发器,应使
A
。A.
0
B.
1
C.
QC.
J=
K=
D2.对于J
K触发器,若J=K,则可完成
C
触发器的逻辑功能。A.RS
B.D
C.T
D.Tˊ3.欲使D触发器按Qn+1
=Qn
工作,应使输入
D=
D
。nD.
QA.
0
B.
1
C.QnD.Q
n4.对于D触发器,欲使Qn+1
=Qn,应使输入
D=
C
。A.主从J
K触发器C.逻辑门控RS锁存器B.主从D触发器
D.边沿D触发器5.一个触发器可记录一位二进制代码,它有(
C
)个稳态。A.4
B.1
C.2
D.36.在下列触发器中,有约束条件的是(
C
)。三、多项选择题,K=
11
.
欲使J
K触发器按Qn+
1
=
Qn工作,可使J
K触发器的输入端
ACD
。,K=Q
nB.
J=
QnnD.
J
=QA.
J=
1
,
K=
QnnC.
J=Q
,
K=
Qn2
.
对于T触发器,若原态Qn=
1
,欲使次Qn+
1
=
1
,应使输入T=
AD
。nA.
0
B.
1
C.
Qn
D.QA.
J=
K=
1C.
J=
Qn,
K=
1B.
J=
Qn,
K=
QnD.
J=
0
,
K=
1的输入端3
.
欲使J
K触发器按Qn+
1
=
0
工作,可使J
K触发器的输入端
BCD
。D.
J=
Qn,
K=
04
.
欲使J
K触发器按Qn+
1
=
Qn工作,可使J
K触发器的输入端
ABD
。A.
J=
K=
0nC.
J=Q
,K=
QnnB.
J=
Qn,
K=
Q5.对于T触发器,若原态Qn=0,欲使次态Qn+1
=1,应使输入T=
BD
。A.
0
B.
1
C.
QnD.Q
n6
.
欲使J
K触发器按Qn+
1
=
1
工作,可使J
K触发器的输入端
BCD
。A.
J=
K=
1
B.
J=
1
,
K=
0C.
J=
K=Qn
nD.
J=Q
,K=
0四、计算分析1.在图所
示的基本RS锁存器中,触发输入信号如图所示,试画出其Q和Q端的波形。_R_SQ_QRS2.在由或非门构成的RS锁存器电路中,已知R、S端的波形如图所示,试画出Q、Q
的波形。Q_QCPS3.设逻辑门控RS锁存器初始状态为0,R、S端的波形如图所示。试画出其输出端Q、Q
的波形。RQ_Q如图所示,试画出其Q端的波形。设触发器的初态为0。4.在维持阻塞D触发器中,已知CP、D、S
d
、Rd
的波形DQCPS
dRd5.试画出图a所示电路D端及Q端的波形,输入信号的波形如图b所示。设D触发器的初始状态为0。CPAB_DQS
d_R
d6.图所示电路是由D触发器和与门组成的移相电路,在时钟脉冲作用下,其输出端A、B输出2个频率相同,相Q位不同的脉冲信号。试画出Q、Q、A、B端的时序图。CPQQAB7.电路如图a所示,B端输入的波形如图b所示,试画出该电路输出端G的波形。设触发器的初态为0。9.电路如图所示,设触发器初始状态均为零,试画出在
CP作用下Q1
和Q2
的波形。CPQ1Q2Q210.已知下降沿触发型J
K触发器的CP、J、K波形如图所示,试分别画出其Q端的波形。设S
d=Rd
=1,触发器的初始状态为零。Cp
JKQ11.某同学用图a所给器件构成电路,并在示波器上观察到图b所示波形。试问电路是如何连接的?请画出逻辑电路图。=1YCPQQJK12.由两个边沿J
K触发器组成如图a所示的电路,若CP、
A的波形如图b所示,试画出Q1
、Q2
的波形。设触发器的初始状态均为零。CPAQ1Q1Q1Q213.图所示电路为单脉冲发生器,即每按一下按钮S,则在Q1端得到一个标准脉冲。CP为一连续脉冲,其频率为f0
。用时序图说明电路工作原理;求出输出端Q1
脉冲宽度与CP脉冲的关系;Q1Q2(1)CP_J
1
、Rd2(2)tw—fOtw
=
Tcp
=
114.图a所示各触发器的CP波形如图b所示,试画出各触发器输出端Q波形。设各触发器的初态为0。CP"0"Q1Q2
,Q4Q3
,Q5Q615.试画出利用D触发器7
4
HC7
4组成的四分频电路,并画出时序图说明工作过程。CPTQ1Q24Tfo=
1_
f4
T_
_Q1
Q1
Q
2
Q274HC74D1
CP1
CP2
D2CP
(f
T)笫五章时序逻辑电路一、填空题组合逻辑电路任何时刻的输出信号,与该时刻的输入信号有关;与电路原来所处的状态
无关;时序逻辑电路任何时刻的输出信号,与该时刻的输入信号有关;与信号作用前电路原来所处的状态有关。一个4位移位寄存器,经过
4
个时钟脉冲CP后,4位串行输入数码全部存入寄存器;再经过
4个时钟脉冲CP后可串行输出4位数码。的CP端与4
时序逻辑电路按照其触发器是否有统一的时3
、构成一异步
2
n进制加法计数器需要
n
个触发器,一般将每个触发器接成 计数或T′
型触发器。如果触发器是上升沿触发翻转的,则将最低位触发器CP端与计数脉冲输入端相连,高位触发器 邻低位
Q
端
相连。时序逻辑电路按照其触发器是否有统
的时钟脉冲控制分为
同步
时序电路和
异步
时序电路。要组成模15计数器,至少需要采用
4
个触发器。二、判断题异步时序电路的各级触发器类型不同。(×)组合电路不含有记忆功能的器件。
(√)模N计数器可用作N分频器。(
√)把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。(
×)4位同步二进制加法计数器与4位异步二进制加法计数器的状态转换表不同。(
×)8
具有
N
个独立的状态
计满
N
个计数脉冲利用反馈归零法获得N进制计数器时,若为异步置零方式,有短暂的过渡状态,不能稳定而是立刻变为0状态。(√)计数器的模是指对输入的计数脉冲的个数。(×)具有N个独立的状态,计满N个计数脉冲后,状态能进入循环的时序电路,称之模N计数器。(√)三、单项选择题下列电路中,不属于组合逻辑电路的是(
D)。A.
编码器
B.
译码器
C. 数据选择器
D. 计数器同步时序电路和异步时序电路比较,其差异在于后者(B
)。A.没有触发器C.没有稳定状态B.没有统一的时钟脉冲控制D.输出只与内部状态有关3.判断图题所示电路为(
D):A.并行输入数码寄存器
C.右移位寄存器B.左移位寄存器D.串并行输入移位数码寄存器4.在下列逻辑电路中,不是组合逻辑电路的有(
D)。A.译码器
B.编码器
C.全加器
D.寄存器5.判断图题所示电路为(
A):A.并行输入数码寄存器
B.左移位寄存器C.右移位寄存器
D.串并行输入移位数码寄存器7.判断图题所示电路为(
B):6
.
下列电路中,常用于数据串并行转换的电路为(
C)。A.加法器
B.
计数器
C.移位寄存器
D.数值比较器A.
数码寄存器
B.
左移位寄存器
C.
右移位寄存器8. 某移位寄存器的时钟脉冲频率为100KHZ,欲将存放在该寄存器中的数左移8位,完成该操作需要(
B
)时间A.
10μS
B.
80μS
C.
100μS
D.
800ms9. N个触发器可以构成能寄存(
B
)位二进制数码的寄存器。A.
N-
1
B.
N
C.
N+1
D.
2N10. 8位移位寄存器,串行输入时经(D)个脉冲后,8位数码全部移入寄存器中。A.
1
B.
2
C.
4
D.
811. 判断图题所示电路为何种计数器(
A
)。A.异步二进制减法C.异步二进制加法B.同步二进制减法D.同步二进制加法12. 用二进制异步计数器从0做加法,计到十进制数178,则最少需要(
C
)个触发器。AA.异步二进制减法B.同步二进制减法C.异步二进制加法D.同步二进制加法A.
6
B.
7
C.
8
D.
10某数字钟需要一个分频器将32768HZ的脉冲转换为1HZ的脉冲,欲构成此分频器至少需要(
B
)个触发器。A.
10
B.
15
C.
32
D.
32768判断图题所示电路为何种计数器(
A
)。C
异步二进制加法
D
同步二进制加法15. 判断图题所示电路为何种计数器(
A
)。A.异步二进制减法C.异步二进制加法B.同步二进制减法D.同步二进制加法16.A.工作速度高C.电路简单B.触发器利用率高D.不受时钟CP控制。一位8421BCD码计数器至少需要(
B
)个触发器。A.
3
B.
4
C.
5
D.
1017.
同步计数器和异步计数器比较,同步计数器的显著优点是(
A
)。18.欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同步二进制计数器,最少应使用(
)B
级触发器。A.2
B.3
C.4
D.819.图题所示74
HC1
61计数器电路的模是(
D
)。(提示:161为4位同步二进制加计数器,低电平异步清零,低电平同步置数)A.7B.8C.9D.1
0GTQ3
Q2
Q1
Q0CO
GP
74HC1
61
LDD2
D1
D0
CRCP>CPD30 1
1
011120.把一个五进制计数器与一个四进制计数器串联可得到(D)进制计数器。A.4
B.5
C.9
D.2
021 判断图题所示电路为(
D)计数器A.异步二进制减法C.异步二进制加法B.同步二进制减法D.同步二进制加法21. 判断图题所示电路为(
D)计数器。22.
图题分别为四个逻辑电路的状态转移图,其中不具备自启动特性的是(B
)。四、计算分析1.已知图所示单向移位寄存器的CP及输入波形如图所示,试画出Q0、Q1、Q2、Q3波形(设各触发初态均为0)。0CPD0Q0Q1Q2Q3CPQ0__Q02.在控制测量技术中得到广泛应用的两相脉冲源电路如图所示,试画出在CP作用下Q0
、Q0
、Q1
、Q1
和输出Z1
、
Z2
的波形,并说明Z1
、Z2
的相位(时间关系)差。Z1(Q1
)__Q1Q1
Q0Q1Q0Z23.在图a所示电路中,设各触发器初始状态均为0,输入端A、CP的波形如图b所示。试画出电路中B、C点的波形。CP
AQ0Q0Q1Q1BC4.利用集成计数器构成图所示两个电路,试分析各电路为几进制计数器?并画出状态转换图。(163为同步二进制加计数器,具有同步置数、同步清零功能。160为同步十进制加计数器,具有异步清零、同步置数功能)a)为13进制计数器b)为50进制计数器状态转换图(略)5.图是利用74
HC1
63构成的N进制计数器,请分析其为几进制计数器?(
163为同步二进制加计数器,具有同步置数、同步清零功能)60进制计数器复位功能6.由74
HC2
90构成的计数器电路如图所示,试分析它们各为几进制计数器?290为异步二—五—十进制计数器,具有异步置位、复位功能a)3进制计数器c)8进制计数器b)4进制计数器d)9进制计数器7.图是利用74
HC1
92构成的2位十进制计数器,试分析电路为几进制计数器?(192为同步十进制可逆计数器,具有异步清零、异步置数功能)61进制计数器8.某铅笔厂为了统计需要,要求设计一个四十八进制计数器,试画出利用集成计数器74
HC1
92构成的电路。(192为同步十进制可逆计数器,具有异步清零、异步置数功能)十位
个位Q3
Q2
Q1
Qo74HC192"1"Q3
Q2
Q1
QoR"1"&CPD
LDCO
74HC192CPD
LDCP
URCPU
CP
9.某药品灌装机械,灌装药片为60片一瓶和100片一瓶。试利用74
HC2
90为该机设计一个既适用于计60片的,也适合于计100片的药片计数器。个位十位3
3290为异步二—五—十进制计数器,具有异步置位、复位功能当S掷到①时,为60进制计数;当S掷到②时为100进制计数。CP74HC29074HC290SS
9
BR0
A
R0
BQ0
Q1
Q2
Q3S
9
A
S
9
BR0
A
R0
BQ0
Q1
Q2
Q3CP
1CP
0CP1CP0
S9
A121210.已知一天有24小时,试利用74
HC1
60设计一个二十四进制计数器。(160为同步十进制加计数器,具有异步清零、同步置数功能)个位十位ETEPR74HC160ETEP
R74HC160"1""1"CP&Q3
Q2
Q1
Q0Q3Q2
Q1
Q0CP
LDD3
D2
D1D0CPLDD3
D2
D1D0Co11.有一石英晶体,标称振荡频率为32768
Hz,要用其产生稳定的秒、分、小时脉冲信号输出,试画出电路框图,并说明该电路的分频过程。1
S1
分1
时晶体振荡器32768Hz215分频器60进制加计器60进制加计器12.某程序控制机床分9步循环工作,请用CD4
017为该机床设计一个9步循环控制器(即CD4
017的九个输出端
Y0
~Y8
依此出现高电平)。脉冲振荡器CPY0RCP
ECD4017Y9Y5Y6Y7Y8Y1Y2Y3Y44017
见下张幻灯片4017为扭环形十进制计数器(见康华光数字部分第5版301页)。返回2
单稳态触发器在数字系统中应用很广泛 通常用于脉第六章脉冲信号的产生与转換一、填空题某单稳态触发器在无外触发信号时输出为0态,在外加触发信号时,输出跳变为1态,因此,其稳态为
0
态,暂稳态为
1
态,
暂稳态所处时间的长短取决于电路本身
定时元件的参数。单稳态触发器在数字系统中应用很广泛,通常用于脉冲信号的展宽、延时及整形。单稳态触发器有__1__个稳定状态;多谐振荡器有__0__个稳定状态。占空比q是指矩形波高电平持续时间与其 周期之比。CMOS
施密特
触发器能将缓慢变化的非矩形脉冲变换成边 沿陡峭的矩形脉冲。施密特触发器有
2
个阀值电压,分别称作
上限阀值电压
和
下限阀值电压。555定时器型号的最后数码为555的是
TTL
产品,为7555的是
CMOS
产品。
为了实现高的频率稳定度,常采用
石英晶体振荡器单稳态触发器受到外触发时进入
暂稳
态。二、判断题正负尖脉冲的波形变换电路
(√)
当微分电路的时间常数τ=RC<<tW时,此RC电路会成为耦合电路。(×)积分电路是一种RC串联电路,它是从电容两 端上取出输出电压的。(√)微分电路是一种能够将输入的矩形脉冲变换为 正负尖脉冲的波形变换电路。(√)单稳态触发器的暂稳态维持时间用tW表示,与电路 中RC成正比。(
√)单稳态触发器的暂稳态时间与输入触发脉冲宽度成 正比。(×)施密特触发器的正向阈值电压一定大于负向阈值电压。(√)石英晶体多谐振荡器的振荡频率与电路中的
R、C成正比。(
×)多谐振荡器的输出信号的周期与阻容元件的参数成正比。(
√)方波的占空比为0.5。(√)555定时器不仅可以组成多谐振荡器,而且还可以组成单稳态触发器、施密特触发器。(√)三、单项选择题1、以下各电路中,
B
可以产生脉冲定时。
A.多谐振荡器B.单稳态触发器
C.施密特触发器D.石英晶体多谐振荡器A.速度高C.振荡频率稳定B.电路简单D.输出波形边沿陡峭2.石英晶体多谐振荡器的突出优点是
C
。3.多谐振荡器可产生
B
。A.正弦波
C.三角波B.矩形脉冲
D.锯齿波A.多谐振荡器
C.单稳态触发器B.施密特触发器
D.二进制计数器4.能把2
kHz正弦波转换成2
kHz矩形波的电路是(
B
)A.稳态触发器
C.多谐振荡器B.双稳态触发器
D.施密特触发器5.用来鉴别脉冲信号幅度时,应采用(
D)6.输入为2
kHz矩形脉冲信号时,欲得到500
Hz矩形脉冲信号输出,应采用(
D)。A.多谐振荡器
C.单稳态触发器B.施密特触发器
D.二进制计数器7.用555定时器组成施密特触发器,当输入控制端C
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 一年级上册数学口算(每天5分钟60题)
- 人力资源管理专业实习总结(5篇)
- 艺考生高考生物复习专题四遗传、变异和进化每日一默课件
- 艺考生高考生物复习专题三细胞的生命历程每日一默课件
- 2024年工业含氧洗涤剂项目建议书
- 太阳能热发电系统项目风险评估报告
- 2024年健康保健服务项目建议书
- 2024年管业:地暖专用管项目合作计划书
- 海淀区2022-2023学年第一学期期末高三化学试题及答案
- 2024年高强铝合金材料项目合作计划书
- 2024年学生托管协议书(带特殊条款)
- 文化科技主题公园项目安全风险评价报告
- 主要施工工地环境保护计划
- 洗煤机行业分析
- 春秋航空公司
- alc板施工安装合同
- 供应商交流会议课件
- RNA-seq技术原理及应用
- 人民调解婚姻调查记录范文模板
- 2024届天津河北区高三第三次测评数学试卷含解析
- 梅毒护理课件
评论
0/150
提交评论