逻辑设计实验
实验六 用中规模组合逻辑器件设计组合逻辑电路。1.学习中规模集成数据选择器的逻辑功能和使用方法。2.学习使用中规模集成芯片实现多功能组合逻辑电路的方法。实验一 门电路逻辑功能测试。3.验证和掌握门电路的逻辑功能。。使用最广泛的数字集成门电路为TTL和CMOS两种。。实验一 组合逻辑电路的设计。
逻辑设计实验Tag内容描述:<p>1、实验六 用中规模组合逻辑器件设计组合逻辑电路一、实验目的1学习中规模集成数据选择器的逻辑功能和使用方法。2学习使用中规模集成芯片实现多功能组合逻辑电路的方法。二、设计任务用数据选择器74LS151或3/8线译码器设计一个多功能组合逻辑电路。该电路具有两个控制端C1C0,控制着电路的功能,当C1C000时,电路实现对输入的两个信号的或的功能;当C1C001时,电路实现对输入的两个信号的与的功能;当C1C010时,电路实现对输入的两个信号的异或的功能;当C1C011时,电路实现对输入的两个信号的同或的功能。三、设计过程(1)根据题意列出真值。</p><p>2、可编程逻辑设计实验手册注意事项1、 本实验手册是为了配合EDA技术实用教程,作为本课程实验环节的补充指导而编制。2、 实验中涉及的Quartus软件的使用请参考EDA技术实用教程中有关章节。3、 手册中所有的虚线空白框,都留出来作为实验记录之用,每个实验完成后,应按照实验内容的要求将实验结果记入框中。4、 每个实验后面都附有一道思考题,完成实验内容后可以作为更进一步的练习。5、 每个实验中的硬件测试需要在实验箱上完成,引脚锁定请参考手册最后的实验箱引脚资源说明自行确定。6、 实验一实验七为必做部分,请自行合理安排时间完。</p><p>3、实验一 门电路逻辑功能测试一实验目的1.熟悉集成门电路的工作原理和主要参数2.熟悉集成门电路的外型引脚排列及应用事项3.验证和掌握门电路的逻辑功能二理论准备使用最广泛的数字集成门电路为TTL和CMOS两种1.TTL门电路TTL集成电路除了标准形式(74系列)外,还有其它四种结构形式:高速TTL(74H系列),低功耗TTL(74L系列)这两种结构与标准TTL主要区别是电路中各电阻不同,另两种是肖特基TTL(74S系列)和低功耗肖特基TTL(74LS系列)2.基本CMOS门电路CMOS逻辑门电路是在TTL电路问世之后,所开发出的第二种广泛应用的数字集成器件,从发展趋势来看,CMOS电。</p><p>4、实验一 组合逻辑电路的设计一、实验目的:1、 掌握组合逻辑电路的设计方法。2、 掌握组合逻辑电路的静态测试方法。3、 加深FPGA设计的过程,并比较原理图输入和文本输入的优劣。4、 理解“毛刺”产生的原因及如何消除其影响。5、 理解组合逻辑电路的特点。二、实验的硬件要求:1、 EDA/SOPC实验箱。2、 计算机。三、实验原理1、组合逻辑电路的定义数字逻辑电路可分为两类:组合逻辑电路和时序逻辑电路。组合逻辑电路中不包含记忆单元(触发器、锁存器等),主要由逻辑门电路构成,电路在任何时刻的输出只和当前时刻的输入有关,而与以前的。</p>