数电第四章
分析其逻辑功能。也可在给定逻辑要求的情况下。应了解其电路的逻辑功能、输出输入的逻辑关系、利用它们实现逻。触发器是构成时序逻辑电路的基本逻辑部件。 在不同的输入情况下。根据逻辑功能的不同。注意输出下标。4.9 试用8选1数据选择器74151实现下列逻辑函数。不同时输出为。第四章 组合逻辑电路的分析与设计。组合逻辑电路。
数电第四章Tag内容描述:<p>1、第三章 组合逻辑电路,内容提要,本章重点介绍组合逻辑电路的特点、分析与设计。在此基础上,介绍常用的集成组合逻辑电路。最后介绍组合逻辑电路上存在地竞争冒险现象,产生的原因及消除的方法。,在这一章中,应能在给定电路的情况下,分析其逻辑功能;也可在给定逻辑要求的情况下,用逻辑电路实现。另外对于集成组合逻辑电路,如编码器、译码器、数据选择器等,应了解其电路的逻辑功能、输出输入的逻辑关系、利用它们实现逻辑功能。重点是译码器和数据选择器。,本章主要内容,4.1 概述 4.2 组合逻辑电路的分析和设计 4.3 若干常用的组合逻辑。</p><p>2、第四章 触发器,触发器是构成时序逻辑电路的基本逻辑部件。 它有两个稳定的状态:0状态和1状态; 在不同的输入情况下,它可以被置成0状态或1状态; 当输入信号消失后,所置成的状态能够保持不变。,所以,触发器可以记忆1位二值信号。根据逻辑功能的不同,触发器可以分为RS触发器、D触发器、JK触发器、T和T触发器;按照结构形式的不同,又可分为基本RS触发器、同步触发器、主从触发器和边沿触发器。,4.1 基本RS触发器,4.2 同步触发器,4.3 主从触发器,4.4 不同类型触发器间的转换,4.1 基本RS触发器,1用与非门组成的基本RS触发器,1用与非门组。</p><p>3、注意输出下标!,注意8421BCD码的取值范围约束!,4.9 试用8选1数据选择器74151实现下列逻辑函数。74151逻辑符号如图4.37(a)所示。,4.23试用一片双4选1数据选择器74HC4539和一片3线-8线译码器74138构成一个3位并行数码比较器。要求:电路输入为两个3位二进制数,输出为1位,当输入两数相同时,输出为0,不同时输出为。</p><p>4、3-1),第四章 组合逻辑电路的分析与设计,4.1 组合逻辑电路的分析,4.2 组合逻辑电路的设计,4.3 组合逻辑电路中的竞争冒险,(3-2),逻辑电路,组合逻辑电路,时序逻辑电路,当前的输出仅取决于当前的输入,除与当前的输入有关外还与原来的输出状态有关,概述,(无记忆功能),(有记忆功能),(3-3),1.由给定的逻辑图写出逻辑关系表达式。,分析步骤:,2.用逻辑代数或卡诺图对逻辑表达。</p><p>5、,.,注意输出下标!,.,.,.,.,.,注意8421BCD码的取值范围约束!,.,.,4.9试用8选1数据选择器74151实现下列逻辑函数。74151逻辑符号如图4.37(a)所示。,.,.,.,.,.,.,.,.,4.23试用一片双4选1数据选择器74HC4539和一片3线-8线译码器74138构成一个3位并行数码比较器。要求:电路输入为两个。</p>