欢迎来到人人文库网! | 帮助中心 人人文档renrendoc.com美如初恋!
人人文库网

中北时序逻辑电路fpga

●了解典型编码、译码集成电路的引脚功能。●了解半导体数码管的基本结构和工作原理。●熟悉RS触发器、J...第4章时序逻辑电路设计1.时序电路的基本概念数字电路按照结构特点不同分为两大类。组合逻辑电路(简称组合电路)和时序逻辑电路(简称时序电路)。

中北时序逻辑电路fpgaTag内容描述:<p>1、2020 4 5 1 复习 触发器按触发方式分类 各自特点 触发器按逻辑功能分类 各自功能表 2020 4 5 2 第5章时序逻辑电路 5 1 3寄存器的应用实例 5 1 1数码寄存器 5 1 2移位寄存器 5 1寄存器 返回 结束放映 定义 时序逻辑电路在任何时刻的输出不仅取决于该时刻的输入 而且还取决于电路的原来状态 电路构成 存储电路 主要是触发器 必不可少 组合逻辑电路 可选 时序逻辑电路。</p><p>2、1,电工电子技术与技能(非电类少学时),程周主编,中等职业教育课程改革国家规划新教材配套多媒体资源,2,15.5 译码器和显示器,15 组合逻辑电路和时序逻辑电路,15.1 触发器,15.2 计数器,1,2,3,15.3 寄存器,4,5,15.4 编码器,3,触发器:是具有记忆功能并可以存储数字信息的最常用的一种基本单元电路。,15.1触发器,特点:,1.有两个稳定的工作状态,用0和1表示。,2.在适当信号作用下,两种状态可以转换。,3.输入信号消失后,能将获得的新状态保持下来。,4,1基本 RS 触发器,(1)电路组成将两个集成与非门的输出端和输入端交叉相接,基本 RS 触发器。</p><p>3、第11章组合逻辑电路与时序逻辑电路,知识目标理解组合逻辑电路的读图方法和步骤。了解典型编码、译码集成电路的引脚功能,会根据功能表正确使用。了解半导体数码管的基本结构和工作原理。,熟悉RS触发器、JK触发器、D触发器的逻辑功能。了解集成移位寄存器的基本功能和应用。掌握典型计数集成电路的引脚功能和应用常识。,技能目标会用编码、译码集成电路组装应用电路。会对RS触发器、JK触发器、D触发。</p><p>4、第4章时序逻辑电路设计,1.时序电路的基本概念,数字电路按照结构特点不同分为两大类:组合逻辑电路(简称组合电路)和时序逻辑电路(简称时序电路)。组合电路是指由各种门电路组合而成的逻辑电路,输出只取决于当前。</p><p>5、第11章 组合逻辑电路 与时序逻辑电路,知识目标 理解组合逻辑电路的读图方法和步骤。 了解典型编码、译码集成电路的引脚功能,会根据功能表正确使用。 了解半导体数码管的基本结构和工作原理。, 熟悉RS触发器、JK触发器、D触发器的逻辑功能。 了解集成移位寄存器的基本功能和应用。 掌握典型计数集成电路的引脚功能和应用常识。,技能目标 会用编码、译码集成电路组装应用电路。 会对RS触发器、JK触发器、D触发器进行逻辑功能的检测。 能用典型计数集成电路装配计数功能电路。,11.1 组合逻辑电路,组合逻辑电路是由与门、或门、与非门、或非。</p><p>6、第5章 时序逻辑电路,学习要点 时序电路的分析方法 时序电路的设计方法 计数器、寄存器等中规模集成电路的逻辑功能和使用方法,第5章 时序逻辑电路,5.1 概 述,5.2 时序逻辑电路的分析方法,5.4 寄存器,5.3 计数器,5.5 顺序脉冲发生器,5.5 时序逻辑电路的设计方法,第二十讲 时序逻辑电路 概述及时序逻辑电路的分析方法,5.1 概述,5.1.1 时序电路的特点,特点:时序电路在任何时刻的稳定输出,不仅与该时刻的输入信号有关,而且还与电路原来的状态有关。,5.1.2 时序电路逻辑功能的表示方法,时序电路的逻辑功能一般可用逻辑表达式、状态表、状态图。</p><p>7、,例1,1,建立原始状态图,设计一个按自然态序变化的7进制同步加法计数器,计数规则为逢七进一,产生一个进位输出。,状态化简,2,状态分配,3,已经最简。,已是二进制状态。,.,4,选触发器,求时钟、输出、状态、驱动方程,因需用3位二进制代码,选用3个CP下降沿触发的JK触发器,分别用FF0、FF1、FF2表示。由于要求采用同步方案,故时钟方程为:,输出方程:,.,状态方程,不化简,以便使之与。</p><p>8、第五章时序电路一、 选择题1同步计数器和异步计数器比较,同步计数器的显著优点是 。A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP控制。2把一个五进制计数器与一个四进制计数器串联可得到 进制计数器。A.4 B.5 C.9 D.203下列逻辑电路中为时序逻辑电路的是。</p><p>9、时序电路习题 一 选择题 1 同步计数器和异步计数器比较 同步计数器的显著优点是 A 工作速度高 B 触发器利用率高 C 电路简单 D 不受时钟CP控制 2 把一个五进制计数器与一个四进制计数器串联可得到 进制计数器 A 4 B 5 C 9 D 20 3 下列逻辑电路中为时序逻辑电路的是 A 变量译码器 B 加法器 C 数码寄存器 D 数据选择器 4 N个触发器可以构成最大计数长度 进制数 为 的。</p><p>10、掌握R S触发器 J K触发器 D触发器的逻辑功能 2 理解寄存器的工作原理 3 理解二进制计数器和十进制计数器的工作原理 教学基本要求 第7章时序逻辑电路 第7章时序逻辑电路 7 1双稳态触发器 7 2寄存器 7 3计数器 7 1双稳态触发器 一 基本R S触发器 二 可控R S触发器 三 J K触发器 1 主触发器 从触发器 四 其他类型触发器 1 D触发器 2 T 触发器 3 T触发器 4。</p>
【中北时序逻辑电路fpga】相关PPT文档
时序逻辑电路

      时序逻辑电路

    上传时间: 2020-04-05     大小: 2.79MB     页数: 125

组合逻辑电路和时序逻辑电路
组合逻辑电路与时序逻辑电路
FPGA中verilog时序逻辑电路设计.ppt
组合逻辑电路与时序逻辑电路.ppt
时序逻辑电路.ppt
时序逻辑电路(修改)
时序逻辑电路习题
时序逻辑电路1
【中北时序逻辑电路fpga】相关DOC文档
时序逻辑电路试题
时序逻辑电路.doc
关于我们 - 网站声明 - 网站地图 - 资源地图 - 友情链接 - 网站客服 - 联系我们

网站客服QQ:2881952447     

copyright@ 2020-2025  renrendoc.com 人人文库版权所有   联系电话:400-852-1180

备案号:蜀ICP备2022000484号-2       经营许可证: 川B2-20220663       公网安备川公网安备: 51019002004831号

本站为文档C2C交易模式,即用户上传的文档直接被用户下载,本站只是中间服务平台,本站所有文档下载所得的收益归上传人(含作者)所有。人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。若文档所含内容侵犯了您的版权或隐私,请立即通知人人文库网,我们立即给予删除!