开放实验项目报告-信息钮门禁-基于SPI协议的数据采集系统.doc_第1页
开放实验项目报告-信息钮门禁-基于SPI协议的数据采集系统.doc_第2页
开放实验项目报告-信息钮门禁-基于SPI协议的数据采集系统.doc_第3页
开放实验项目报告-信息钮门禁-基于SPI协议的数据采集系统.doc_第4页
开放实验项目报告-信息钮门禁-基于SPI协议的数据采集系统.doc_第5页
已阅读5页,还剩17页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

开放实验项目报告实验项目 spi协议编程与器件应用学生姓名班级学号学 院自动化学院专 业测控技术与仪器指导教师指导单位电工电子实验教学中心 摘要本系统实现的是基于spi协议的简易数据采集系统。用c语言编程,通过tlc2543模数转换器实现数据的采集,再采用存储器at24c1024存储数据,数据经过单片机stc89c52进行处理后,最终在虚拟终端上进行显示。系统以单片机为主控器,在单片机系统实现了读写。关键字:spi 数据采集,模数转换,at24c1024存储。目 录绪言4第一章 系统方案5第二章 系统硬件设计6 2.1 spi协议介绍6 2.2 主要器件介绍7 2.3 电路原理图9 第三章 系统软件设计9 3.1 spi协议设计9 3.2主程序设计11第四章 仿真情况20第五章 小结20绪 言随着技术与社会的发展,在很多领域实现需要数据的精密采集和处理,它是各种实验及各种工业制造的基础。其中数据的采集及处理系统就是其中的一个典型例子。数据的采集及处理系统是现代化发展的需要,它集微机自动识别技术和数据采集存储显示技术,涉及了电子,机械,计算机技术,通讯技术,生物技术等诸多新技术。它是各种行业功能实现的基础。适用各种机要部门,如银行、宾馆、机房、军械库、机要室、办公间,智能化小区,工厂等。 第一章 系统设计方案 在本系统中,控制器采用单片机atc89c52,tlc2543作为a/d进行数据采集,采用 at24c1024进行存储,并在虚拟终端上显示下图所示的是数据的采集及处理系统总体设计框图。主控器at89c52显示器a/d模数转换,采集数据数据传输at24c1024存储器 数据传输rs232pc第二章 系统硬件设计2.1 spi协议介绍 spi是高速同步串行口,是一种标准的四线同步双向串行总线。 spi,就是串行外围设备接口。spi接口主要应用在 eeprom,flash,实时时钟,ad转换器,还有数字信号处理器和数字信号解码器之间。spi,是一种高速的,全双工,同步的通信总线,并且在芯片的管脚上只占用四根线,节约了芯片的管脚,同时为pcb的布局上节省空间,提供方便. spi总线系统是一种同步串行外设接口,它可以使mcu与各种外围设备以串行方式进行通信以交换信息。外围设置flashram、网络控制器、lcd显示驱动器、a/d转换器和mcu等。spi总线系统可直接与各个厂家生产的多种标准外围器件直接接口,该接口一般使用4条线:串行时钟线(sck)、主机输入/从机输出数据线miso、主机输出/从机输入数据线mosi和低电平有效的从机选择线ss(有的spi接口芯片带有中断信号线int、有的spi接口芯片没有主机输出/从机输入数据线mosi)。spi的通信原理很简单,它以主从方式工作,这种模式通常有一个主设备和一个或多个从设备,需要至少4根线,事实上3根也可以(用于单向传输时,也就是 半双工方式)。也是所有基于spi的设备共有的,它们是sdi(数据输入),sdo(数据输出),sck(时钟),cs(片选)。 (1)sdo 主设备数据输出,从设备数据输入 (2)sdi 主设备数据输入,从设备数据输出 (3)sclk 时钟信号,由主设备产生 (4)cs 从设备使能信号,由主设备控制 其中cs是控制芯片是否被选中的,也就是说只有片选信号为预先规定的使能信号时(高电位或低电位),对此芯片的操作才有效。这就允许在同一总线上连接多个spi设备成为可能。 负责通讯有3根线,通讯是通过数据交换完成的,先要知道spi是串行通讯协议,也就是说数据是一位一位的传输的。这就是sck时钟线存在的原因,由sck提供时钟脉冲,sdi,sdo则基于此脉冲完成数据传输。数据输出通过 sdo线,数据在时钟上升沿或下降沿时改变,在紧接着的下降沿或上升沿被读取。完成一位数据传输,输入也使用同样原理。这样,在至少8次时钟信号的改变(上沿和下沿为一次),就可以完成8位数据的传输。 2.2 主要器件介绍(1) at89c52的简单介绍at89c52与mcs-51单片机产品兼容 、8k字节在系统可编程flash存储器、 1000次擦写周期、全静态操作:0hz33hz 、三级加密程序存储器 、 32个可编程i/o口线 、三个16位定时器/计数器八个中断源、全双工uart串行通道、 低功耗空闲和掉电模式 、掉电后中断可唤醒 、看门狗定时器 、双数据指针 、掉电标识符 。端口引脚 第二功能:p1.0 t2 (定时器/计数器t2的外部计数输入),时钟输出 p1.1 t2ex(定时器/计数器t2的捕捉/重载触发信号和方向控制)p1.5 mosi(在线系统编程用)p1.6 miso(在线系统编程用) p1.7 sck(在线系统编程用) p3.0 rxd(串行输入口)p3.1 txd(串行输出口)p3.2 into(外中断0)p3.3 int1(外中断1)p3.4 to(定时/计数器0)p3.5 t1(定时/计数器1)p3.6 wr(外部数据存储器写选通)p3.7 rd(外部数据存储器读选通)此外,p3口还接收一些用于flash闪存编程和程序校验的控制信号。 (2)tlc2543的简单介绍tlc2543c 和 tlc2543i 是 12 位开关电容逐次逼近模数转换器。每个器件有三个控制输入端:片选 (cs ),输入/输出时钟 (i/o clock )以及地址输入端 (data input )。它还可以通过一个串行的3 态输出端 (data out )与主处理器或其外围的串行口通讯,输出转换结果。本器件可以从主机高速传输数据。 除了高速的转换器和通用的控制能力外,本器件有一个片内的14 通道多路器可以在 11 个输入通道或3 个内部自测试 (self-test )电压中任意选择一个。采样-保持是自动的。在转换结束时,“转换结束”(eoc ) 输出端变高以指示转换的完成。本器件中的转换器结合外部输入的差分高阻抗的基准电压,具有简化比率转换、刻度以及模拟电路与逻辑电路和电源噪声隔离的特点。开关电容的设计可以使在整个温度范围内有较小的转换误差。2.1 特点 12 位分辨率a/d 转换器 在温度范围内10 s 转换时间 11 个模拟输入通道 3 路内置自测试方式 固有的采样与保持 线性误差 1lsb max 片内系统时钟 转换结束 (end-of-conversion ,eoc )输出 单极性或双极性输出 (有符号的双极性,相对于所加基准电压的1/2 ) 可编程的msb 或lsb 前导 可编程的输出数据长度 采用cmos 技术 可提供应用笔记*2.2功能框图2.3详细说明 一开始,片选 (cs )为高,i/o clock 和data input 被禁止以及data out 为高阻抗状态。cs 变低开始转换过程,i/o clock 和data input 使能,并使data out 端脱离高阻抗状态。 输入数据是一个包括一个4 位模拟通道地址 (d7 d4 )、一个2 位数据长度选择 (d3 d2 )、一 个输出msb 或 lsb 在前的位 (d1 )以及一个单极性或双极性输出选择位 (d0 )的8 位数据流,这个数据流是从data input 端加入的。输入/输出时钟系列是加在i/o clock 端,以传送这个数据到输入数据寄存器。在这个传送的同时,输入/输出时钟系列也将前一次转换的结果从输出数据寄存器移到data out 端。 i/o clock 接收输入系列的8 、12 或 16 个时钟长度取决于输入数据寄存器中的数据长度选择位。模拟输入 的采样开始于输入i/o clock 的第4 个下降沿而保持则在i/o clock 的最后一个下降沿之后。i/o clock 的最后一个下降沿也使eoc 变低并开始转换。 2.3.1 转换工作 转换器的工作分成连续的二个不同的周期: (1 )i/o 周期, (2 )实际转换周期。i/o 周期由外部提供的i/o clock 定义,延续8 、12 或 16 个时钟周期,这取决于选定的输出数据的长度。 2.3.2 i/o 周期 在i/o 周期中,同时发生二种操作: a. 一个包括地址和控制信息的8 位数据流被送到data input 。这个数据在前 8 个输入/输出时钟的上 升沿被移入器件。当 12 或 16 个i/o 时钟传送时,在前 8 个时钟之后data input 便无效。 b. 在data out 端串行地提供 8 、12 或 16 位长度的数据输出。当cs 保持为低时,第一个输出数据 位发生在eoc 的上升沿。若转换是由cs 控制,则第一个输出数据位发生在cs 的下降沿。这个数据是前一次转换的结果,在第一个输出数据位之后的每个后续位由后续的i/o 时钟每个下降沿输出。 2.3.3. 转换周期 转换周期对用户是透明的,它是由i/o 时钟同步的内部时钟来控制的。当转换时,器件对模拟输入电压完成逐次逼近式的转换。在转换周期开始时eoc 输出端变低而当转换完成时变高,并且输出数据寄存器被锁存。只有在i/o 周期完成后才开始一次转换周期,这样可减小外部的数字噪声对转换精度的影响。2.3.4上电和初始化 在上电后,cs 必须从高变到低以开始一次i/o 周期。eoc 开始为高,输入数据寄存器被置为全零。输出数据寄存器的内容是随机的,并且第一次转换的结果将被忽略。为了对器件初始化,cs 被转为高再回到低以开始下一次i/o 周期。在器件从掉电状态返回后的第一次转换,由于器件的内部调整,读数可能不准确。 2.4 数据输入 数据输入端在内部被连接到一个 8 位的串行输入的地址和控制寄存器。该寄存器规定了转换器的工作和输出数据的长度。主机提供的数据字是以msb 为前导的。每个数据位都是在i/o clock 序列的上升沿被输入的 (见表 1 中数据 “输入寄存器格式”)。2.5 时序图第三章 软件设计3.1spi协议编程按照spi协议规范,编写程序如下:void adpian(uchar x)uchar i;shugao=0;shudi=0;cs=0;delay1ms(20);for(i=0;i8;i+)io_clock=0;x=x1;date_in=cy;io_clock=1;shugao=shugao1;shugao|=date_out;for(i=0;i4;i+)io_clock=0;date_in=0;io_clock=1;shudi=shudi1;shudi|=date_out;for(i=0;i4;i+)io_clock=0;io_clock=1;shudi=shudi0) serial_send(0x20); serial_send(c+0x30); serial_send(b+0x30); serial_send(a+0x30); serial_send(0x20);count+;if(count%12=0) serial_send(0x0a); s

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论