顺序脉冲发生器三态逻辑和微机总线接口1.ppt_第1页
顺序脉冲发生器三态逻辑和微机总线接口1.ppt_第2页
顺序脉冲发生器三态逻辑和微机总线接口1.ppt_第3页
顺序脉冲发生器三态逻辑和微机总线接口1.ppt_第4页
顺序脉冲发生器三态逻辑和微机总线接口1.ppt_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

5.4 顺序脉冲发生器、 三态逻辑和微机总线接口,5.4.1 顺序脉冲发生器,顺序脉冲,分类,计数型,移位型,一、计数型顺序脉冲发生器,(一) 由四进制计数器( JK 触发器) 和译码器构成,CP,Q0,Q1,Y0,Y1,Y2,Y3,(二) 由 D 触发器和译码器构成,结果与前同,防止竞争冒险,二、移动位型顺序脉冲发生器,状态图同环型计数器,能自启动,只有 4 个有效状态,但不需译码器。,(一) 由环型计数器构成,(二) 由扭环型计数器构成(略),三、用 MSI 构成顺序脉冲发生器,3位二进制计数,译码,缓冲 寄存,5.4.2 三态逻辑和微机总线接口,一、总线结构,总线是多条数据线或地址线控制信号线的简称。,(一) 总线表示方法,(二) 设备性质与总线,(三) 常用器件与总线的连接,1. 两个以上TTL(CMOS)器件输出端不能与同一根总线连接;,2. OC门和 OD门 可以输出端并联(线)后连接总线;,3. 三态逻辑器件的输出端可以连接同一根总线;,二、三态器件和总线设计,(一) 三态器件,三态: 高电平、低电平、高阻态,三态缓冲器的逻辑符号,曾用,国标,美国,原码输出高电平使能,原码输出低电平使能,反码输出高电平使能,反码输出低电平使能,(二) 总线设计,例 1 利用译码器实现 8 个数据共享一根总线,0 0 0,1 0 0,0 1 0,1 1 0,0 0 1,1 0 1,0 1 1,1 1 1,1 0 0,例 2 典型微型计算机总线电路,00,11,例3 两总线间数据双向传送电路,CC4034:带有总线结构的通用寄存器,高阻态,A组数据选通,传输方向控制,异步同步控制,1,并行串行控制

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论