实验三CPLD的ROM、RAM使用.doc_第1页
实验三CPLD的ROM、RAM使用.doc_第2页
实验三CPLD的ROM、RAM使用.doc_第3页
实验三CPLD的ROM、RAM使用.doc_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验三 CPLD的ROM/RAM使用一、 实验目的1、 学会使用LPM参数化模块库进行CPLD的ROM设计。2、 学会使用LPM参数化模块库进行CPLD的RAM设计。3、 学会用QuartusII进行波形仿真,验证设计的ROM/RAM是不是正确。4、 了解所选器件的逻辑单元结构二、 实验原理以用LPM参数化模块库设计一个8k的rom为例,选择器件为EPF10K20TC144-3。1、打开QuartusII,新建一个工程rom8k。2、新建一个图形输入文件.bdf3、打开symbol tool,选择megafunctions/storage下的lpm_rom,点击OK或者点击MegaWizard Plug_in Manager或者4、该宏函数输出的形式及存放目录和名称5、选择器件及ROM的容量(输出数据宽度和地址宽度,MAX系列只有RAM),cyclone和stratix系列可以是单时钟6、选择输入输出端口(如果输出端口不选择,则只需要一个时钟信号,即输出是组合电路输出)。7、加载ROM中要存放的文件。8、创建ROM中要存放的文件,打开file/new/others下的memory initialization file9、选择存放的内容容量10,填写存放内容后保存11、加到前面设计的ROM中去。12、完成设计,点击ok13、加入输入输出引脚14、保存.bdf文件(注意文件名不能跟创建的rom文件名一致),建立波形文件,进行仿真。三、实验内容1、用LPM参数模块化设计方法设计一个容量为16K(数据位宽为8bit)RAM2、选择合适器件,并进行引脚分配3、查看器件内部资源使用情况,并对引脚重新进行合理分配4、建立波形文件,进行时序

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论