IC设计流程及工具.doc_第1页
IC设计流程及工具.doc_第2页
IC设计流程及工具.doc_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

任务 工具RTL 与门级仿真 a. Synopsys VCS/VSSb. Mentor ModelSimc. Cadence, Verilog-XL d. Cadence, NC-Verilog RTL and Gate-level 设计纠错 Novas Debussy 功耗优化与分析 Synopsys, Power Compiler 逻辑综合 Synopsys, Design Compiler 扫描插入 a. Synopsys, Design Compiler-Ultra Plus 存储器内建自测试 (BIST) UniChip, UBST 自动测试生成 (ATPG) 与故障仿真 a. Synopsys, Tetra MAX 延时计算 a. Synopsys, Prime Timeb. Celestry, MDC 静态时序分析 a. Synopsys, Prime Time b. Cadence, Pearl 平面规划 Cadence, Design Planner 布局布线 a. Avant! Apollob . Cadence, Silicon Ensemble 时钟树综合 a. Avant! Apollob . Cadence, CT-Gen & CT-PKS 形式验证 Synopsys Formality 物理验证 Mentor Graphics Calibre RC 参数提取 a. Cadence Hyper Extract b. Simplex Qx, Fire & Ice 晶体管级功耗模拟 Synopsys PowerMill 电路级仿真 a. Avant! Star-Hspice b. Cadence Spectre FPGA/CPLD典型的FPGA设计流程skycanny 发表于 2005-12-8 22:17:00转自EDA专业论坛 作者:lixf 1.设计输入 FPGA设计|IC设计|仿真|综合|布局|布线|Altera|Quartus|Maxplus|Xilinx|ISE|Lattice|Synplify|Modelsim|集成电路|验证2lrTu4m:Ib1M1)设计的行为或结构描述。6kp)U4& FPGA设计|IC设计|仿真|综合|布局|布线|Altera|Quartus|Maxplus|Xilinx|ISE|Lattice|Synplify|Modelsim|集成电路|验证2)典型文本输入工具有UltraEdit-32和Editplus.exe.。KB!kj8?/fK3)典型图形化输入工具-Mentor的Renoir。EDA中国门户网站FPGA|CPLD|EDA|IC|Altera|Lattice|Xilinx|Modelsim|Synplify|Quartus|ispLever|ISE|Simulation|HDL|edacn|eda先锋|FORUM|bbs|boardMy yuA74)我认为UltraEdit-32最佳。 FPGA设计|IC设计|仿真|综合|布局|布线|Altera|Quartus|Maxplus|Xilinx|ISE|Lattice|Synplify|Modelsim|集成电路|验证c0O5RE2.代码调试;jPS!J-tK1)对设计输入的文件做代码调试,语法检查。uh8O&I/fEDA中国门户网站FPGA|CPLD|EDA|IC|Altera|Lattice|Xilinx|Modelsim|Synplify|Quartus|ispLever|ISE|Simulation|HDL|edacn|eda先锋|FORUM|bbs|board2)典型工具为Debussy。nuj V(ii#ZcvEDA中国门户网站FPGA|CPLD|EDA|IC|Altera|Lattice|Xilinx|Modelsim|Synplify|Quartus|ispLever|ISE|Simulation|HDL|edacn|eda先锋|FORUM|bbs|board3.前仿真qq;ZG8O9H1)功能仿真 FPGA设计|IC设计|仿真|综合|布局|布线|Altera|Quartus|Maxplus|Xilinx|ISE|Lattice|Synplify|Modelsim|集成电路|验证kO?8fYg2)验证逻辑模型(没有使用时间延迟)。 FPGA设计|IC设计|仿真|综合|布局|布线|Altera|Quartus|Maxplus|Xilinx|ISE|Lattice|Synplify|Modelsim|集成电路|验证8?(dY v0T#K3)典型工具有Mentor公司的ModelSim、Synopsys公司的VCS和VSS、Aldec公司的Active、Cadense公司的NC。EDA中国门户网站FPGA|CPLD|EDA|IC|Altera|Lattice|Xilinx|Modelsim|Synplify|Quartus|ispLever|ISE|Simulation|HDL|edacn|eda先锋|FORUM|bbs|boardqI4c,U,mh/P4)我认为做功能仿真Synopsys公司的VCS和VSS速度最快,并且调试器最好用,Mentor公司的ModelSim对于读写文件速度最快,波形窗口比较好用。6E1Jf j;WrUd6IE4.综合EDA专业论坛&tjLG)TqPG2g5f3w1)把设计翻译成原始的目标工艺EDA中国门户网站FPGA|CPLD|EDA|IC|Altera|Lattice|Xilinx|Modelsim|Synplify|Quartus|ispLever|ISE|Simulation|HDL|edacn|eda先锋|FORUM|bbs|board:_s!zf2)最优化#s,a;7op.Bl(H:wEDA专业论坛3)合适的面积要求和性能要求#fiz)rB%a9BW2zEDA中国门户网站FPGA|CPLD|EDA|IC|Altera|Lattice|Xilinx|Modelsim|Synplify|Quartus|ispLever|ISE|Simulation|HDL|edacn|eda先锋|FORUM|bbs|board4)典型工具有Mentor公司的LeonardoSpectrum、Synopsys公司的DC、Synplicity公司的Synplify。&v-lS5U9f,EDA中国门户网站FPGA|CPLD|EDA|IC|Altera|Lattice|Xilinx|Modelsim|Synplify|Quartus|ispLever|ISE|Simulation|HDL|edacn|eda先锋|FORUM|bbs|board5)推荐初学者使用Mentor公司的LeonardoSpectrum,由于它在只作简单约束综合后的速度和面积最优,如果你对综合工具比较了解,可以使用Synplicity公司的Synplify。dWot,BOlEDA中国门户网站FPGA|CPLD|EDA|IC|Altera|Lattice|Xilinx|Modelsim|Synplify|Quartus|ispLever|ISE|Simulation|HDL|edacn|eda先锋|FORUM|bbs|board5.布局和布线 CD3h?+U1)映射设计到目标工艺里指定位置 %|J-xu4J2 FPGA设计|IC设计|仿真|综合|布局|布线|Altera|Quartus|Maxplus|Xilinx|ISE|Lattice|Synplify|Modelsim|集成电路|验证2)指定的布线资源应被使用EDA专业论坛/La22n;|3)由于PLD市场目前只剩下Altera,Xilinx,Lattice,Actel,QuickLogic,Atmel六家公司,其中前5家为专业PLD公司,并且前3家几乎占有了90的市场份额,而我们一般使用Altera,Xilinx公司的PLD居多,所以典型布局和布线的工具为Altera公司的Quartus II和Maxplus II、Xilinx公司的ISE和Foudation。K:YI$aSp)BGEDA中国门户网站FPGA|CPLD|EDA|IC|Altera|Lattice|Xilinx|Modelsim|Synplify|Quartus|ispLever|ISE|Simulation|HDL|edacn|eda先锋|FORUM|bbs|board4)Maxplus II和Foudation分别为Altera公司和Xilinx公司的第一代产品,所以布局布线一般使用Quartus II和ISE。4D#g;g!c6.后仿真KqSp&rEDA中国门户网站FPGA|CPLD|EDA|IC|Altera|Lattice|Xilinx|Modelsim|Synplify|Quartus|ispLever|ISE|Simulation|HDL|edacn|eda先锋|FORUM|bbs|board1)时序仿真YYw,9T$q9Z/EdgEDA中国门户网站FPGA|CPLD|EDA|IC|Altera|Lattice|Xilinx|Modelsim|Synplify|Quartus|ispLever|ISE|Simulation|HDL|edacn|eda先锋|FORUM|bbs|board2)验证设计一旦编程或配置将能在目标工艺里工作(使用时间延迟)。b)D3vB8KJEDA中国门户网站FPGA|CPLD|EDA|IC|Altera|Lattice|Xilinx|Modelsim|Synplify|Quartus|ispLever|ISE|Simulation|HDL|edacn|eda先锋|FORUM|bbs|board3)所用工具同前仿真所用软件。EDA中国门户网站FPGA|CPLD|EDA|IC|Altera|Lattice|Xilinx|Modelsim|Synplify|Quartus|ispLever|ISE|Simulation|HDL|edacn|eda先锋|FORUM|bbs|board/p$NKsYfg7.时序分析%A6R3n(j0 FPGA设计|IC设计|仿真|综合|布局|布线|Altera|Quartus|Maxplus|Xilinx|ISE|Lattice|Synplify|Modelsim|集成电路|验证4)一般借助布局布线工具自带的时序分析工具,也可以使用Synopsys公司的 PrimeTime软件和Mentor Graphics公司的Tau timing analysis软件。#g$-P%tl*IN:s G8.验证合乎性能规范 FPGA设计|IC设计|仿真|综合|布局|布线|Altera|Quartus|Maxplus|Xilinx|ISE|Lattice|Synplify|Modelsim|集成电路|验证#TMA.f8?1)验证合乎性能规范,如果不满足,回到第一步。vUj8H b)vEDA中国门户网站FPGA|CPLD|EDA|IC|Alter

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论