电路图中常见信号标识含义.doc_第1页
电路图中常见信号标识含义.doc_第2页
电路图中常见信号标识含义.doc_第3页
电路图中常见信号标识含义.doc_第4页
电路图中常见信号标识含义.doc_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

电路图中常见信号标识含义1 h& T. R, h, iVCC是主供电4 ; ) _6 W8 E+ ?8 v! MVDD是门电路 供电8 O% I5 B- & |BVID是CPU电压识别信号,以前的老主板有VID跳线,现在的一般都没有,CUP的工作电压就是*VID来定义. v7 K* u8 x( F; e2 y* Q/ d3 X& SVCC就是电压,vid就是控制电源IC输出多大的电压给CPU,vtt是参考电压(有VTT1.5V、VTT2.5V)! 5 $ + x- C$ Q. t3 bVTT是AGTL总线终端电压。针对不同型号的CPU有1.8V,1.5V,1.125.测量点在cpu插座旁边,有很多56 的排阻,就是它了3 f e9 s* p3 q% Z/ ( m, c8 jVDD是数字电路正电压/ A * F* x U, O4 K; ?例举几个,希望大家相互补充,你多知道一个就补一个,知道多少补多少,OK?3 R+ K7 P* CS为片选5 C; t* B4 ! d# kCLK为时钟5 ) : i: nE& b, G% A4 k5 oGND为 地9 n, UJ. l3 j) NC为空脚- l) d0 C4 P9 C* M+ B- J4 K o3 Z1 RESET为复位0 T& j& |( M3 h% * H& G& IA或者SA为地址线 e$ C3 W8 Z- VSYNC串行同步2 F8 H+ M5 Q* C6 eMSDATA串行数据 N0 + Y4 1 OSCLK串行时钟2 L( z( ?0 y v6 wCCAS行选通4 8 f9 |3 q8 a) n0 o, |RAS列选通 6 ?! I9 o. W$ I$ vVCORE-CPU核心电压 % o/ u9 a3 H. c4 : O7 p& 总线信号标识的含义- i6 A, k. jDS#:C PU地址选通信号,低电平时有效,地址选通信号,就是好像我们出行一样, 有几条路可供选择,具体选择走哪能一条,在CPU与北桥之间的地址线是单向传输的。# j) s2 L: o- b( 8 eBSY#:FSB总线忙信号,高电平表示总路线不忙,低电平表示总线忙,总线忙表示地址线上正在传输信号。0 N( . E# Q2 h% o0 . T sFRAMWE#:PCI帧周期信号,低电平表示PCI总线启动工作,高电平表示PCI总线没有工作。* G! hP9 H7 jIBDY#:主设备准备好信号,低电平有效,主设备就绪信号和从设备就绪信号,从北桥到南桥传输数据的时候,以北桥为主南桥为从,如果南桥到北桥传输数据的时候,南桥为主,北桥为从。4 P/ $ i* 7 E) f_CS#:片选信号。低电平选中,高电平没有选中。! P h4 m# c8 n- DAOA31:地址线单向传输:D0D63数据线双向传输。AOA31和D0D63这些地址线和数据线一条都不能断路和短路,否则都会导致不能正常传输地址和数据,使得机器不 能点亮。+ T9 : Q: ! C6 nWE#:写允许信号,低电平表示可写,高电平表示只读。5 ) d& p7 $ D9 TOE#:数据允许输出,低电平表示允许,高电平不允许,发给CPU让CPU执行相当指令。0 k A* y+ D4 _8 D: D* B4 n5 kCLOCK:时钟信号,使各个部件能同步工作,用来让各个部件 能准时的交换数据。2 3 h# M! r+ P9 P) PL3 gFSB:前端总线频率,CPU连接到北桥芯片的总线,称为前端总线频率FSB,是CPU的输入频率。- V4 d) H) Ks! 5 8 aECC:电源正极。; i6 h! r( Ro, wSCL:时钟线。 Y m; R0 u- T( o2 BSDA:数据线。. 3 V% 6 I% yTEMP:温度检测线。+ a$ d1 e% p) J7 P- o. L ?0 K* e5 i7 R* w% v P、在硬启动过程中,CPURST复位信号发出的并保持一定时间的低电平。当供电已经稳定后,才撤去RESET低电平,保持高电平,CPU开始工作,硬启动完成,开始进行软启动,运行BIOS中的POST自检程序。8 D+ F# A( L+ V5 : ! S+ m3 w3 h(1) CPU首先检查芯片、一级缓存和二级缓存是否正常工作。无异常情况下,CPU会通过接口电路的DBSY#信号线检查FSB前端总线是否繁忙。当DBSY#为低电平时表示FSB总线不繁忙,CPU会通过ADS#地址通信线告诉北桥我要发送数据了;当北桥接到这个信号后,如果自身完好并已准备好时,北桥会发一个低电平给CPU,向CPU表明我已经准备好,可以接收数据了,这时CPU才会通过A31A0发送FFFFOH地址信号,它是BIOS内的一条转移指令。无论是AWARD BIOS,还是AMI BIOS,都跳BIOS真正的启动代码处,这也是X86体系CPU的约定(即从FFFFOH处开始执行指令)。A31A0到北桥的FSB前端总线接口,通过FSB的频率转换、电平转换和地址译码后传到北桥。6 p: 6 c# C& Q(2) 北桥与南桥1 U# G; B0 O3 3 G北桥使PCI帧周期信号FRAME#为低电平,启动PCI总线工作,建立起北桥和南桥的连接,然后主设备准备好信号IRDY#转换为低电平,通过IRDY#信号线告诉南桥,我要发数据给你,准备接收吧!( Y8 Z- V( Y/ _# D如果南桥准备好了,南桥会把从设备准备好信号TRDY#变为低电平送到北桥,告诉北桥我已准备好接收数据,请发送数据吧!北桥接到低电平的TRDY#信号后(这时FRAME#、IRDY#和TRDY#全部为低电平,低电平有效),北桥把收到的地址信号通过北桥的PIC总线接口译码,将A31A0这32根地址线发送到南桥,这些地址信号经南桥的PIC总线接口译码后送给南桥。/ C j& A( V V; h K! B4 S4 x# & t(3) 南桥与BIOSq- $ a2 m3 m. C1 i( 南桥将A17A0地址信号线送到BIOS(ISA 列BIOS的地址线为A17A0,共18根),这个地址信号到BIOS内部的地址译码器译码,知道了CPU需要的是哪一部分指令。然后会选择这部分数据的相应存储体(存储体将不同的指令存放在不同的存储器上),这时南桥的ISA总线给BIOS的WE维持高电平(只读),还通过南桥内部X总线X-BUS向BIOS发出一个低电平的片选信号,这时允许BIOS把数据调入数据缓冲器,这时X-BUS会把OE#变为低电平,允许数据输出,这些数据通过D7D0传输给南桥内部的ISA总线。 0 z& Y5 D8 X2 D4 T e6 V0 h(4) 总线返回过程. O! r I9 o. : h& mISA总线再通过译码器译码给南桥,南桥再通过PCI总线接口译码,先把FRAME#变为低电平,启动PCI总线工作,建立起北桥和南桥的连接,南桥将将主设备准备好信号IRDY#转换为低电平并告诉北桥,北桥又将从设备准备好信号TRDY#变为低电平送回南桥。$ z% Y% U3 S, H1

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论