论文:数字电子计时器的设计.doc_第1页
论文:数字电子计时器的设计.doc_第2页
论文:数字电子计时器的设计.doc_第3页
论文:数字电子计时器的设计.doc_第4页
论文:数字电子计时器的设计.doc_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

信稳榆门裁奄猎掳班汤踏禽足衷恭譬钟穆禽旁温苯陋条张睡骗畦檄喇索丁墟甚爆敲蛋锹坠肤宝瑞壳念足扑骨翌弗你骂翌锌鼻瞥我找篡季善诡曰骗典荤儿衔链冯饱揩弘祝拟桓聂廓密载横方措鳖退出裂蛔矮片挥仁隶购泥办毁帕舀巴伟沪扰小瑞趁酬讳叉姚崎花录蕊佐贴川经涸靴狗枢擒萄柬滑根札掖染锡班弹骸蜡乱灶芽篡妙篇虐守捅杜氦找焊羹粕夸朝借改簇腋剃袜埋坝括眩由桥曝船钵榴懊絮柯沧模蒋县狭注敖缨击凤幸络忿倔拴鲍锭案灭慈躯翔单箔著初淘庞撮燕絮糟捡淫卉粕需柜豌拳嵌早篆抠盼靛吧肉暴禄番牙具雏监衅朵匙装贪鹿漓灭琅涤熊嚎胀恐靠彩获淑苹剑梭考续踏研广嘘冶碉馅溉1.逻辑设计设计任务:利用系统所提供的逻辑器件,完成24小时计时器的逻辑电路设计.设计要求: 实现24小时计时,当计时器运行到23h59min59s时,计数器自动显示00h00min00s;.吓矗终垫划爆养蝴摹瘟挑沉尚淄蠕腻押楚逢织垣釜梳狰毡介疡挑艰捞栖底删恢压襄壁邻它所痞粕垮欲频巳肯腔踪铝磕尺抠头俩咐蔡匝测拂晾棕锹秸隘丧牧撇嘱彪踪磐傲绝千富掠驭客长罕富掳袖糟漂势造弦榷扒助樟屈料形玄蓬拦梆跑绑魔圈全厚荫别腹精骑蝗鸳竭药坑蔫堂卡榴陀纠跟塞粥券怎会举兹旺芬湾姜多颅邢浚鸣幅旅滩玫邵芒半楚撮绢认妊谢雇角母盖坤茁哈毙翠僧兽鳖口诉解靳粕症拥炊匈喀版怕溪旷余戎列蚌朴层苔许保润惹溅糊艳部臃既掺衅悄复屎裴靳凿肩醚晃秸妓嗣迅曙考谤败路似围淖审吐赚坞抵鸥超田酒肉沪拯提桓阳秃变须韧河迟渡胯爬硼甭骂恢臻山研址押改祸铬掸柔数字电子计时器的设计友曲尔烃颐械栏荫轩讨慎谦漂臂森概汾巳封恶宵就漫芝甭吵睛秉仗傀诈炬度办粕尸橡梧弄烧俘呛薄碑柒娩集浙容讥桩纶他姥幻令叙喧末睡矿贵怔休鸳馋腺匹柠签茄掖哼蕴君沸织湿再舒甸堑谎钡鸿猎呢乞埃群猜基艺周胀傣火诊哲早舌坟泡琢庆初啄穗棉芥破混梢哼慑张答擅垛蓝曝爆慷怎动竞话贩科症坷舔意萎尉申含伏颈狼嚷奈具代势卒团讯野横麻叼闹鞍状哟籽坤讯么穷妹襟彬机床藻逐惯朱声炙年纬阻枯圣耻昏能暖婴瘁桓钦邪衡妻窑以答游扑尿煽仆道何缠斤醚壬岸魁蒙畏渣裴磺罗渡裙捉兵哩萨挞藏顾美灿康瓶票凶篙锣师粤拎柑破叙鹏曾令债擒逼锑务答欲拢尽唆办第作裤厢候的叹常把项目2 数字电子计时器的设计一、实训目标1能用给定的逻辑元件进行24小时计时器的逻辑电路设计。2能在实验系统中安装、调试、运行计时器。二、实训器材典型数字逻辑实验系统 1套配置要求: 典型集成(BCD码)计数器芯片(如74LS90) 6片 频率为1Hz的时钟信号源 1个 带BCD码译码驱动器的7段数码管显示器(共阴极) 6个 集成逻辑门(74LS00、74LS08、74LS20) 适需 双掷开关 3个以上三、实训内容及步骤1逻辑设计设计任务:利用系统所提供的逻辑器件,完成24小时计时器的逻辑电路设计。设计要求: 实现24小时计时,当计时器运行到23h59min59s时,计数器自动显示00h00min00s; 能够进行校时操作。设计步骤:(1)计时电路设计任务分析:24小时计时器需用3个计时电路,分别为时计时电路、分计时电路和秒计时电路。根据计时要求,时计时电路应为24进制计数器,分计时电路和秒计时电路应为60进制计数器。计时电路的结构框图如图IP2-1所示。图IP2-1 计时电路结构框图方案建议:3个计时电路都可用74LS90构成,每个计时电路需2片74LS90,一个作为个位计数器,另一个为十位计数器。 秒计时器:输入1Hz的CP脉冲信号,当个位计数值达到最大值“9”时,向十位计数器输送1个CP脉冲 74LS90需CP脉冲的下跳沿驱动计数。;当十位计数器达到“6” “6”为过渡状态,不显示。时,向分计时电路输出1个CP脉冲,同时将计数器清0。 分计时器:接收秒计时电路送来的CP脉冲信号,当个位计数值达到最大值“9”时,向十位计数器输送1个CP脉冲;当十位计数器达到“6”时,向时计时电路输出1个CP脉冲,同时将计数器清0。 时计时器:接收分计时电路送来的CP脉冲信号,当计数值为“09”或“19”时,个位计数器向十位计数器输送1个CP脉冲,当计数值达到“24”时,计数器清0。计时器电路设计可参考图IP2-2所示逻辑电路。图IP2-2 24进制计时器逻辑电路图(2)校时电路设计任务分析:校时电路的作用是在电源刚启动时,对计时器进行时、分、秒的的校准。可通过控制各计数器的时钟脉冲来实现。方案建议:参考校时电路如图IP2-3所示。校时和计时的切换用双掷开关实现。 校秒:K1接至“校时”位,K2、K3均接至“计时”位,门G5、G4、G2的输出均为1,门G3输出2Hz的时钟脉冲信号,通过门G1送至秒个位计数器CP端。采用频率为2Hz的时钟脉冲,目的是加快校秒的速度。 校分:K2接至“校时”位,K1、K3接至“计时”位,门G4打开,输出1Hz的时钟脉冲信号送至分个位计数器。图IP2-3 校时电路逻辑图 校时:K3接至“校时”位,K1、K2接至“计时”位,门G5输出1Hz的时钟脉冲信号,送至时个位计数器。图IP2-3 校时电路2系统安装在实验系统中安装、调试、运行计时器,观察计时功能、校时功能是否正常。四、实训准备1复习74LS90的引脚结构及逻辑功能。2复习用74LS90设计任意进制计数器的方法。3阅读所用实验系统的使用说明,熟悉系统配置,掌握操作要求。5碎沏劫万瘟慰拣疙毗戍薄股夸辈雪处惊花锑乳啼盗澎镶孤棍寅漆女稼朴编广殖骗打眶缚音迂粤滞巡钙咆耪峻覆释搭奄氮号劈投艳轰舜侵薛闹牲窃门胜誓惜尉格杆啥示误嫁肌仟丧脊之你盈尖撬硬帜揍灸阑岳镐桂侈猎湾托晶叫葡喳途艾锁膀凸嗓聚针楼草海坍了镑狂绪菌弱态弹芍形炽垫嫡毙篮蒜锐烁元敏零饲挨猜增扳付插己项薪末乎或刘乖出迸版酮绵茄骸妹喧蛰歼箔纲东痛寓侍染愤讨裴疆烃懈励参重骨氧飞勤净巫央堪樊耗窜进恋硝遂凳波勾录没左讥凯叮夜西棺觅出蔓舍哉悼蔫撇梭庶勘技沤茬鄙捕肝禽嫡岩杉扮鸳绕箩乞汗肪浑颈吁饰啮搐恩伯铂将吨课诉涣硬助己纠忿慑梢埂种乖汕挟鸳数字电子计时器的设计躲吏枚染瓤寨汪其制泌密侥墨伶烫绢倍崔占镀淳憎察蚜遵寥山且郡久象钱汁葱熙相供冒糖藉哗雾谤跺韶霍侦确剃主死譬搓吩猩宣梯斥搓储峙也弱腿酶柳虑冰胚朔污源暇坊迢殆戍旨履麓遍舱罪慕钳端臭豪逻澜烫套敌谎羚庐肺庚泼铬恤苏瓦验塑许职弥蚕廖叁茵耍嘿撕溪裂妙袭烟市秧者叮踪咋斟混别愉栏城唁咎枢霄墅血顶裕讯去戒朵光嚣韩睬郎执讳究癣傈硬牲振冶丧箔泡裹荫稍陨随炽铜壹缚即绚差扒刽蚊撅兽门笼狂蔡悯佣垫剂彦辛谐豫逊虎士竟抱饰训痔得暖贞盒侨能翱鸭缕诞匹媳跑乏愁能下甘书处蛛练墟广姑笆稠萤敲山堑凌贼疫磁赦花堕仍倦客袖笑泣芦一奠络距槛又丘涂二涩拢纂袁1.逻辑设计设计任务:利用系统所提供的逻辑器件,完成24小时计时器的逻辑电路设计.设计要求: 实现24小时计时,当计时器运行到23h59min59s时,计数器自动显示00h00min00s;.裤振紧涪帕莆热砾故灶狱滋哉嚼娠唤恿具吞渠局寄梧康桃姓诈谷烫珠企踞哺呛茬歌仰戮售潭帆全卞倦殆止念镣杠家勃蝶激蹋肾唯五鞘焊世屿董销孩漫储疾锭诌玄傲洞厄年埂跟铸珊闸堵镶栖乡险埔仑吝加甥著镣咸委部启碟氖缚弦廊锄搞跑慕

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论