《计算机组成原理教学课件》第10周实验_  复习例题讲解_第1页
《计算机组成原理教学课件》第10周实验_  复习例题讲解_第2页
《计算机组成原理教学课件》第10周实验_  复习例题讲解_第3页
《计算机组成原理教学课件》第10周实验_  复习例题讲解_第4页
《计算机组成原理教学课件》第10周实验_  复习例题讲解_第5页
已阅读5页,还剩7页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1,教学内容,介绍小端和大端规则 复习已学的内容,通过例题的讲解,加深同学们对已学知识的理解。,2,地址单元 值(1) 值(2) 184 185 186 187 需要存储的信息是 12345678H,在存 储器需占用4个单元,究竟该以什么样的 形式存储呢?,3,小端规则与大端规则,小端规则:在存储的时候,低位字节存放在低的地址单元中,高位字节存放在高的地址单元中。 大端规则:在存储的时候,低位字节存放在高的地址单元中,高位字节存放在低的地址单元中。,4,小端规则,地址单元 值 184 78 185 56 186 34 187 12,5,大端规则,地址单元 值 184 12 185 34 186 56 187 78,6,IEEE 754 标准,将十六进制数的IEEE 754单精度数40B8000016转换成十进制数值表示。,解答 40B8000016,7,IEEE 754 标准,将十进制数35.625转换成IEEE 754单精度数。,解答 35.625 10,8,定点数的运算,例:已知x=-5,y=-127,使用定点补码计算x+y,并判断结果是否溢出。用双符号位表示 解: x补=-5补=11 1111011,9,存储器,例:某SRAM芯片,其存储容量为256M16位,该芯片的地址线和数据线数目各为多少? 解:256M x 16 = 228 x 16 地址线:28位。 数据线:16位。,10,存储器扩展,例:设CPU共有16根地址线和8根数据线,并用MREQ作为访存控制信号,WR作为读/写命令信号(高为读,低为写)。设计一个容量为32KB、地址范围为0000H7FFFH的主存储器。说明设计方案。,11,存储器扩展,解:芯片容量为:,12,存储器寻址范围,例: 某处理器字长16位,其存储容量为64MB,若按双字编址,它的寻址范围是多少? 解: 处理器字长为16位,双字编址,每个寻址单元

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论