数字电子技术第4章组合电路习题.ppt_第1页
数字电子技术第4章组合电路习题.ppt_第2页
数字电子技术第4章组合电路习题.ppt_第3页
数字电子技术第4章组合电路习题.ppt_第4页
数字电子技术第4章组合电路习题.ppt_第5页
已阅读5页,还剩14页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

(7F)16=( )2=( )10=( )8421BCD,01111111,127,000100100111,一、,三、 图中给出了两个逻辑门电路,试针对下列两种情况,分别讨论图2(a)(b)的输出各是什么? (1)两电路均为CMOS门电路,VOH5V,VOL0V; (2)两电路均为TTL门电路,VOH3.6V,VOL0.2V,(a),(b),四、图(a)所示为三态门组成的总线换向开关电路,其中A、B为 信号输入端,分别送两个频率不同的信号;EN为换向控制端,控制 电平波形如图(b)所示。试画出Y1、 Y2的波形。,1,A,B,EN,G1,1,1,1,Y1,Y2,G2,G3,G4,(b),(a),0,1,五、写出下面电路的输出逻辑函数表达式。,解: 当 A0 时 TG 导通,P0,当 A1 时 TG 截止,P1,六、如图 所示时序电路,该电路由一位半加器和一个D触发器组成,其中S、C分别是半加器的和、进位信号的输出端。要求: 画出在图中所示输入信号作用下,S、C、Q的波形。(设Q的初态为0),七、已知某组合逻辑电路输入A、B、C和输出L的波形如图所示,1)画出真值表2)用中规模集成器件74LS138加适当的门电路实现函数L。结果可在所给逻辑图上直接画出。,A2,E3 E2 E1,Y0,Y2,Y1,Y4,Y3,Y6,Y5,Y7,138,L=m1+ m2+ m6+ m7,A1,A0,mi是CBA的最小项,八、设计一个8421BCD码的检码电路。要求当输入8421BCD码(A为高位) ABCD2,或7时,电路输出L为高电平,否则为低电平。 要求: 1)列出电路的真值表。2)求输出L 的最简与或表达式。 3)若用与非门设计该电路,求L的与非-与非表达式。,卡诺图化简得最简与或式:, 真值表,逻辑表达式:,Y0B0,Y1B1B0,Y2,Y3,十、试用8选1数据选择器74HC151集成电路及必要的门电路 实现4位二进制转换为其补码的代码转换电路。,逻辑图:,十一、写出下图由74151实现的四变量函数 L = f (A,B,C,D) 的逻辑表达式,十二、试用4位超前进位全加器CT74LS283器件实现两个一位8421BCD码十进制数的加法运算。, 按8421BCD码要求,相加后应是8421BCD码;而全加器相加的结果是二进制数,二者之间需要进行校正。 关键是设计校正电路。,解:, 校正电路真值表,求Y表达式:,COS3S2S3S1, 逻辑图,YCOS3S2S3S1,十三、1、分析图1为几进制计数器,2、若用整体反馈清0法实现同样功能,511=55,若用整体反馈清0法(利用74HCT390)实现55进制,十四、下图是用两个555定时器接成的延时报警器。t=0以前开关S一直闭合。t=0时刻开关断开。开关断开后,经过一定的延时时间,扬声器开始发出声音。求:(1) 555(1)、555(2)各接成什么单元电路? (2)画出t=0时刻后VC1、VO1、VRD2、VO2 的波形

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论