数字逻辑电路复习题1-2014.doc_第1页
数字逻辑电路复习题1-2014.doc_第2页
数字逻辑电路复习题1-2014.doc_第3页
数字逻辑电路复习题1-2014.doc_第4页
数字逻辑电路复习题1-2014.doc_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字逻辑电路复习题一、选择题1、T触发器中,当T=1时,触发器实现( )功能。 A、置1 B、置0 C、计数 D、保持 2、指出下列电路中能够把串行数据变成并行数据的电路应该是( )。 A、JK触发器 B、3/8线译码器 C、移位寄存器 D、十进制计数器 3、只能按地址读出信息,而不能写入信息的存储器为( )。 A、 RAM B、ROM C、 PROM D、EPROM 4、逻辑函数的最简的与或式( )。 A、AC+BD; B、 C、AC+B D、A+BD5、逻辑函数的F=的标准与或式为( )。A、 B、 C、 D、6、逻辑函数Y(A,B,C)=的最简与或非式为( )。A、 B、 C、 D、7、将代码(10000011)8421转换为二进制数( )。A、(01000011)2 B、(01010011)2 C、(10000011)2 D、(000100110001)28、逻辑电路如右图,函数式为( )。 A、F=+; B、F=+C; C、F=; D、F=A+9、十二进制加法计数器需要( )个触发器构成。A、8; B、16; C、4; D、310、下列几种A/D转换器中,转换速度最快的是( )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 D、双积分A/D转换器 11、下图为TTL逻辑门,其输出Y为( )。A、0 B、 1 C、 D、12、如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。A、4 B、5 C、6 D、713、有一个4位的D/A转换器,设它的满刻度输出电压为10V,当输入数字量为1101时,输出电压为( )。A 、8.125V B、4V C、 6.25V D、9.375VC、多谐振器 D、计数器14、 在四变量卡诺图中,逻辑上不相邻的一组最小项为:( ) A、m 1 与m 3 B、m 4 与m 6 C、m 5 与m 13 D、m 2 与m 8 15、半加器和的输出端与输入端的逻辑关系是 ( ) A、 与非 B、或非 C、 与或非 D、异或 16、 TTL 集成电路 74LS138 是 / 线译码器,译码器为输出低电平有效,若输入为 A 2 A 1 A 0 =101 时,输出: 为( )。 A . 00100000 B. 11011111 C.11110111 D. 00000100 17、属于组合逻辑电路的部件是( )。 A、编码器 B、寄存器 C、触发器 D、计数器 18存储容量为8K8位的ROM存储器,其地址线为( )条。 A、8 B、12 C、13 D、14 19、一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为( )V。 A、1.28 B、1.54 C、1.45 D、1.56 20、RS触发器要求状态由0 1其输入信号为( )。A、RS=01 B、RS=1 C、RS=0 D、RS=1021、电源电压为+12V的555定时器、组成施密特触发器,控制端开路,则该触发器的回差电压VT为( )。A、4V B、6V C、8V D、12V22、为了将三角波换为同频率的矩形波,应选用( )。A、施密特触发器 B、单稳态触发器 二、填空题1八进制数 (34.2 )8 的等值二进制数为( )2 ;十进制数 98 的 8421BCD 码为( )8421BCD 。2 . TTL 与非门的多余输入端悬空时,相当于输入() 电平。3 .图15所示电路 中 的最简逻辑表达式为() 。4. 一个 JK 触发器有() 个稳态,它可存储() 位二进制数。5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用() 电路。6. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。表 1 A B F 1 F 2 F 3 0 0 1 1 0 0 1 0 1 1 1 0 0 1 1 1 1 1 0 1 F 1() ;F 2() ;F 3() 。 三、将下列函数化简为最简与或表达式 1. (代数法) 2、 F 2 ( A,B,C,D)=m (0,1,2,4,5,9)+d (7,8,10,11,12,13)(卡诺图法) 四、分析题1、分析如图17所示电路的功能,写出驱动方程、状态方程,写出状态表或状态转换图,说明电路的类型,并判别是同步还是异步电路? 2、试分析同步时序逻辑电路,要求写出各触发器的驱动方程、状态方程,画出完整的状态转换图(按Q3Q2Q1排列)。 3、分析下图由74160构成的计数器为几进制计数器,画出有效状态转换图。 Q0 Q3 Q2 Q1 D0 D3 D2 D1 CP C ET EP 74160 1 1 RDLDCP 1 4、分析逻辑电路,要求写出输出逻辑式、列出真值表、说明其逻辑功能。5、分析如下74LS153数据选择器构成电路的输出逻辑函数式。FABYD0 D1 D2 D 3 A1A06、分析如图所示电路,写出其真值表和最简表达式。 五、画图题1、试说明如图 18所示的用555 定时器构成的电路功能,求出U T+ 、U T- 和U T ,并画出其输出波形。 2、用555定时器及电阻R1、R2和电容C构成一个多谐振荡器电路。画出电路,并写出脉冲周期T的计算公式。VCC DISC VCO GND 555 VO TH 3、图(a)中CP的波形如图(b)所示。要求:(1)写出触发器次态Qn+1的最简函数表达式和Y1、Y2的输出方程。(2)在图(b)中画出Q、Y1和Y2的波形(设Q n=0)图(b)图(a)六、设计题1、试设计一个码检验电路,当输入的四位二进制数 A、B、C、D为8421BCD码时,输出Y为1,否则Y为0。(要求写出设计步骤并画电路图) 2、试用图示3线8线译码器74LS138和必要的门电路产生如下多输出逻

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论