QuartesII全减器实验报告.doc_第1页
QuartesII全减器实验报告.doc_第2页
QuartesII全减器实验报告.doc_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验一 一位二进制全减器设计一、 实验目的1学习一般的数字电路设计;2学习数码管的输出方法;3进一步熟悉Quartes II集成开发软件的使用以及PH-1V型实验装置的使用二、 实验内容与要求采用原理图输入法和文本输入法分别实现,分层设计,底层由半减器和逻辑组成。三、 设计思路半减器真值表如下XYDIFFSUB_OUT0000011110101100一位二进制全减器真值表如下XINYINSUB_INDIFFSUB_OUT0000010010010111100000111011011010011111原理图如下四、 实验程序半减器:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY h_suber IsPORT(X,Y:IN STD_LOGIC;Diff1,s_out1:OUT STD_LOGIC);END ENTITY h_suber;ARCHITECTURE fh1 OF h_suber IsBEGINDiff1=X XOR Y;s_out1=(NOT X)AND Y;END ARCHITECTURE fh1; 或门:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY or2a ISPORT(a,b:IN STD_LOGIC; c:OUT STD_LOGIC);END ENTITY or2a;ARCHITECTURE one OF or2a ISBEGINc=a OR b;END ARCHITECTURE one;五、 实验步骤建立工作库文件夹和编辑设计文件;1)打开quartusII,建立新的工程文件,命名为f_suber保存在E:object。2)新建立一个VHDL文件,输入半减器文本和或门文本,分别保存为h_suber和or2a。3)编译无误后,在File菜单下选择Create下拉菜单里的Creat Symbol选项将两个文件制作成元件。建立顶层原理图文件;1)新建一个Block Diagram文件,2)添加元件,输入输出引脚,并按照原理图连线3)保存文件,命名为f_suber。全程编译,建立波形文件,进行仿真1)在Processing菜单中选择Start Compilation选项进行编译,2)确认无误后,建立一个波形文件,在View菜单下的Utility Window选单下打开Node Finder 窗口,点击list,把对应引脚拉入波形文件中3)在Eide菜单中设定EndTime后,在波形文件中设置输入信号的值,进行仿真仿真图形与真值表对照,之后锁定引脚,并下载到硬件1)将仿真所得到的输出波形与真值表对照,观察是否正确2)在Assignment菜单下打开Pin窗口,进行引脚锁定,其中XINPIN_53,YINPIN_54, SUB_INPIN_55, DIFFPIN_206, SUB_OUTPIN_207。之后再进行编译3)在tool菜单下打开programmer窗口,选择芯片,开始下载。依据真值表,在硬件上测试程序,观察结果。在实验箱上按下对应电平按键,观察LED灯亮灭情况。六、 仿真波形分析 下图为仿真波形: 与真值表对照,无错误七、 硬件测试结果 按下对应的电平按键,根据LED灯的亮灭情况,得到的结果与真值表相符,实验成功。八、 实验心得体会第一次实验,对于仪器还是很不熟悉,通过老师同学悉心的指导,慢慢掌握

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论