计组课后习题及作业.ppt_第1页
计组课后习题及作业.ppt_第2页
计组课后习题及作业.ppt_第3页
计组课后习题及作业.ppt_第4页
计组课后习题及作业.ppt_第5页
已阅读5页,还剩37页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1,第2章练习,1.下列数中最小的数为_。A.(101001)2B.(52)8C.(101001)BCDD.(233)16,C,2.在机器数中,_的零的表示形式是唯一的。A.原码B.补码C.反码D.原码和反码,B,3.一个8位二进制整数,采用补码表示,且由3个“1”和5个“0”组成,则最小值为_。A.127B.32C.125D.3,C,4.若某数x的真值为-0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是_码。A.原B.补C.反D.移,B,5.已知定点小数x的反码为1.x1x2x3,且xa5,a0-a6,a6,15,16,17,18,xy=-1101000101,19,xy=-1101000101,20,7、,xy=1101000101,2019/11/18,21,可编辑,22,xy=1101000101,xy补=01101000101,23,8.x=11000,y=-11111,xy,符号位=01=1去掉符号位后:y补=0011111-y补=1100001x补=0011000,x补0011000,+-y补1100001,1111001,q0=0,q1=1,q2=1,q3=0,0,+-y/4补1111000.01,0000000.11,0,+-y/8补1111100.001,1111100.111,0,+y/16补0000001.1111,1111110.1101,0,q4=0,+y/32补0000000.11111,1111111.11001,0,q5=0,xy=-0.11000余数为-0.00111,24,8用原码阵列除法器计算XY。(2)X=-01011Y=11001,X=-0.01011Y=0.11001,符号位=10=1去掉符号位后:y补=00.11001-y补=11.00111x补=00.01011,x补00.01011,+-y补11.00111,11.10010,q0=0,q1=0,q2=1,q3=1,0,+-y/16补11.111100111,00.000000001,0,q4=1,+-y/32补11.1111100111,11.1111101001,0,q5=0,xy=-0.01110,25,2-4*(-0.101110),.,26,9、(2)X=2-101(-0.010110)Y=2-100(0.010110),(2)x浮=1011,11.101010y浮=1100,00.010110-y浮=1100,11.101010对阶E补=Ex补+-Ey补=1011+0100=1111E=-1x浮=1100,11.110101(0)尾数相加相加11.110101(0)+00.01011000.001011(0)x+y浮=1100,00.001011(0)左规x+y浮=1010,00.1011000 x+y=2-1100.1011Bx-y浮=1100,11.011111(0)x-y=2-100(-0.100001B),相减11.110101(0),+11.101010(0),11.011111(0),27,10、(2313/16)24(-9/16),00011,00100,00111,X浮=00011,0.110100Y浮=00100,1.011100,.,规格化处理:0.111010(1)阶码00110舍入处理:0.111011,结果260.111011,28,10.(2)(2-2*13/32)/(23*15/16),MX/MY=0.011011,规格化MX/MY=0.110110,阶码1010,X/Y=0.110110*2-6,符号位=00=0,29,18、,30,(1)(2)(3)1位地址作芯片选择,第三章作业,2.(1)(2)每个模块要32个DRAM芯片(3)4*32=128片由高位地址2425选模块,31,4.(1)(2)(3)如果选择一个行地址进行刷新,刷新地址为A0-A8,因此这一行上的2048个存储元同时进行刷新,即在8ms内进行512个周期。刷新方式可采用:在8ms中进行512次刷新操作的集中刷新方式,或按8ms/512=15.5us刷新一次的异步刷新方式。,32,8.顺序存储器和交叉存储器连续读出m=8个字的信息总量都是:q=64位*8=512位顺序存储器和交叉存储器连续读出8个字所需的时间分别是:t1=mT=8*100ns=8*10-7s顺序存储器和交叉存储器的带宽分别是:,33,9.cache的命中率cache/主存系统效率e为平均访问时间Ta为,34,第五章作业2、,IRi,35,5.节拍脉冲T1=T3=200ns,T2=400ns,画时序产生器逻辑图,36,6、假设某机器有80条指令,平均每条指令由4条微指令组成,其中有一条取指微指令是所有指令公用的。已知微指令长度为32位,请估算控制存储器容量。,(8031)32/8964B,37,11.(1)假设判别测试字段中每一位作为一个判别标志,那么由于有4个转移条件,故该字段为4位。下地址字段为9位,因为控存容量为512单元。控制字段则是(48-4-9)=35位。,(2),35,4,9,38,13.(1)(2)(3),12345,12345,12345,12345,12345,0t,1,t,2,t,3,t,4,t,5,t,6,t,7,t,8,t,9,123451920,时间T,空间S,WB,MEM,EX,ID,IF,39,3、“A”的ASCII码为41H=1000001b,1的个数为偶数,故校验位为0;“8”的ASCII码为38H=0111000b,1的个数为奇数,故校验位为1。,8、同步通信之所以比异步通信具有较高的传输频率,是因为同步通信_A.不需要应答信号B、总线长度较短C.用一个公共时钟信号进行同步D.各部件存取时间比较接近9、在集中式总线仲裁中,_方式响应时间最快,_方式对_敏感A.菊花链方式B.独立请求方式C.电路故障D.计数器定时查询方式10、采用串行接口进行7位ASCII码传送,带有一位奇校验位、1位起始位和1位停止位,当波特率为9600波特时,字符传送速率为_。A.960B.873C.1371D.48011、系统总线中地址线的功能是_A.选择主存单元地址B.选择进行信息传输的设备C.选择外存地址D.指定主存和I/O设备接口电路的地址,B,A,C,C,A,D,第6章作业,40,12、系统总线中控制线的功能是_A.提供主存、I/O接口设备的控制信号和响应信号B、提供数据信息C.提供时序信号D.提供主存、I/O接口设备的响应信号,A,20.某总线在一个总线周期中并行传送8个字节的信息,假设一个总线周期等于一个总线时钟周期,总线时钟频率为70MHZ,总线带宽是多少?,70*8=560MB/S,41,(1)存储容量(2)最高位密度最低位密度(3)数据传输率(4)平均等待时间,7某磁盘存储器转速为3

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论