数电复习题.doc_第1页
数电复习题.doc_第2页
数电复习题.doc_第3页
数电复习题.doc_第4页
数电复习题.doc_第5页
已阅读5页,还剩8页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数制转换及逻辑代数一、完成下列数制转换(11001)2=( )10; (6AB)16=( )10(46BE.A)16=( )2=( )10(32)10=( )2; (110101.01)2=( )10(132.6)10=( )8421BCD;(32.6)10=( )余3码二、试分别用反演规则和对偶规则写出下列逻辑函数的反函数式和对偶式。1、Y=+CD 2、Y=C3、Y= D 4、Y= AB5、Y=A+ 6、Y=ABC+ 三、用公式法化简为最简与或式:1、Y=C+A 2、Y= C+BC+A C+ABC 3、Y=(A+B) 4、Y=A(C+D)+D+ 5、四、证明利用公式法证明下列等式1、 + +BC+ =+ BC2、AB+BCD+C+C=AB+C3、A+BD+CBE+A+D4、AB+ + A+B=)5、AB(C+D)+D+(A+B)(+)=A+B+D 五、用卡诺图化简函数为最简与-或表达式1、Y(A,B,C,D)=B+C+ +AD2、Y(A,B,C,D)= C+AD+(B+C)+A+ 3、 Y(A,B,C,D)=4、Y(A,B,C,D)=5、 Y(A,B,C,D)=+(5,6,7,13,14,15)6、Y(A,B,C,D)=+(6,14)7、Y(A,B,C,D)=+(3,4,13)8、六、1、逻辑函数的表达方法有:逻辑函数表达式,逻辑图,_,_。2、数字电路可进行_运算,_运算,还能用于_。3、若用二进制代码对48个字符进行编码,则至少需要 位二进制数。4、 要用n位二进制数为N个对象编码,必须满足 。5、逻辑函数进行异或运算时,若“1”的个数为偶数个,“0”的个数为任意个,则运算结果必为 。七、选择题1. 在N进制中,字符N的取值范围为:( )A0 N B1 N C1 N -1 D0 N-12. 下列数中,最大的数是 ( )。A( 65 ) 8 B( 111010 ) 2 C( 57 ) 10 D( 3D ) 163. 二进制数1110111.11转换成十进制数是 ( )A119. 125 B119. 3 C119 . 375 D119.754、数字信号的特点是( )A在时间上和幅值上都是连续的。 B在时间上是离散的,在幅值上是连续的。C在时间上是连续的,在幅值上是离散的。 D在时间上和幅值上都是不连续的。5、下列各门电路符号中,不属于基本门电路的是 ( )6、逻辑函数 ( )AB BA C D 八、判断题1、在时间和幅值上都不连续的信号是数字信号,语音信号不是数字信号。 ( )2、 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。 ( )3、逻辑函数 已是最简与或表达式。 ( )4、 逻辑函数表达式的化简结果是唯一的。 ( )5、异或函数与同或函数在逻辑上互为反函数。 ( )6、 若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。 ( )7、 因为逻辑表达式AB + C = AB + D成立,所以C = D 成立。 ( )8、若两个函数具有相同的真值表,则两个逻辑函数必然相等。 ( )第三章 集成逻辑门电路一、填空题1、集电极开路与非门也称 门。2、 门可以实现线与功能。3、三态门的三个输出状态为 、 和 。二、判断题1. 当TTL与非门的输入端悬空时相当于输入为逻辑1。( )2. 普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。( )3. 三态门的三种状态分别为:高电平、低电平、低阻态。( )4. TTL OC门(集电极开路门)的输出端可以直接相连,实现线与。( )5. TTL三态门常用于实现总线结构。( )6. TTL三态门用于实现总线结构时,在任何时刻允许两个及两个以上的三态门同时工作。( )7.在使用集成逻辑门电路时,对于与非门,闲置端可直接接地,也可以和已用的输入端并联使用。( )8.在使用集成逻辑门电路时,对于或非门,闲置端可直接接地,也可以和已用的输入端并联使用。( )三、选择题1、可以实现线与功能的门电路为 。 ATTL三态门 B. TTL与非门 C. TTL或非门 D. OC门2、CMOS数字集成电路与TTL数字集成电路相比突出的优点是 。A. 微功耗 B.高速度 C.低驱动负载能力 D.电源范围窄3、以下电路中常用于总线应用的有 。A.TSL门(三态门) B.OC门 C.CMOS传输门 D.CMOS与非门4、下面几种逻辑门中,可以用作双向开关的是。ACMOS传输门 B或非门异或门 D. OC门5、下图所示TTL门电路输入与输出之间的逻辑关系正确的是( ) A. Y1= B. Y2= C. Y3=1 D. Y4=0四、写出下列TTL电路的输出表达式。 第四章 集成触发器一、填空题1按逻辑功能分,触发器有 、 、 、 、 五种。2JK触发器的特征方程是 ,它具有 、 、 和 功能。3D触发器的特征方程是 。 4存储8位二进制信息,要 个触发器。 5. 满足特征方程 的触发器称为 。6、设JK边沿触发器的起始状态Q=1 ,若J=1,K=0,经过一个时钟脉冲后,则 。7触发器要有外加触发信号,否则它将维持 状态,因此说触发器具有 功能。二、选择题1、满足特征方程 的触发器称为( ) A. D触发器 B. JK触发器 C. T/触发器 D. T触发器2JK触发器在CP作用下,若状态必须发生翻转,则应使( ) A. J=K=0 B. J=K=1 C. J=0,K=1 D. J=1,K=03. D触发器初态为0,若D=1时,经过一个时钟脉冲后,则为( ) A0 B. 1 C.维持原态 D.翻转4JK触发器要求状态由01,其输入信号应为( ) A. JK=0XB. JK=1X C. JK=X0D. JK=X15. JK边沿触发器,J=1,K=0,经过一个时钟脉冲后,则为( ) A. 0B. 1 C.维持原态 D.翻转6.在下图所示的各电路中,能完成功能的电路是图( )。 A B C 7、右图中,JK触发器构成了 。ARS触发器 BD触发器 CT触发器 DT触发器8、下列各触发器中,图 触发器的输入、输出信号波形图如下图所示。三、判断题1. D触发器在CP作用下,若D=1,其状态保持不变。 ( )2. JK触发器在CP作用下,若J=0, K=1,其状态保持不变。 ( )3. JK触发器在CP作用下,若J=1, K=1,其状态保持不变。 ( )4. JK触发器在CP作用下,若J=0, K=0,则为1。 ( )5. 触发器有两个状态,一个是稳态,一个是暂稳态。( )四、分析画图题1、触发器电路和输入信号D波形如下图所示,试画出在CP作用下Q0、Q1的波形。设初始状态Q0=Q1=0。2、触发器电路如下图所示,设初始状态Q=0,试画出在CP作用下Q、Y的波形。3、触发器电路如下图所示,设初始状态Q0=Q1=0,试画出在CP作用下Q0、Q1的波形。4、试列出下图所示电路的特性表,并说明它是何种功能的触发器。5、触发器电路如下图所示,设初始状态Q0=Q1=0,试画出在CP作用下Q0、Q1的波形。第五章 脉冲产生电路一、填空题1单稳态触发器有 个暂稳态,有 个能够自动保持的稳定状态。2 . 多谐振荡器有 个暂稳态,有 个能够自动保持的稳定状态。3施密特触发器有 个稳定状态。4. 施密特触发器可用于将三角波、正弦波及其它不规则信号变换成 。5. 用555定时器可构成 、 和 。6. 施密特触发器可用于将非矩形脉冲变换成 脉冲。7. 施密特触发器的正向阈值电压和负向阈值电压的差值称为 。8由555定时器构成的施密特触发器中,如在CO端外接直流电压UCO时,回差电压U T= 。9. 555定时器有两个阈值,分别为 和 ,回差电压U T= 。二、判断题1. 单稳态触发器有一个暂稳态,有一个能够自动保持的稳定状态。( )2. 多谐振荡器有一个暂稳态,有一个稳定状态。 ( )3. 施密特触发器有两个稳定状态,没有暂稳态。( )4. 由555定时器构成的施密特触发器中,如在CO端外接直流电压UCO时,回差电压U T= ( )5. 555定时器有两个阈值,分别为和 。 ( )6施密特触发器可将正弦波变换为矩形波。三、分析计算题1、电路如下图所示。试:(1)说出电路名称;(2)计算阈值电压和回差电压;(3)根据输入uI 的波形,画出输出uo的波形。2、电路如下图所示,(1)说出电路名称;(2)电路工作时,输出发光二极管能亮过长时间?(3)说明此电路在使用时对输入触发脉冲的宽度有何要求?(4)若要改变二极管能亮的时间,应改变电路哪些参数? 3、简易触摸开关电路如下图所示,当手摸金属片A时,发光二极管发光。(1)说明此电路的工作原理;(2)若使发光二极管发光时间为20s,试确定电阻R的值。 4、由定时器构成的控制电路如下图所示,当开关A按下时,小灯泡就会发亮一段时间。(1)试分析电路的工作原理;(2)如果R=39kW,开关按下后小灯泡发亮的时间为20s,求C的值。5、电路如下图所示,(1)说出电路名称;(2)试计算多谐振荡器的振荡周期和振荡频率。(2)在4端加什么电平时多谐振荡器停止振荡。第六章 组合逻辑电路题库一、选择题1. 在下列逻辑电路中,不是组合逻辑电路的有( )。 A 译码器 B 编码器 C全加器 D 寄存器2 采用四位比较器(74LS85)对两个四位数比较时,最后比较( )。 A 最高位 B 最低位 C 次高位 D 次低位3要实现多输入、单输出逻辑函数,应选 ( )。 A 数据选择器 B 数据分配器 C 译码器 D 编码器4一个有n位地址码的数据选择器,它的数据输入端有 ( )。 A 2n个 B 2n- 1个 C 2n 1个 D n 个5要用n 位二进制数为N 个对象编码,必须满足( )。 A N = 2n B N 2n C N 2n D N = n6. 组合逻辑电路( )。 A 有记忆功能 B 无记忆功能 C 有时有,有时没有 D 要根据电路确定二、判断题1. 表示逻辑函数的逻辑表达式与真值表是等价的。( )2. 两个逻辑电路的逻辑函数表达式不一样,这两个电路的逻辑功能就不一样。( )3. 非优先编码器的输入请求编码的信号之间是互相排斥的。( )4. 优先编码器的输入请求编码的信号级别一般是下标号大的级别高。( )5.一个四位数比较器进行数值比较时,只有四位数全部比较完才能产生比较结果。( )三、填空题1. 2n选1数据选择器,它有( )位地址码,有( )个输出端。2. 描述组合逻辑电路逻辑功能的方法主要有( )、( )、( )、( )。3. 在优先编码器中,是优先级别( )的编码起排斥优先级别( )的。4. 一个3/8译码器,它的译码输入端有( )个,输出端信号有( )个。5. 数字电路中,任意时刻的输出信号只与该时刻的输入有关,而与该信号作用之前的原来状态无关的电路属( )。6. 驱动共阳极七段数码管的译码器的输出电平为( )有效,驱动共阴极七段数码管的译码器的输出电平为( )有效。7. 四路数据分配器有( )个数据输入端, ( )个地址端, ( )个输出端。8. 只考虑两个一位二进制数的相加而不考虑来自低位进位数的运算电路称为( )。9. 一个多位的串行进位加法器,最低位的进位输入端应( )。四、计算分析题1. 设计一个三变量奇校验电路,即当输入有奇数个1时,输出为1,否则输出为0。要求:(1)列出真值表;(2)写出简化逻辑式;(3)画出用最少门实现的逻辑图。2. 设计一个三变量表决器,用与非门实现。3设计一个一位二进制全加器。4. 在一个射击游戏中,射手可打三枪,一枪打鸟,一枪打鸡,一枪打兔子,规则是命中不少于两枪者获奖。 试用与非门设计一个判别得奖电路。5. 有一个火灾报警系统,设有烟感,温感和紫外光感三种不同类型的火灾探测器,为了防止误报警,只有当其中两种或两种以上探测器发出探测信号时,报警系统才产生报警信号,试用与非门设计该报警信号电路,要求写全分析步骤。7. 试用译码器74138实现下列逻辑函数(1)(2)8. 图示4选1数据选择器电路中,当AB=00、01、10、11时,Y的为何值?10. 试用8选1数据选择器74151和适当的门电路实现下列逻辑函数(1) (2) (5)(3) (4)11、列出图示8选1路数据选择器电路的真值表,说明电路的功能。第七章 时序逻辑电路一、填空题1、计数器按计数制度分有: 计数器、 计数器和 计数器。2、3位二进制加法计数器最多能累计 个脉冲,若要记录12个脉冲需要 个触发器。3、一个4位二进制加法计数器其初始状态为1000,输入第8个脉冲后,其状态为 ,若输入第16个脉冲后,其状态为 。4、移位寄存器的主要功能是 和 。5、n位寄存器可以存放 位二进制数。6、4位移位寄存器可构成 进制环形计数器,至多可构成 进制扭环计数器。7、对于四位D触发器组成的单向移位寄存器,四位串行输入数码全部输入寄存器并采用串行全部输出,所需移位脉冲的数量为 。8、对于四位D触发器组成的单向移位寄存器,四位串行输入数码全部输入寄存器并采用并行输出,所需移位脉冲的数量为 。9、移位寄存器既可以 输出,又可以 输出。二、分析、设计题1、分析下图所示电路是模几计数器,画出状态转换图。2、试用CT74LS290的异步置0构成以下进制计数器。(1)7进制(2)九进制 (3)24进制 (4)48进制3、试用CT74LS161的异步置0和同步置数功能构成以下进制计数器。(1)10进制(2)12进制 (3)24进制 (4)48进制4、试用CT74LS161设计一个10进制计数器,其计数状态在00111100之间循环。5、试用集成二进制同步计数器CT74LS161的同步置数功能设计一个13进制计数器。第八章 ADC和DAC一、填空题1一个十位A/D转换器,其分辨率是 ( )。2. 一般来说,A/D转换需经( )、( )、量化、编码四步才能完成。3. 一般来说,A/D转换需经采样、保持、( )、( )四步才能完成。4. 在A/D转换中,输入模拟信号中最高频率是10kHz,则最低采样频率是 ( )。5. A/D转换器是将 ( ) 转换为 ( )。将数字量转换为模拟量,采用 ( ) 转换器 。6. 对于D/A转换器,其转换位数越多,转换精度会越 ( ) 。二、选择题1. 想选一个中等速度,价格低廉的A/D转换器,下面符合条件的是( )。A 逐次逼近型 B 双积分型 C 并联比较型 D 不能确定2. 下列A/D转换器类型中,相同转换位数转换速度最高的是( )。A 并联比较型 B 逐次逼近型 C 双积分型 D 不能确定3. 四位权电阻DAC和四位R2R倒T型DAC在参数一样的条件下分辨率( )。A 一样大 B 前者大于后者 C 后者大于前者 D 不确定三、判断题1. A/D转换的分辨率是指输出数字量中只有最低有效位为1时所需的模拟电压输入值。( )2. 在A/D转换过程中量化误差是可以避免的。( )3. D/A转换器的建立时间等于数字信号由全零变全1或由全1变全0所需要的时间。( )4. 由于R-2R 倒T 型D/A转换器自身的优点,其应用比权电阻DAC广泛。( )5. D/A转换器的转换精度等于D/A转换器的分辨率。( )四、计算题1对于一个8位的逐次逼近型A/D转换器,时钟频率为1MHZ时,试问完成一次转换所需要的时间是多少?2 一个R-2R 倒T 型D/A 转换器可分辨0.0025v电压, 其满刻度输出电压为9.9976V,求该转换器至少是多少位。3. 已知R-2R 倒T 型D/A转换器,已知其最小输出电压为5mV, 满刻度输出电压为10V,计算该D/A转换器的分辨率。4. 8位R-2R 倒T 型D/A 转换器,已知参考电压VREF =6V,RF=R,计算输入数字为00000001、

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论