开题报告-基于MUX结构的温度计码解码器设计.doc_第1页
开题报告-基于MUX结构的温度计码解码器设计.doc_第2页
开题报告-基于MUX结构的温度计码解码器设计.doc_第3页
开题报告-基于MUX结构的温度计码解码器设计.doc_第4页
开题报告-基于MUX结构的温度计码解码器设计.doc_第5页
已阅读5页,还剩1页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

毕业设计开题报告课题:基于MUX结构的温度计码解码器设计专业电气工程及其自动化学生姓名 班级Z电气111学号指导教师专业系主任撰写日期2015.3. 6电气工程学院课题名称:基于MUX结构的温度计码解码器设计课题类型: () 应用型 ( ) 研究型1. 本课题的意义 短时测量在高能物理实验、雷达、激光和声纳测距、通信测囊、遥感成像等方面都得到广泛应用。比如:超声波流量仪、 离能物理翻核物理、各种手持/机载或露定式的高精度激光测距仪、激光雷 达、激光扫描仪、CDMA无线蜂窝系统无线定位、超声波密度仪、超声波厚度仪、涡轮增压器的传速测试仪、张力计、磁致伸缩传感器、飞行时闻谱仪器、天文的时间间隔观测、频率和相位信号分析。时间数字转换器在短时测量中得到高度应用,时间数字转换器是一个高精度达到皮秒级的时间间隔测量单元。测量原理是基于通过逻辑门的延迟时间。尽管它对于温度和电压变化很敏感,但是通过适当的控制和校准方法可以将通过逻辑门的延迟作为高精度时间间隔测量的基准。现代化的CMOS技术使单次测量的精确度最高可达10皮秒(相当于100GHz)。 最受欢迎的数字测量电路的统计数据特征允许通过平均的方式使精度达到飞秒级。因为FPGA具有成本低,在线可编程,延时链资源丰富的优点,所以使用FPGA可以实现不同精度要求的TDC。基于MUX结构的解码器通过构建多重通道,减少资源消耗,提高了解码器的工作频率,实现了连续测量。2. 课题的基本内容: 基于FPGA的时间数字转换器在确保待测信号s到达延时链输入端的传输延时和系统时钟clk到达寄存器时钟脚的传输延时一致的情况下,经过延时链的s信号上升沿(下降沿)跳变被寄存器锁存后的输出温度计码。用编码器找出0,1跳变的点在哪,并用VHDL语言进行编程。3. 课题的研究方法、技术路线、设计(研究)方案: 1.首先查找相关资料,然后学会使用VHDL语言进行编程,然后通过掌握的Quartus II与ModelSim对编写的程序进行仿真调试。 2.学习MUX相关原理 VHDL编程 仿真调试 3.学习温度计码的原理,设计程序结构,软件实现并进行仿真4. 课题的效果预测解码误差率降到1,编码时间小于4ns,单周期内可完成,系统输入温度计码,输出二进制码,解码器最大工作频率400MHz。 5. 毕业设计(论文)进度计划起讫日期工 作 内 容备 注3月8日3月28日毕业实习以及毕业设计的前期工作,完成中文文献摘要、英文文献翻译、实习报告和设计的开题报告3月29日4月4日进行开题陈述和答辩,设计正式开题4月5日4月25日Quartus II与ModelSim软件的熟悉4月26日5月2日温度计码的MUX结构解码器工作原理5月3日5月23日用VHDL语言实现5月24日6月6日仿真调试与优化6月7日6月20日撰写毕业设计说明书,准备毕业答辩6月21日6月27日完成毕业答辩以及

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论