




免费预览已结束,剩余14页可下载查看
下载本文档
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
第一章:概述l 计算机时钟脉冲的频率称为( 主频 ),它的倒数称为( 时钟周期 )。l 冯. 诺依曼原理是基于( 程序存储 )和( 程序控制 )。l 计算机中的总线包括( 地址总线 )、( 数据总线 )和( 控制总线 )。l CPU有( 运算器 )、( 控制器 )、( 寄存器 )和( 接口单元 )。l 计算机硬件系统由( CPU )、( 存储器 )和( I/O接口 )组成。l 计算机系统由( 硬件 )系统和( 软件 )系统两大部分组成。l CPU的字长与( 数据线宽度 )有关;寻址空间与( 地址线宽度 )有关。l 若CPU的数据线宽度为8位,则它的字长为( 8 )位;地址线宽度为16位,则它的寻址空间为( 64K )。l 计算机语言分为( 机器 )语言、( 汇编 )语言和( 高级 )语言。l 计算机软件分为( 系统 )软件和( 应用 )软件两大类。l 将源程序翻译为目标程序的语言处理程序有( 汇编 )程序、( 解释 )程序和( 编译 )程序。l 指令通常包含( 操作码 )和( 操作数 )两部分;不同功能指令的有序集合称为( 程序 )。l 正数的原、反、补码( 相同 );负数的原、反、补码( 不同 )。l 十进制数 17的二进制数表示为( 00010001B )。l 十六进制数 17H的二进制数表示为( 00010111B )。l 十进制符号数 +5在计算机中的8位二进制补码表示为( 00000101 )。l 十进制符号数 -5在计算机中的8位二进制补码表示为( 11111011 )。l 机内符号数01111000的真值为( +120 );机内符号数 11111000的真值为( -8 )。l 计算机处理小数有( 定点 )表示法和( 浮点 )表示法。l 在小数的定点表示中有( 纯小数 )表示和( 纯整数 )表示。l 基本ASCII码为( 7 )位编码,共( 128 )个码值;含( 32 )个控制码和( 94 )个符号码。 l 字符A的ASCII码值为41H;字符a的ASCII码值为( 61H );字符B的ASCII码值为( 42H )。l 十进制数89的二进制表示为( 01011001 );十六进制表示为( 59H )。l 十六进制数7BH的十进制数表示为( 124 );二进制表示为( 01111011B )。l 8位无符号二进制数的表值范围为( 0255 );16位无符号二进制数的表值范围为( 065535 )。l 8位有符号二进制数的原码表值范围为( -127+127 );反码表值范围为( -127+127 );补码表值范围为( -128+127 )。l 8位有符号二进制数为正数时, 符号位b7为( 0 );为负数时, 符号位b7为( 1 )。l 汉字编码方案中,“啊” 字的区位码是1601,它的国标码是( 90H、81H );机内码是( B0H、A1H )。 第二章:微处理器与体系结构l 某存储器单元的实际地址为2BC60H,若该存储器单元所在段首地址为2AF0H,则该存储器单元的段内偏移地址为( 0D60H )。l PC/XT微机开机时,第一条执行的指令存放地址为( FFFF0H )。l 8086CPU复位后,寄存器CS中的值为( FFFFH )、IP中的值为( 0000H )、DS中的值为( 0000H )。l 8086执行部件EU中的控制单元从( 指令队列缓冲器 )中取指令。l 8086总线接口部件BIU中的指令队列缓冲器经总线从( 存储器 )中取指令。l 一数据类型为字的数据8BF0H存放在存储器偶地址单元处,完成16位数据读取需总线周期数为( 1个 )。l 一数据类型为字的数据8BF0H存放在存储器奇地址单元处,完成16位数据读取需总线周期数为( 2个 )。l 三态门有三种输出状态,即高电平、低电平和( 高阻态 )。 l 从地址/数据复用线中分离出地址信息需用( 锁存器 )芯片。l 8086CPU复位后,寄存器中的值进入初始状态,问此时(CS)=( FFFFH )、(IP)=( 0000H )、(DS)=( 0000H )。l 8086CPU中有8个16位通用寄存器,它们是( AX )、( BX )、( CX )、( DX )、( SP )、( BP )、( SI )、和( DI )。l 8086CPU中有8个8位通用寄存器,它们是( AH )、( AL )、( BH )、( BL )、( CH )、( CL )、( DH )、和( DL )。l 8086CPU中有4个16位段寄存器,它们是( CS )、( DS )、( ES )、和( SS )。l 8086CPU的标志寄存器中有3个控制标志位,符号是( IF )、( DF )、( TF );有6个状态标志位,符号是( CF )、( OF )、( AF )、( ZF )、( SF )、( PF )。l 8086CPU响应可屏蔽中断的条件是( IF = 1 )。l 若单步调试程序时,应设定控制标志TF为( 1 )。l 状态标志OF用于( 有符号数 )的( 溢出 )标志。l 状态标志CF用于( 无符号数 )加法的( 进位 )标志或减法的( 借位 )标志。l 状态标志AF又称为( 辅助进位 )标志。l 当运算结果为0时,状态标志ZF的值为( 1 )。l 状态标志SF仅能用于( 有符号数 )的运算中。l 8086CPU将1MB存储器空间分为( 若干个 )段,每段存储量不超过( 64KB )。l 实际地址又称为( 物理 )地址,用( 20 )位二进制或( 5 )位十六进制表示;逻辑地址由( 段首 )地址和( 段内偏移 )地址构成,均用( 16 )位二进制表示。l 控制线DT/R用于控制( 双向缓冲器 )的方向有效端;/DEL用于控制( 双向缓冲器 )的片选有效端。l 当INTR端输入一个( 高 )电平时,( 可屏蔽中断 )获得了中断请求。l 当NMI端输入一个( 上升沿 )触发时,( 非屏蔽中断 )获得了中断请求。l 8086CPU由( 执行 )单元EU和( 总线接口 )单元BIU两部分组成。l 在8086CPU 的EU 单元中,运算器 ALU 除完成算术运算及逻辑运算外,还可完成( 16位偏移地址 )运算。l 在8086CPU 的BIU单元中,地址加法器的入口数据是( 16 )位,出口数据是( 20 )位。l 8086CPU和8088CPU的片内数据线为( 16 )位;8086CPU的片外数据线为( 16 )位;8088CPU的片外数据线为( 8 )位。l 8086CPU的指令队列由( 6 )个8位的移位寄存器组成;8088CPU的指令队列由( 4 )个8位的移位寄存器组成。l 指令队列的作用是( 存放译码器将要译码的指令 )。l 8086CPU采用指令流水线结构的特点是( 提高CPU执行速度 )。l 32位地址5890H:3200H表示的实际址址为( 5BB00H )。l 8086CPU的1MB存储空间由( 奇 )库和( 偶 )库组成,每个库的最大容量为( 512KB );控制线/BHE控制( 奇 )库的有效;地址线A0控制( 偶 )库的有效。l 若控制线/BHE = 0、地址线A0 = 0,可完成( 16 )位数据操作;若。控制线 /BHE = 1、地址线A0 = 0,可完成( 低8 )位数据操作。l 8086CPU从存储器单元中读取数据时,控制线/RD应输出( 低 )电平、/WR应输出( 高 )电平;8086CPU向存储器单元中写入数据时,控制线/RD应输出( 高 )电平、/WR应输出( 低 )电平。l 计算机中存储器按( 字节 )组织,即每个存储单元含( 8 )个二进制位。l 堆栈操作应满足( 前进后出 )的原则;指令队列应满足( 前进先出 )的原则。l 堆栈操作中,SP总是指向堆栈的( 堆顶 )。l CPU寻址外设有( 独立编址 )和( 统一编址 )两种方式,8086CPU采用( 独立编址 )。l 8086CPU寻址外设为独立编址方式,使用专门的指令为( IN )和( OUT )。l I/O端口与存储器统一编址的主要优点是( 不需要专用控制线判别 )。l I/O端口与存储器独立编址的主要优点是( I/O端口不占用存储器单元 )。l 8086CPU地址/数据线复用线在( T1 )时刻分离地址线,此时8086CPU控制线ALE应输出( 高 )电平。l 当存储器的读取时间大于CPU的读出时间时,8086CPU根据控制线READY的状态,应在周期( T3与T4 )间插入( 等待 )周期。l 若8086CPU工作于最小工作方式,控制线MN/MX应接( 高 )电平;若8086CPU工作于最大工作方式,控制线MN/MX应接( 低 )电平。l 当8086CPU向存储器写数据时,控制线DT/R应输出( 高 )电平;当8086CPU从存储器读数据时,控制线DT/R应输出( 低 )电平。l 规则字既应从存储器的( 偶 )地址存放( 字以上 )数据;非规则字既应从存储器的( 奇 )地址存放( 字以上 )数据。l 8086CPU可访问( 64K )个I/O字节端口;( 32K )个I/O字端口。l 在数据传送时,DMA方式与中断方式比较,主要优点是( 数据传送速度快 )。l 差错控制法中常用奇偶校验码和CRC校验码,在每一字节的末尾增加1比特的是 ( 奇偶校验码 )。l 8086CPU中,设堆栈段寄存器(SS)=2000H;堆栈栈顶指针寄存器(SP)=0100H,执行指令PUSH SP后,(SP)=( 00FEH );栈顶的物理地址是( 200FEH )。l 8088CPU的片内数据线为( 16 )条,片外数据线为( 8 )条。l 8086CPU的片内数据线为( 16 )条,片外数据线为( 16 )条。l 若CPU的地址总线宽度为 N ,则可寻址( 2N )个存储器单元。l 8086工作于最小工作模式时,控制总线由( CPU本身 )产生,工作于最大工作模式时,控制总线由( 总线控制器8288 )产生。l CPU不同功能的控制线具有传送( 方向 )和控制( 电平 )的特征。l 从地址/数据复用线中分离出地址信息需用逻辑芯片( 锁存器 )。l 地址/数据复用线中的双向数据传送需用逻辑芯片( 双向缓冲器 )。l 8086CPU的控制线ALE接逻辑芯片锁存器的( 锁存触发有效 )端。l 8086CPU的控制线/DEL接逻辑芯片双向缓冲器的( 片选有效 )端。l 8086CPU的控制线DT/R接逻辑芯片双向缓冲器的( 方向控制 )端。l 8086CPU采用指令流水线结构的特点是为了提高( CPU执行速度 )。第三章:80X86指令系统l 在寄存器寻址操作时,操作数在( 寄存器 )中;在立即数寻址操作时,操作数在( 代码段 )中。l 存储器寻址中所用的间址寄存器有( BX )、( BP )、( SI )和( DI )。l 指令 MOV AX,BX的隐含段是( DS );MOV AL,BP的隐含段是( SS )。l 执行MOV指令时,控制线M/IO输出电位为( 高电平 );执行OUT指令时,控制线M/IO输出电位为( 低电平 )。l 若寄存器(AL)= 47H,(BL)= 9AH,完成(AL)+(BL)(BL)功能的指令为( ADD BL,AL ),执行完该指令后,(AL)=( 47H ),(BL)=( E1H ),CF =( 0 )。l 若寄存器(AL)= 0FFH,(BL)= 02H,完成(AL)+(BL)(AL)功能的指令为( ADD AL,BL ),执行完该指令后,(BL)=( 02H ),(AL)=( 01H ),CF =( 1 )。l 要使指令 ADD和ADC功能一样,应使( CF = 0 )。l 符号数和无符号数使用( 相同 )的加减法指令;使用( 不同 )的乘除法指令。l 组合BCD码即一字节含( 两个 )BCD码;非组合BCD码即一字节含( 一个 )BCD码。l 组合BCD码加法调整指令是( DAA );非组合BCD码加法调整指令是( AAA )。l 十进制数57的组合BCD码表示为( 57H );7的非组合BCD码表示为( 07H )。l 两个组合BCD码56H加77H,和在AL中,执行DAA指令完成加( 66H )调整。l 两个组合BCD码13H加36H,和在AL中,执行DAA指令完成加( 00H )调整。l 指令 MUL BYTE PTRBX 的功能为( AX = ALBX )。l 指令 MUL WORD PTRBX 的功能为( DX、AX = AXBX )。l 执行指令 DIV BL后,商存放在( AL )中;余存放在( AH )中。l 执行指令 DIV BX后,商存放在( AX )中;余存放在( DX )中。l 若寄存器(AL)= 47H,执行指令CBW后,寄存器(AX)=( 0047H )。l 若寄存器(AL)= 9AH,执行指令CBW后,寄存器(AX)=( FF9AH )。l 若寄存器(AX)= 89H,执行指令CWD后,寄存器(DX)=( FFFFH )。l 与指令LEA AX,BUF 功能相同的指令为( MOV AX,OFFSET BUF )。l 指令AAM对积进行调整,指令AAD对( 被除数 )进行调整。l 指令MUL和AAM的使用顺序为先( MUL ),后( AAM )。l 指令DIV和AAD的使用顺序为先( AAD ),后( DIV )。l 指令 AND具有位( 清0 )的功能;指令 OR具有位( 置1 )的功能。l 与指SHL AL,1相同功能的指令是( SAL AL,1 )。l 逻辑右移指令SHR的高位补0;算术右移指令SAR的高位补( 符号 )。l JMP SHORT LABEL是( 段内短 )转移指令,操作数是8位相对量,转移范围为( -128 +127)。l JMP NEAR LABEL是( 段内近 )转移指令,操作数是16位相对量,转移范围为( -32768 +32767 )。l JMP FAR LABEL是( 段间远 )转移指令,操作数是32位目标地址量,16位目标地址偏移量送寄存器( IP );16位目标地址段基地送寄存器( CS )。l JMP WORD PTR BX 是( 段内间接 )转移指令;JMP DWORD PTR BX 是( 段间间接 )转移指令。l 若DS段偏移地址2000H开始存放4个字节数据30H、40H、50H、60H,执行指令JMP WORD PTR2000H 后,CS =( 不变 ),IP =( 4030H )执行指令JMP DWORD PTR2000H 后,CS =( 6050H ),IP =(4030H )。l 字符串操作时,源数据块存放在( DS )段,目的数据块存放在( ES )段;源块的指针存放在寄存器( SI )中,目的块的指针存放在寄存器( DI )中。l 字符串操作时用增址传送数据块时,控制标志DF =( 0 ),减址传送数据块时,控制标志DF =( 1 )。l 若MAIN为定义的远过程,当执行指令CALL MAIN时保护的断点是( CS当前 )和( IP当前 )。若MAIN为定义的近过程,当执行指令CALL MAIN时保护的断点仅是( IP当前 )。l 与两条指令 DEC CX、JNZ AG功能相同的一条指令是( LOOP AG )。l 将寄存器AL中的低4位清0高4位不变的指令是( AND AL,0F0H )。l 将寄存器AL中的低4位置1高4位不变的指令是( OR AL,0FH )。l 将寄存器AL中的数左移1位的指令是( SHL AL,1 )。l PC/XT机提供( 256 )个中断类型码,中断服务程序的入口地址存放在存储器空间的( 00000H )至( 003FFH )中。l 中断相量表地址 00040H中存放了中断类型码( 10H )的中服程序的入口地址。l 执行指令INT 21H时,中断服务程序入口的IP值应从存储器地址( 00084H)中获得;CS值应从存储器地址( 00086H)中获得。l 指令IRET恢复现场的顺序是( IP )、( CS )和( F )。l 执行指令 LEA BX,BUFF后,BX中存放的是( BUFF表示的偏移地址值 );执行指令 MOV BX,BUFF后,BX中存放的是( 符号地址BUFF存放的字数据 )。l 串重复操作前缀 REP的功能是当( CX = 0 )时退出串重复操作。l IN、OUT指令的长格式要求I/O端口地址值为( 8 )位;短格式要求I/O端口地址值为( 16 )位。l 8086从I/O端口地址20H输入字节数据的指令是( IN AL,20H )。l 8086向I/O端口地址2000H输出字数据的指令是( MOV DX,2000H )及( OUT DX,AX )。l 指令CLC的功能是( CF = 0 );STC的功能是( CF = 1 )。l NOP是空操作指令,不执行任何操作仅占用( 执行时间 )。 第四章:宏汇编语言程序设计l 将指令助记符翻译为指令机器码的过程称为( 汇编 )。l 汇编程序的功能是输入扩展名为ASM的( 汇编源程序 )文件,输出扩展名为OBJ的( 目标代码 )文件和扩展名为LST的( 列表 )文件。l 汇编源程序中的保留字类型有( 寄存器名 )、( 标志名 )、( 指令助记符 )、( 伪指令符 )和( 运算符 )。l 汇编源程序中, FAH是( 变量 );0FAH是( 常量 )。l 汇编源程序中,ABC和 abc 是意义( 相同 )的标识符。l 汇编源程序中,( 指令 )前的标号应加冒号;( 伪指令 )前的标号不加冒号。l 汇编源程序经汇编后,( 指令助记符 )将翻译为机器码;( 伪指令符 )将不会翻译为机器码。l 变量具有( 段基址 )属性、( 偏移量地址 )属性和( 数据类型 )属性。l 汇编源程序中,BUF + 4是( 表达式 );BX + 4 是( 寻址方式 )。l 段定义伪指令是( SEGMENT );段说明伪指令是( ASSUME )。l 过程定义伪指令是( PROC );宏定义伪指令是( MACRO )。l ENDS是( 段 )定义结束伪指令;ENDP是( 过程 )定义结束伪指令;ENDM是( 宏 )定义结束伪指令。l 宏调用在( 源程序汇编 )时完成;过程调用在( 执行程序执行 )时完成。l 要返回符号地址的段基址属性应使用( SEG )运算符;要返回符号地址的段内偏移地址属性应使用( OFFSET )运算符;要返回符号地址的数据类型属性应使用( TYPE )运算符。l 定义字节类型变量的伪指令是( DB );定义字类型变量的伪指令是( DW )。l 说明字节类型的伪指令是( BYTE );说明字类型的伪指令是( WORD )。l 执行顺序程序语句时,指令指针IP的值会( 自动加1 );执行条程序语句时,指令指针IP的值根据条件而( 跳变 )。l 在先循环后判断的循环结构中,一般判断( CX )寄存器中的值是否为0。l 执行指令MOV AL,80H+90H后,(AL)=( 10H )、CF = ( 0 )。l 执行指令MOV AL,NOT 0FFH后,(AL)=( 00H )。l 执行指令MOV AL,2 LT 5后,(AL)=( FFH )。l 与指令 MOV AL,LOW BX功能相同的指令是( MOV AL,BL )。l 若BUF为字节类型变量,完成指令MOV AX,( WORD ) PTR BUF。l 指令 AND AL,BL OR 0FFH中,( AND )是指令助记符;( OR )是运算符;( BL OR 0FFH )是表达式。l 伪指令END的功能是( 结束汇编 )。l 伪指令ENDS的功能是( 结束段定义 )。l 伪指令ENDP的功能是( 结束过程定义 )。l 伪指令ENDM的功能是( 结束宏定义 )。l 指令 MUL BYTE PTRBX中,( MUL )是指令助记符;( BYTE )是伪指令;( PTR )是运算符;( BYTE PTRBX )是表达式。l 调用过程时,入口参数和出口参数传递的方法有,通过( 寄存器 )传递参数;通过( 存储器 )传递参数;通过( 堆栈 )传递参数。l 21H的DOS功能调用的应用过程为,将功能号送寄存器( AH );取入口参数;执行( INT 21H )指令;获得出口参数。l INT 21H中断的功能号为01H,它的出口参数送寄存器( AL )。l INT 21H中断的功能号为02H,它的入口参数送寄存器( DL )。第五章:存储器l 磁盘是直接存储器,磁带是( 顺序 )存储器。l 半导体存储器的主要性能指标是( 存储容量 )、( 存取时间 )和( 功耗 )。l 计算机系统中,内存使用( 半导体材料 )存储器,外存使用( 磁材料 )和( 光材料 )存储器。l RAM称为( 随机存取存储器 ),是英文( Random Acess Memory )的缩写。l ROM称为( 只读存储器 ),是英文( Read Only Memory )的缩写。l SRAM称为( 静态存储器 ),每个存储位由( 6 )个场效应管组成。l DRAM称为( 动态存储器 ),每个存储位由( 1 )个场效应管加电容组成。l 相对而言,SRAM比DRAM的集成度( 低 );外围电路更( 简单 )。l DRAM用电容保持信息,由于电容的漏电DRAM需要( 定时刷新 )电路。l PROM称为( 一次编程 )ROM;EPROM称为( 光擦除多次编程 )ROM;EEPROM称为( 电擦除多次编程 )ROM。l 存储容量可用( 存储位 )容量和( 存储字节 )容量表示。l 存储芯片6116的字节容量是2KB,它的位容量是( 16 )Kb。l 存储容量1KB =( 1024 )B;1MB =( 1024 )KB。l 用存储芯片2114(10244)构成1KB的存储系统需( 2 )片2114,此时需要扩展( 位线 )。l 用存储芯片6116(20488)构成4KB的存储系统需( 2 )片6116,此时需要扩展( 字线 )。l 在内存储器的组织中,可将CPU的全部地址线分为存储器单元寻址所需的( 片内 )地址线和存储器芯片片选所需的( 片选 )地址线。l 存储芯片2114(10244)的片内地址线为( A0 A9 )。l 存储芯片6116(20488)的片内地址线为( A0 A10 )l 外部存储器中的磁盘,光盘,磁带,速度最慢的是( 磁带 )。l 存储器组织中,存储器芯片片选控制的方法有( 线选 )法、( 部分译码 )法和( 全译码 )法。l 存储器组织中使用部分译码时,若片选地址线中有N条未用,则存储单元的重叠地址有( 2N )个。l 80386的地址总线具有4GB实际寻址空间和( 64 )TB虚拟空间。l 某CPU的地址总线为16条,则最大可寻址空间为( 64K );用2K4的SRAM构成按字节编址的最大存储容量需( 64 )片SRAM。l 高速缓存Cache中存放的只是主存中一部分内容的( 映射 )。l Pentium 微处理器有三种工作模式,即( 实地址模式 )、保护地址模式和( 虚拟8086模式 )。l PC机中,高速缓存Cache是由( SRAM )存储器芯片构成。l PC机中,内存条每字节增加1位用于校验,采用的是( 奇偶 )校验技术。l 80X86CPU采用虚拟存储器的目的是( 提高内存的寻址能力 )。l 当前微机的存储系统分为三级,即( Cache )、( 主存 )和( 外存 )。l 保护模式下,80286CPU的虚拟空间为1GB,实际地址空间为( 16MB )。 第六章:微机接口基础l CPU与外设间的信息传送方式有( 程控方式 )、( 中断方式 )和( DMA方式 )。l CPU与外设进行信息传递方式有( 无条件程序控制 )方式;( 有条件程序控制 )方式;( 中断控制 )和方式( DMA控制 )方式。l 所谓计算机的I/O是指( 主机与外设交换信息 )的通信。l 计算机系统中外设不直接与CPU进行信息交换,而是通过( I/O接口 )来进行信息交换;CPU与外设间的交换信息实际上是对( I/O端口 )的读写操作。l 计算机系统中一个I/O接口中必须要有( 数据 )端口,可根据需要选用( 控制 )和( 状态 )端口。l 8086 CPU最多可访问( 64K )个I/O字节端口和( 32K )个I/O字端口。l 若某输入外设的I/O接中的状态端口地址为60H,要将状态信息输入到8086CPU的指令是( IN AL,60H )。l 若某输出外设的I/O接中的数据端口地址为100H,要将字节数据从8086CPU输出到外设的指令是( MOV DX,100H )和( OUT DX,AL )。l 数据的并行I/O方式是以( 字节或字 )为单位进行传送;数据的串行I/O方式是以( 位 )为单位进行传送。l 在计算机系统中若存储器单元和I/O端口统一编址时有共同的寻址( 空间 ),可使用相同的( 指令 )。l PC系统为存储器、I/O( 独立 )编址,从存储器单元20H向AL传数的指令是( MOV AL,20H );从I/O端口20H向AL传数的指令是( IN AL,20H )。l 在计算机系统中若存储器单元和I/O端口独立编址时需CPU提供不同的( 指令 )。l 当8086控制线( M/IO )输出低电平时指令完成( I/O )操作。l 在查询传送方式下,CPU与外设传送数据信息前必顺先查询( 状态 )。l 若AL中的b5位为状态查询位,查询该状态位的指令为( TEST AL,00100000 )。l 若查询状态位为高有效, 低重查需用的条件转移指为( JNZ )。l 若查询状态位为低有效, 低重查需用的条件转移指为( JZ )。第七章:中断l 当8086的可屏蔽中断INTR引脚输入( 高电平 )时获得中断请求。l 当8086的非屏蔽中断NMI引脚输入( 上升沿脉冲 )时获得中断请求。l 响应可屏蔽中断INTR的条件是控制标志IF=( 1 )。l PC/XT系统响应NMI中断时的中断类型码为( 02H )。l PC/XT系统响应INTR中断时的中断类型码为( 08H )至( 0FH )。l 8086系统响应中断应保护的现场和断点顺序为( F )、( CS )、( IP )。l 指令IRET恢复现场和断点顺序为( IP )、( CS )、( F )。l 8086系统进入中服程序后,控制标志IF=( 0 )、TF=( 0 )。l 8086CPU的中断向量表共( 1024 )个字节,每( 4 )字节存放一个中断服务程序的入口地址,一共可存放( 256 )个中断服务程序的入口地址,较高地址的两字节存放中断服务程序的入口地址的( CS ),较低地址的两字节存放中断服务程序的入口地址的( IP )。l 8086系统中中断号 16H 的中断向量表地址的首址为( 00058H )。l 8086系统中的中断向量表首址00064H对应的中断类型码是( 21H )。l 8086的内部中断、INTR中断、NMI中断的优先序为( 内部中断 )、( NMI中断 )、( INTR中断 )。l 若INTR、NMI同时中断请求,8086应先响应( NMI )。l 中断优先权管理的方法有( 软件查询法 )、( 硬件菊花链法 )和( 专用芯片法 )。l 在软件查询法中断优先权管理中,各中断源的优先权是( 固定不变 )。l 中断嵌套的条件是新中断源的级别( 高于 )当前中断源。l PC系统中,在可屏蔽中断的第( 2 )个/INTA响应周期传送中类型码。l 在80486系统中,内部中断称为( 异常 )。l 在80486系统中,外部可屏蔽中断源的数量为( 15 )个。第八章:系统总线与接口技术l 微机系统内,按信息传输的范围不同,有( 片内 )总线、( 片间 )总线、( 内 )总线和( 外 )总线。l 通常微计算机的系统总线有( 内部总线 ) 和( 外部总线 )两种。l 标准PC/XT总线有( 62 )个信号线引脚,它有( 8 )位数据线和( 20 )位地址线。l 在标准PC/XT总线的基础上扩充而成的是( ISA )总线,它有( 16 )位数据线和( 24 )位地址线,它的信号线引脚数为( 62 )加( 36 )。l ISA总线的地址线和数据线是( 分离的 );PCI总线的地址线和数据线是( 复用的 )。l 在PC系统中,若ISA信号AEN为低电平时,表明系统工作在( 非DMA )方式。l 串行通信协议分为( 异步通信协议 )和( 同步通信协议 )。l 串行异步通信协议的传输效率( 低于 )串行同步通信协议的传输效率。l 并行通信为( 数据的所有位同时传送 );串行通信为( 数据的所有位逐位顺序传送 )。l 在串行通信中,计算机中的数据经( 并串 )转换送出,外设的数据经( 串并 )转换送入计算机。l 在异步通信时,发送端和接收端之间( 允许没有 )共同的时钟;在同步通信时,发送端和接数端之间( 必须使用 )共同的时钟。l 在异步通信时,发送端和接收端的波特率设置应( 相同或接近 )。l 串行通信有三种连接方式,即( 单工方式 )、( 半双工方式 )和( 全双工方式 )。l 串行通信中的调制是将( 数字信号转换为模拟信号 ),解调是将( 模拟信号转换为数字信号 )。l RS232串行异步通信协议比RS485串行异步通信协议的传输距离( 近 )。l 一个USB系统可分为四部分,即( USB主机 )、( USB设备 )、( USB HUB )和( USB互连 )。l USB总线的电缆有4根导线,分别是2根( 信号 )线和2根( 电源 )线。第九章:微机接口芯片及应用l 接口芯片按编程性分类可分为( 可编程接口 )芯片和( 不可编程接口 )芯片。l 接口芯片按与外设数据的传送方式分为( 并行接口 )芯片和( 串行接口 )芯片。l 8255有多种工作方式,其中A口有( 3 )种工作方式,B口有( 2 )种工作方式,C口有( 1 )种工作方式。l 8255与8086相连接时若写控制字地址是2006H,C口的读写地址是( 2004H )。l 8255的方式0即( 基本输入输出 );方式1即( 选通输入输出 );方式2即( 双向数据传送 )。l 当8255的A口方式1输入,B口方式1输入时,C口中位( PC6 )和( PC7 )可单独使用。l 当8255的A口方式1输出,B口方式1输出时,C口中位( PC4 )和( PC5 )可单独使用。l 若8255的A口为工作方式2,B口可
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- T/CI 196-2023医疗知识图谱构建技术要求
- T/SHEPEA 004-2024110 kV户内型GIS安装工程监理规范
- 2025年环保行业绿色能源市场前景研究报告
- 2025年电子产品行业物联网技术应用前景报告
- 常德市2025湖南常德市西洞庭管理区事业单位招聘现场笔试历年参考题库附带答案详解
- 2025年汽车行业智能驾驶汽车市场前景研究报告
- 压力容器制造与安全培训课件
- 国家事业单位招聘2025中国水权交易所招聘第二轮考试笔试历年参考题库附带答案详解
- 云南省2025云南保山市生态环境工程评估中心招聘(6人)笔试历年参考题库附带答案详解
- 2025贵州六枝特区国源(集团)有限责任公司招聘20人笔试参考题库附带答案详解
- 大模型概念、技术与应用实践 课件 第6章 智能体
- 舞蹈基础教学舞蹈基础知识科普培训PPT教学课件
- 安全教育7不要离家出走
- 最新鲁科版四年级上册英语Unit 4《Lesson 1 Its spring》课件
- 工程项目质量管理手册范本
- 养老机构入住老人服药记录表模板
- 家谱模板,树形图(绝对精品,一目了然)
- 决策分析管理运筹学课件
- 新能源汽车技术完整版课件
- T∕CAME 27-2021 医院物流传输系统设计与施工规范
- PFMEA密封圈范例
评论
0/150
提交评论