




免费预览已结束,剩余30页可下载查看
下载本文档
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
74系列芯片标准数字电路资料-功能大全 一74系列芯片标准数字电路资料-功能大全二。74系列芯片资料三74HC/LS/HCT/F系列芯片的区别四逻辑电平介绍TTL,CMOS 五74HC244与245作用与区别 六74芯片分类总汇 一74系列芯片标准数字电路资料-功能大全7400 TTL 2输入端四与非门7401 TTL 集电极开路2输入端四与非门7402 TTL 2输入端四或非门7403 TTL 集电极开路2输入端四与非门7404 TTL 六反相器7405 TTL 集电极开路六反相器7406 TTL 集电极开路六反相高压驱动器7407 TTL 集电极开路六正相高压驱动器 7408 TTL 2输入端四与门7409 TTL 集电极开路2输入端四与门 7410 TTL 3输入端3与非门74107 TTL 带清除主从双J-K触发器74109 TTL 带预置清除正触发双J-K触发器7411 TTL 3输入端3与门74112 TTL 带预置清除负触发双J-K触发器7412 TTL 开路输出3输入端三与非门74121 TTL 单稳态多谐振荡器74122 TTL 可再触发单稳态多谐振荡器74123 TTL 双可再触发单稳态多谐振荡器74125 TTL 三态输出高有效四总线缓冲门74126 TTL 三态输出低有效四总线缓冲门7413 TTL 4输入端双与非施密特触发器74132 TTL 2输入端四与非施密特触发器74133 TTL 13输入端与非门74136 TTL 四异或门74138 TTL 3-8线译码器/复工器74139 TTL 双2-4线译码器/复工器7414 TTL 六反相施密特触发器74145 TTL BCD十进制译码/驱动器7415 TTL 开路输出3输入端三与门74150 TTL 16选1数据选择/多路开关74151 TTL 8选1数据选择器74153 TTL 双4选1数据选择器74154 TTL 4线16线译码器74155 TTL 图腾柱输出译码器/分配器74156 TTL 开路输出译码器/分配器74157 TTL 同相输出四2选1数据选择器74158 TTL 反相输出四2选1数据选择器7416 TTL 开路输出六反相缓冲/驱动器74160 TTL 可预置BCD异步清除计数器74161 TTL 可予制四位二进制异步清除计数器74162 TTL 可预置BCD同步清除计数器74163 TTL 可予制四位二进制同步清除计数器74164 TTL 八位串行入/并行输出移位寄存器74165 TTL 八位并行入/串行输出移位寄存器74166 TTL 八位并入/串出移位寄存器74169 TTL 二进制四位加/减同步计数器7417 TTL 开路输出六同相缓冲/驱动器74170 TTL 开路输出44寄存器堆74173 TTL 三态输出四位D型寄存器74174 TTL 带公共时钟和复位六D触发器74175 TTL 带公共时钟和复位四D触发器74180 TTL 9位奇数/偶数发生器/校验器74181 TTL 算术逻辑单元/函数发生器74185 TTL 二进制BCD代码转换器74190 TTL BCD同步加/减计数器74191 TTL 二进制同步可逆计数器74192 TTL 可预置BCD双时钟可逆计数器74193 TTL 可预置四位二进制双时钟可逆计数器74194 TTL 四位双向通用移位寄存器74195 TTL 四位并行通道移位寄存器74196 TTL 十进制/二-十进制可预置计数锁存器74197 TTL 二进制可预置锁存器/计数器7420 TTL 4输入端双与非门7421 TTL 4输入端双与门7422 TTL 开路输出4输入端双与非门74221 TTL 双/单稳态多谐振荡器74240 TTL 八反相三态缓冲器/线驱动器74241 TTL 八同相三态缓冲器/线驱动器74243 TTL 四同相三态总线收发器74244 TTL 八同相三态缓冲器/线驱动器74245 TTL 八同相三态总线收发器74247 TTL BCD7段15V输出译码/驱动器74248 TTL BCD7段译码/升压输出驱动器74249 TTL BCD7段译码/开路输出驱动器74251 TTL 三态输出8选1数据选择器/复工器74253 TTL 三态输出双4选1数据选择器/复工器74256 TTL 双四位可寻址锁存器74257 TTL 三态原码四2选1数据选择器/复工器74258 TTL 三态反码四2选1数据选择器/复工器74259 TTL 八位可寻址锁存器/3-8线译码器7426 TTL 2输入端高压接口四与非门74260 TTL 5输入端双或非门74266 TTL 2输入端四异或非门7427 TTL 3输入端三或非门74273 TTL 带公共时钟复位八D触发器74279 TTL 四图腾柱输出S-R锁存器7428 TTL 2输入端四或非门缓冲器74283 TTL 4位二进制全加器74290 TTL 二/五分频十进制计数器74293 TTL 二/八分频四位二进制计数器74295 TTL 四位双向通用移位寄存器74298 TTL 四2输入多路带存贮开关74299 TTL 三态输出八位通用移位寄存器7430 TTL 8输入端与非门7432 TTL 2输入端四或门74322 TTL 带符号扩展端八位移位寄存器74323 TTL 三态输出八位双向移位/存贮寄存器7433 TTL 开路输出2输入端四或非缓冲器74347 TTL BCD7段译码器/驱动器74352 TTL 双4选1数据选择器/复工器74353 TTL 三态输出双4选1数据选择器/复工器74365 TTL 门使能输入三态输出六同相线驱动器74365 TTL 门使能输入三态输出六同相线驱动器74366 TTL 门使能输入三态输出六反相线驱动器74367 TTL 4/2线使能输入三态六同相线驱动器74368 TTL 4/2线使能输入三态六反相线驱动器7437 TTL 开路输出2输入端四与非缓冲器74373 TTL 三态同相八D锁存器74374 TTL 三态反相八D锁存器74375 TTL 4位双稳态锁存器74377 TTL 单边输出公共使能八D锁存器74378 TTL 单边输出公共使能六D锁存器74379 TTL 双边输出公共使能四D锁存器7438 TTL 开路输出2输入端四与非缓冲器74380 TTL 多功能八进制寄存器7439 TTL 开路输出2输入端四与非缓冲器74390 TTL 双十进制计数器74393 TTL 双四位二进制计数器7440 TTL 4输入端双与非缓冲器7442 TTL BCD十进制代码转换器74352 TTL 双4选1数据选择器/复工器74353 TTL 三态输出双4选1数据选择器/复工器74365 TTL 门使能输入三态输出六同相线驱动器74366 TTL 门使能输入三态输出六反相线驱动器74367 TTL 4/2线使能输入三态六同相线驱动器74368 TTL 4/2线使能输入三态六反相线驱动器7437 TTL 开路输出2输入端四与非缓冲器74373 TTL 三态同相八D锁存器74374 TTL 三态反相八D锁存器74375 TTL 4位双稳态锁存器74377 TTL 单边输出公共使能八D锁存器74378 TTL 单边输出公共使能六D锁存器74379 TTL 双边输出公共使能四D锁存器7438 TTL 开路输出2输入端四与非缓冲器74380 TTL 多功能八进制寄存器7439 TTL 开路输出2输入端四与非缓冲器74390 TTL 双十进制计数器74393 TTL 双四位二进制计数器7440 TTL 4输入端双与非缓冲器7442 TTL BCD十进制代码转换器74447 TTL BCD7段译码器/驱动器7445 TTL BCD十进制代码转换/驱动器74450 TTL 16:1多路转接复用器多工器74451 TTL 双8:1多路转接复用器多工器74453 TTL 四4:1多路转接复用器多工器7446 TTL BCD7段低有效译码/驱动器74460 TTL 十位比较器74461 TTL 八进制计数器74465 TTL 三态同相2与使能端八总线缓冲器74466 TTL 三态反相2与使能八总线缓冲器74467 TTL 三态同相2使能端八总线缓冲器74468 TTL 三态反相2使能端八总线缓冲器74469 TTL 八位双向计数器7447 TTL BCD7段高有效译码/驱动器7448 TTL BCD7段译码器/内部上拉输出驱动74490 TTL 双十进制计数器74491 TTL 十位计数器74498 TTL 八进制移位寄存器7450 TTL 2-3/2-2输入端双与或非门74502 TTL 八位逐次逼近寄存器74503 TTL 八位逐次逼近寄存器7451 TTL 2-3/2-2输入端双与或非门74533 TTL 三态反相八D锁存器 74534 TTL 三态反相八D锁存器7454 TTL 四路输入与或非门74540 TTL 八位三态反相输出总线缓冲器7455 TTL 4输入端二路输入与或非门74563 TTL 八位三态反相输出触发器74564 TTL 八位三态反相输出D触发器74573 TTL 八位三态输出触发器74574 TTL 八位三态输出D触发器74645 TTL 三态输出八同相总线传送接收器74670 TTL 三态输出44寄存器堆7473 TTL 带清除负触发双J-K触发器7474 TTL 带置位复位正触发双D触发器7476 TTL 带预置清除双J-K触发器7483 TTL 四位二进制快速进位全加器7485 TTL 四位数字比较器7486 TTL 2输入端四异或门7490 TTL 可二/五分频十进制计数器7493 TTL 可二/八分频二进制计数器7495 TTL 四位并行输入输出移位寄存器7497 TTL 6位同步二进制乘法器 二。74系列芯片资料 反相器 驱动器 LS04 LS05 LS06 LS07 LS125 LS240 LS244 LS245与门 与非门 LS00 LS08 LS10 LS11 LS20 LS21 LS27 LS30 LS38 或门 或非门 与或非门 LS02 LS32 LS51 LS64 LS65 异或门 比较器 LS86 译码器 LS138 LS139寄存器 LS74 LS175 LS373反相器:Vcc 6A 6Y 5A 5Y 4A 4Y 六非门 74LS04 六非门(OC门) 74LS05_ 14 13 12 11 10 9 8 六非门(OC高压输出) 74LS06Y = A ) 1 2 3 4 5 6 71A 1Y 2A 2Y 3A 3Y GND驱动器:Vcc 6A 6Y 5A 5Y 4A 4Y14 13 12 11 10 9 8Y = A ) 六驱动器(OC高压输出) 74LS07 1 2 3 4 5 6 71A 1Y 2A 2Y 3A 3Y GNDVcc -4C 4A 4Y -3C 3A 3Y_ 14 13 12 11 10 9 8Y =A C ) 四总线三态门 74LS125 1 2 3 4 5 6 7-1C 1A 1Y -2C 2A 2Y GNDVcc -G B1 B2 B3 B4 B8 B6 B7 B8 8位总线驱动器 74LS24520 19 18 17 16 15 14 13 12 11) DIR=1 A=B 1 2 3 4 5 6 7 8 9 10 DIR=0 B=ADIR A1 A2 A3 A4 A5 A6 A7 A8 GND页首 非门,驱动器 与门,与非门 或门,或非门 异或门,比较器 译码器 寄存器 正逻辑与门,与非门:Vcc 4B 4A 4Y 3B 3A 3Y14 13 12 11 10 9 8Y = AB ) 2输入四正与门 74LS08 1 2 3 4 5 6 71A 1B 1Y 2A 2B 2Y GNDVcc 4B 4A 4Y 3B 3A 3Y_ 14 13 12 11 10 9 8Y = AB ) 2输入四正与非门 74LS00 1 2 3 4 5 6 71A 1B 1Y 2A 2B 2Y GNDVcc 1C 1Y 3C 3B 3A 3Y_ 14 13 12 11 10 9 8Y = ABC ) 3输入三正与非门 74LS10 1 2 3 4 5 6 71A 1B 2A 2B 2C 2Y GNDVcc H G Y14 13 12 11 10 9 8) 8输入与非门 74LS30 1 2 3 4 5 6 7 _ Y = ABCDEFGHA B C D E F GND页首 非门,驱动器 与门,与非门 或门,或非门 异或门,比较器 译码器 寄存器 正逻辑或门,或非门:Vcc 4B 4A 4Y 3B 3A 3Y 2输入四或门 74LS3214 13 12 11 10 9 8) Y = A B 1 2 3 4 5 6 71A 1B 1Y 2A 2B 2Y GNDVcc 4Y 4B 4A 3Y 3B 3A 2输入四或非门 74LS0214 13 12 11 10 9 8 _) Y = A B 1 2 3 4 5 6 71Y 1A 1B 2Y 2A 2B GNDVcc 2Y 2B 2A 2D 2E 1F 双与或非门 74S5114 13 12 11 10 9 8 _) 2Y = AB DE 1 2 3 4 5 6 7 _ 1Y = ABC DEF1Y 1A 1B 1C 1D 1E GNDVcc D C B K J Y 4-2-3-2与或非门 74S64 74S65(OC门)14 13 12 11 10 9 8 _) Y = ABCD EF GHI JK 1 2 3 4 5 6 7A E F G H I GND页首 非门,驱动器 与门,与非门 或门,或非门 异或门,比较器 译码器 寄存器 2输入四异或门 74LS86Vcc 4B 4A 4Y 3Y 3B 3A14 13 12 11 10 9 8) _ _ 1 2 3 4 5 6 7 Y=AB AB1A 1B 1Y 2Y 2A 2B GND8*2输入比较器 74LS688_Vcc Y B8 A8 B7 A7 B6 A6 B5 A5 8*2输入比较器 74LS68820 19 18 17 16 15 14 13 12 11) 1 2 3 4 5 6 7 8 9 10 CE A1 B1 A2 B2 A3 B3 A4 B4 GND_Y=A1B1 A2B2 A3B3 A4B4 A5B5 A6B6 A7B7 A8B8页首 非门,驱动器 与门,与非门 或门,或非门 异或门,比较器 译码器 寄存器 3-8译码器 74LS138Vcc -Y0 -Y1 -Y2 -Y3 -Y4 -Y5 -Y6 _ _ _ _ _ _ _ _ _ _ _ _ Y0=A B C Y1=A B C Y2=A B C Y3=A B C16 15 14 13 12 11 10 9 ) _ _ _ _ _ _ _ _ 1 2 3 4 5 6 7 8 Y4=A B C Y5=A B C Y6=A B C Y7=A B CA B C -CS0 -CS1 CS2 -Y7 GND双2-4译码器 74LS139Vcc -2G 2A 2B -Y0 -Y1 -Y2 -Y3 _ _ _ _ _ _ _ _ Y0=2A 2B Y1=2A 2B Y2=2A 2B Y3=2A 2B16 15 14 13 12 11 10 9 ) _ _ _ _ _ _ _ _ 1 2 3 4 5 6 7 8 Y0=1A 1B Y1=1A 1B Y2=1A 1B Y3=1A 1B-1G 1A 1B -Y0 -Y1 -Y2 -Y3 GND8*2输入比较器 74LS688_Vcc Y B8 A8 B7 A7 B6 A6 B5 A5 8*2输入比较器 74LS68820 19 18 17 16 15 14 13 12 11) 1 2 3 4 5 6 7 8 9 10 CE A1 B1 A2 B2 A3 B3 A4 B4 GND_Y=A1B1 A2B2 A3B3 A4B4 A5B5 A6B6 A7B7 A8B8寄存器:Vcc 2CR 2D 2Ck 2St 2Q -2Q 双D触发器 74LS74 14 13 12 11 10 9 8 ) 1 2 3 4 5 6 71Cr 1D 1Ck 1St 1Q -1Q GNDVcc 8Q 8D 7D 7Q 6Q 6D 5D 5Q ALE 8位锁存器 74LS373 20 19 18 17 16 15 14 13 12 11) 1 2 3 4 5 6 7 8 9 10-OE 1Q 1D 2D 2Q 3Q 3D 4D 4Q GND 三74HC/LS/HCT/F系列芯片的区别 1、 LS是低功耗肖特基,HC是高速COMS。LS的速度比HC略快。HCT输入输出与LS兼容,但是功耗低;F是高速肖特基电路;2、 LS是TTL电平,HC是COMS电平。3、 LS输入开路为高电平,HC输入不允许开路, hc 一般都要求有上下拉电阻来确定输入端无效时的电平。LS 却没有这个要求4、 LS输出下拉强上拉弱,HC上拉下拉相同。5、 工作电压不同,LS只能用5V,而HC一般为2V到6V;6、 电平不同。LS是TTL电平,其低电平和高电平分别为0.8和V2.4,而CMOS在工作电压为5V时分别为0.3V和3.6V,所以CMOS可以驱动TTL,但反过来是不行的7、 驱动能力不同,LS一般高电平的驱动能力为5mA,低电平为20mA;而CMOS的高低电平均为5mA;8、 CMOS器件抗静电能力差,易发生栓锁问题,所以CMOS的输入脚不能直接接电源。 四逻辑电平介绍TTL,CMOS 逻辑电平简介TTL电平: 输出高电平2.4V,输出低电平=2.0V,输入低电平=0.8V,噪声容限是0.4V。 2,CMOS电平: 1逻辑电平电压接近于电源电压,0逻辑电平接近于0V。而且具有很宽的噪声容限。3,电平转换电路: 因为TTL和COMS的高低电平的值不一样(ttl 5vcmos 3.3v),所以互相连接时需要电平的转换:就是用两个电阻对电平分压,没有什么高深的东西。哈哈4,OC门,即集电极开路门电路,OD门,即漏极开路门电路,必须外界上拉电阻和电源才能将开关电平作为高低电平用。否则它一般只作为开关大电压和大电流负载,所以又叫做驱动门电路。5,TTL和COMS电路比较: 1)TTL电路是电流控制器件,而coms电路是电压控制器件。 2)TTL电路的速度快,传输延迟时间短(5-10ns),但是功耗大。COMS电路的速度慢,传输延迟时间长(25-50ns),但功耗低。COMS电路本身的功耗与输入信号的脉冲频率有关,频率越高,芯片集越热,这是正常现象。 TTL和CMOS的逻辑电平关系图21:TTL和CMOS的逻辑电平图 上图为5V TTL逻辑电平、5V CMOS逻辑电平、LVTTL逻辑电平和LVCMOS逻辑电平的示意图。 5V TTL逻辑电平和5V CMOS逻辑电平是很通用的逻辑电平,注意他们的输入输出电平差别较大,在互连时要特别注意。 另外5V CMOS器件的逻辑电平参数与供电电压有一定关系,一般情况下,VohVcc-0.2V,Vih0.7Vcc;Vol0. 1V,Vil0.3Vcc;噪声容限较TTL电平高。 JEDEC组织在定义3. 3V的逻辑电平标准时,定义了LVTTL和LVCMOS逻辑电平标准。 LVTTL逻辑电平标准的输入输出电平与5V TTL逻辑电平标准的输入输出电平很接近,从而给它们之间的互连带来了方便。 LVTTL逻辑电平定义的工作电压范围是3.03.6V。 LVCM OS逻辑电平标准是从5V CMOS逻辑电平关注移植过来的,所以它的Vih、Vil和Voh、Vo l与工作电压有关,其值如上图所示。LVCMOS逻辑电平定义的工作电压范围是2.73.6V。 5V的CMOS逻辑器件工作于3.3V时,其输入输出逻辑电平即为LVCMOS逻辑电平,它的Vih大约为0.7VCC2.31V左右,由于此电平与LVTTL的Vo h(2.4V)之间的电压差太小,使逻辑器件工作不稳定性增加,所以一般不推荐使用5V CMOS器件工作于3.3V电压的工作方式。由于相同的原因,使用LVCMOS输入电平参数的3.3V 逻辑器件也很少。 JEDEC组织为了加强在3.3V上各种逻辑器件的互连和3.3V 与5V逻辑器件的互连,在参考LVCMOS和LVTTL逻辑电平标准的基础上,又定义了一种标准,其名称即为3.3V逻辑电平标准,其参数如下: 图22:低电压逻辑电平标准 从上图可以看出,3.3V逻辑电平标准的参数其实和LVTTL逻辑电平标准的参数差别不大,只是它定义的Vol可以很低(0.2V),另外,它还定义了其Voh最高可以到VCC-0.2V,所以3.3V逻辑电平标准可以包容LVCMOS的输出电平。在实际使用当中,对LVTTL标准和3.3V逻辑电平标准并不太区分,某些地方用LVTTL电平标准来替代3. 3V逻辑电平标准,一般是可以的。 JEDEC组织还定义了2.5V逻辑电平标准,如上图所示。另外,还有一种2.5V CMOS逻辑电平标准,它与上图的2.5V逻辑电平标准差别不大,可兼容。 低电压的逻辑电平还有1.8V、1.5V、1.2V的逻辑电平。 、TTL和CMOS逻辑器件逻辑器件的分类方法有很多,下面以逻辑器件的功能、工艺特点和逻辑电平等方法来进行简单描述。 :TTL和CMO S器件的功能分类按功能进行划分,逻辑器件可以大概分为以下几类: 门电路和反相器、选择器、译码器、计数器、寄存器、触发器、锁存器、缓冲驱动器、收发器、总线开关、背板驱动器等。 1:门电路和反相器 逻辑门主要有与门74X08、与非门74X0 0、或门74X32、或非门74X02、异或门74X86、反相器74X04等。 2:选择器 选择器主要有2-1、4-1、8-1选择器74X157、74X153、74X151等。 3: 编/译码器 编/译码器主要有2/4、3/8和4/16译码器74X139、 74X138、74X154等。 4:计数器 计数器主要有同步计数器74 X161和异步计数器74X393等。 5:寄存器 寄存器主要有串-并移位寄存器74X164和并-串寄存器74X165等。 6:触发器 触发器主要有J-K触发器、带三态的D触发器74X374、不带三态的D触发器74X74、施密特触发器等。 7:锁存器 锁存器主要有D型锁存器74X373、寻址锁存器74X25 9等。 8:缓冲驱动器 缓冲驱动器主要有带反向的缓冲驱动器74X24 0和不带反向的缓冲驱动器74X244等。 9:收发器 收发器主要有寄存器收发器74X543、通用收发器74X245、总线收发器等。 10:总线开关 总线开关主要包括总线交换和通用总线器件等。 11:背板驱动器 背板驱动器主要包括TTL或LVTTL电平与GTL/GTL+(GTLP)或BTL之间的电平转换器件。 :TTL和CMOS逻辑器件的工艺分类特点按工艺特点进行划分,逻辑器件可以分为Bipolar、CMOS、BiCMOS等工艺,其中包括器件系列有: Bi polar(双极)工艺的器件有: TTL、S、LS、AS、F、ALS。 CMOS工艺的器件有: HC、HCT、CD40000、ACL、FCT、LVC、LV、CBT、ALVC、AHC、AH CT、CBTLV、AVC、GTLP。 BiCMOS工艺的器件有: BCT、ABT、LVT、ALV T。 :TTL和CMOS逻辑器件的电平分类特点TTL和CMOS的电平主要有以下几种:5VTTL、5VCMOS(Vih0.7*Vcc,Vil0.3*Vcc)、3. 3V电平、2.5V电平等。 5V的逻辑器件 5V器件包含TTL、S、LS、 ALS、AS、HCT、HC、BCT、74F、ACT、AC、AHCT、AHC、ABT等系列器件 3.3V及以下的逻辑器件 包含LV的和V 系列及AHC和AC系列,主要有L V、AHC、AC、ALB、LVC、ALVC、LVT等系列器件。 具体情况可以参考下图: 图31:TI公司的逻辑器件示例图 :包含特殊功能的逻辑器件A总线保持功能(Bus hold) 由内部反馈电路保持输入端最后的确定状态,防止因输入端浮空的不确定而导致器件振荡自激损坏;输入端无需外接上拉或下拉电阻,节省PCB空间,降低了器件成本开销和功耗,见图63。ABT、LVT、ALVC、ALVCH、 ALVTH、LVC、GTL系列器件有此功能。 命名特征为附加了“H& rdquo;如:74ABTH16244。 图32:总线保持功能图 图33:串行阻尼电阻图 B串联阻尼电阻(series damping res istors) 输出端加入串联阻尼电阻可以限流,有助于降低信号上冲/下冲噪声,消除线路振铃,改善信号质量。如图64所示。具有此特征的ABT、LVC、LVT、ALVC系列器件在命名中加入了“2”或“R”以示区别,如ABT 162245,ALVCHR162245。对于单向驱动器件,串联电阻加在其输出端,命名如SN74LVC2244;对于双向的收发器件,串联电阻加在两边的输出端,命名如SN74LVCR224 5。 C上电/掉电三态(PU3S,Power up/power down 3-state) 即热拔插性能。上电/掉电时器件输出端为三态,Vcc阀值为2.1V;应用于热拔插器件/板卡产品,确保拔插状态时输出数据的完整性。多数ABT、LVC、LVT、LVTH系列器件有此特征。 DABT 器件(Advanced BiCMOS Technology) 结合了CMOS器件(如HC/HCT、LV/LVC、ALVC、AHC/AHCT)的高输入阻抗特性和双极性器件(Bipolar,如TTL、LS、AS、ALS)输出驱动能力强的特点。包括ABT、L VT、ALVT等系列器件,应用于低电压,低静态功耗环境。 EVcc/GND对称分布 16位Widebus器件的重要特征,对称配置引脚,有利于改善噪声性能。AHC /AHCT、AVT、AC/ACT、CBT、LVT、ALVC、LVC、ALB系列 16位Widebus器件有此特征。 F分离轨器件(Split-rail) 即双电源器件,具有两种电源输入引脚VccA和VccB,可分别接5V或3 .3V电源电压。如ALVC164245、LVC4245等,命名特征为附加了&ld quo;4”。逻辑器件的使用指南1:多余不用输入管脚的处理 在多数情况下,集成电路芯片的管脚不会全部被使用。例如74ABT16244系列器件最多可以使用16路I/O管脚,但实际上通常不会全部使用,这样就会存在悬空端子。所有数字逻辑器件的无用端子必须连接到一个高电平或低电平,以防止电流漂移(具有总线保持功能的器件无需处理不用输入管脚)。究竟上拉还是下拉由实际器件在何种方式下功耗最低确定。 244、16244经测试在接高电平时静态功耗较小,而接地时静态功耗较大,故建议其无用端子处理以通过电阻接电源为好,电阻值推荐为110K。 2:选择板内驱动器件的驱动能力,速度,不能盲目追求大驱动能力和高速的器件,应该选择能够满足设计要求,同时有一定的余量的器件,这样可以减少信号过冲,改善信号质量。 并且在设计时必须考虑信号匹配。 3:在对驱动能力和速度要求较高的场合,如高速总线型信号线,可使用ABT、LVT系列。板间接口选择ABT16244/2 45或LVTH16244/245,并在母板两端匹配,在不影响速度的条件下与母板接口尽量串阻,以抑制过冲、保护器件,典型电阻值为10- 200左右,另外,也可以使用并接二级管来进行处理,效果也不错,如1N4148等(抗冲击较好)。 4:在总线达到产生传输线效应的长度后,应考虑对传输线进行匹配,一般采用的方式有始端匹配、终端匹配等。 始端匹配是在芯片的输出端串接电阻,目的是防止信号畸变和地弹反射,特别当总线要透过接插件时,尤其须做始端匹配。 内部带串联阻尼电阻的器件相当于始端匹配,由于其阻值固定,无法根据实际情况进行调整,在多数场合对于改善信号质量收效不大,故此不建议推荐使用。始端匹配推荐电阻值为1051 ,在实际使用中可根据 IBIS模型模拟仿真确定其具体值。 由于终端匹配网络加重了总线负载,所以不应该因为匹配而使Buffer的实际驱动电流大于驱动器件所能提供的最大Source、 Sink电流值。 应选择正确的终端匹配网络,使总线即使在没有任何驱动源时,其线电压仍能保持在稳定的高电平。 5:要注意高速驱动器件的电源滤波。如ABT、L VT系列芯片在布线时,建议在芯片的四组电源引脚附近分别接0.1 或0.01 电容。 6:可编程器件任何电源引脚、地线引脚均不能悬空;在每个可编程器件的电源和地间要并接0.1uF的去耦电容,去耦电容尽量靠近电源引脚,并与地形成尽可能小的环路。 7:收发总线需有上拉电阻或上下拉电阻,保证总线浮空时能处于一个有效电平,以减小功耗和干扰。 8:373/374/273等器件为工作可靠,锁存时钟输入建议串入10200欧电阻。 9:时钟、复位等引脚输入往往要求较高电平,必要时可上拉电阻。 10:注意不同系列器件是否有带电插拔功能及应用设计中的注意事项,在设计带电插拔电路时请参考公司的单板带电插拔设计规范。 11:注意电平接口的兼容性。 选用器件时要注意电平信号类型,对于有不同逻辑电平互连的情况,请遵守本规范的相应的章节的具体要求。 12 : 在器件工作过程中,为保证器件安全运行,器件引脚上的电压及电流应严格控制在器件手册指定的范围内。逻辑器件的工作电压不要超出它所允许的范围。 13:逻辑器件的输入信号不要超过它所能允许的电压输入范围,不然可能会导致芯片性能下降甚至损坏逻辑器件。 14:对开关量输入应串电阻,以避免过压损坏。 15 :对于带有缓冲器的器件不要用于线性电路,如放大器。 、TTL、CMOS器件的互连:器件的互连总则在公司产品的某些单板上,有时需要在某些逻辑电平的器件之间进行互连。在不同逻辑电平器件之间进行互连时主要考虑以下几点: 1:电平关系,必须保证在各自的电平范围内工作,否则,不能满足正常逻辑功能,严重时会烧毁芯片。 2:驱动能力,必须根据器件的特性参数仔细考虑,计算和试验,否则很可能造成隐患,在电源波动,受到干扰时系统就会崩溃。 3:时延特性,在高速信号进行逻辑电平转换时,会带来较大的延时,设计时一定要充分考虑其容限。 4:选用电平转换逻辑芯片时应慎重考虑,反复对比。通常逻辑电平转换芯片为通用转换芯片,可靠性高,设计方便,简化了电路,但对于具体的设计电路一定要考虑以上三种情况,合理选用。 对于数字电路来说,各种器件所需的输入电流、输出驱动电流不同,为了驱动大电流器件、远距离传输、同时驱动多个器件,都需要审查电流驱动能力:输出电流应大于负载所需输入电流;另一方面,TTL、CMOS、ECL等输入、输出电平标准不一致,同时采用上述多种器件时应考虑电平之间的转换问题。 我们在电路设计中经常遇到不同的逻辑电平之间的互连,不同的互连方法对电路造成以下影响: 对逻辑电平的影响。应保证合格的噪声容限(VohminVihmin0.4V,VilmaxVolmax 0.4V),并且输出电压不超过输入电压允许范围。 &middo t;对上升/下降时间的影响。应保证Tplh和Tphl满足电路时序关系的要求和EMC的要求。 对电压过冲的影响。过冲不应超出器件允许电压绝对最大值,否则有可能导致器件损坏。 TTL和CMOS的逻辑电平关系如下图所示: 图41: TTL和CMOS的逻辑电平关系图 图42:低电压逻辑电平标准 3.3V的逻辑电平标准如前面所述有三种,实际的3.3V TTL/CMOS逻辑器件的输入电平参数一般都使用LVTT L或3.3V逻辑电平标准(一般很少使用LVCMOS输入电平),输出电平参数在小电流负载时高低电平可分别接近电源电压和地电平(类似LVCMOS输出电平),在大电流负载时输出电平参数则接近 LVTTL电平参数,所以输出电平参数也可归入3.3V逻辑电平,另外,一些公司的手册中将其归纳如LVTTL的输出逻辑电平,也可以。 在下面讨论逻辑电平的互连时,对3.3V TTL /CMOS的逻辑电平,我们就指的是3.3V逻辑电平或LVTTL逻辑电平。 常用的TTL和CMOS逻辑电平分类有:5V TTL、5V CMOS、3.3V TT L/CMOS、3.3V/5V Tol.、和OC/OD门。 其中: 3.3V/5V Tol.是指输入是3.3V逻辑电平,但可以忍受5V电压的信号输入。 3.3V TTL/CMOS逻辑电平表示不能输入5V信号的逻辑电平,否则会出问题。 注意某些5V的CMOS逻辑器件,它也可以工作于3.3V的电压,但它与真正的3.3V器件(是LVTTL逻辑电平)不同,比如其VIH是2.31V(0.73.3V,工作于3.3V)(其实是LVCMOS逻辑输入电平),而不是2.0V,因而与真正的3.3V器件互连时工作不太可靠,使用时要特别注意,在设计时最好不要采用这类工作方式。 值得注意的是有些器件有单独的输入或输出电压管脚,此管脚接3. 3V的电压时,器件的输入或输出逻辑电平为3.3V的逻辑电平信号,而当它接5V电压时,输入或输出的逻辑电平为5V的逻辑电平信号,此时应该按该管脚上接的电压的值来确定输入和输出的逻辑电平属于哪种分类。 对于可编程器件(EPLD和FPGA)的互连也要根据器件本身的特点并参考本章节的内容进行处理。 以上5种逻辑电平类型之间的驱动关系如下表: 输入 &nb sp;5V TTL 3.3V /5V To l. 3.3V TTL/CMOS &nbs p; 5V CMOS输出 &nb sp; 5V TTL &nbs p; &nb sp;?/FONT ?/FONT& gt; 3.3V TTL/CMOS & nbsp; ; ;?/FONT 5V CMOS & nbsp; ?/FONT &n bsp; OC/OD &nb sp; 上拉 上拉 & nbsp; 上拉 上拉上表中打钩(& radic;)的表示逻辑电平直接互连没有问题,打星号(?/FONT)的表示要做特别处理。 对于打星号(?/FONT)的逻辑电平的互连情况,具体见后面说明。 一般对于高逻辑电平驱动低逻辑电平的情况如简单处理估计可以通过串接101K欧的电阻来实现,具体阻值可以通过试验确定,如为可靠起见,可参考后面推荐的接法。 从上表可看出OC/OD 输出加上拉电阻可以驱动所有逻辑电平,5V TTL和3.3V /5V Tol.可以被所有逻辑电平驱动。所以如果您的可编程逻辑器件有富裕的管脚,优先使用其OC/OD输出加上拉电阻实现逻辑电平转换;其次才用以下专门的逻辑器件转换。 对于其他的不能直接互连的逻辑电平,可用下列逻辑器件进行处理,详细见后面5.2到5.5节。 TI的AHCT系列器件为5V TTL输入、5V CMOS输出。 TI的LVC/LVT系列器件为TTL/CM OS逻辑电平输入、3.3V TTL(LVTTL)输出,也可以用双轨器件替代。 注意:不是所有的LVC/LVT系列器件都能够运行5V TTL/CMOS输入,一般只有带后缀A的和LVCH/ LVTH系列的可以,具体可以参考其器件手册。 :5V TTL门作驱动源&midd ot;驱动3.3V TTL/CMOS 通过LVC/LVT系列器件(为TTL/ CMOS逻辑电平输入,LVTTL逻辑电平输出)进行转换。 驱动5V CMOS 可以使用上拉5V电阻的方法五74HC244与245作用与区别 发表于 2008/8/15 16:52:20 74HC244是驱动器,常用于I/O驱动,注意是单向驱动,245是双向驱动74HC244/245本身仅仅是一个缓冲驱动器而已,用于增强你的信号带负载能力,也许可以用于单片机提供下载程序的电路里,但它本身是不具备下载功能的。244/245驱动电流多达几十ma,甚至可以直接驱动微型继电器。使用芯片的好处是可以一驱多,对于多位总线驱动特别适用,如果做成普通分立的缓冲电路来驱动,要做成好多路才行,这样太占空间了,可靠性也不好。74系列的芯片只要看真值表和功能框图就可以了74ls245: 8 双向3态缓冲电路。主要使用在数据的双向缓冲,原来常见于51的数据接口电路,比如,早期电路中,扩展了很多的8255/8155/8251/8253/573等芯片的时候,担心8031的数据驱动能力不足,就使用一片245作为数据缓冲电路,增强驱动能力;也常见与ISA卡的接口电路;245是双向的。看真值表就知道了。G0,DIR0,B-A;G=0, DIR=1, A-B;G=1, DIR=X, X=0或者1,输入和输出均为高阻态;高阻态的含意就是相当于没有这个芯片;74系列的芯片只要看真值表和功能框图就可以了74ls245: 8 双向3态缓冲电路。主要使用在数据的双向缓冲,原来常见于51的数据接口电路,比如,早期电路中,扩展了很多的8255/8155/8251/8253/573等芯片的时候,担心8031的数据驱动能力不足,就使用一片245作为数据缓冲电路,增强驱动能力;也常见与ISA卡的接口电路;245是双向的。看真值表就知道了。G0,DIR0,B-A;G=0, DIR=1, A-B;G=1, DIR=X, X=0或者1,输入和输出均为高阻态;高阻态的含意就是相当于没有这个芯片;74ls244: 8 输入3态缓冲电路。把8个输入分成2组,4个一组。H高电平L低电平Z高阻G0 的时候,输入输出G1的时候,输出为高阻态即使在不考虑双向传输的时候,通常也是使用245来做缓冲,因为布线方便;六74芯片分类总汇 发表于 2008/8/15 16:44:42 74HC/LS/HCT/F系列芯片的区别1、 LS是低功耗肖特基,HC是高速COMS。LS的速度比HC略快。HCT输入输出与LS兼容,但是功耗低;F是高速肖特基电路;2、 LS是TTL电平,HC是COMS电平。3、 LS输入开路为高电平,HC
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 委托合作合同范本新
- 石料销售合同范本
- 淘宝运营协议合同范本
- 配班个人工作计划上学期(5篇)
- 开展主题教育的收获体会五篇
- 职能逻辑推理题目及答案
- 电动汽车结构与检修(配技能训练)课件 项目六 电动汽车充电系统
- 环境监测行业智能化转型中的数据质量控制关键环节分析报告
- 农业科技示范园规划2025年生态农业技术创新政策案例分析报告
- 河北省衡水市安平县安平中学2025-2026学年高一上学期开学测试化学试卷
- GB/T 27024-2014合格评定人员认证机构通用要求
- 电力电子技术第五版(王兆安)课件全
- DB31T 808-2019 地下空间安全使用检查规范
- 劳动课整理与收纳教案
- 心理学专业英语基础51057048
- (中职)电子技术基础与技能(电子信息类)教案
- 防高处坠落-物体打击专项施工方案
- 数据文化与我国时空大数据的发展
- 2021年中国华电集团公司组织架构和部门职能
- 教科版八年级物理上册第4章第7节通过透镜看世界ppt课件
- 20-100t桥式行车拆除施工方案32
评论
0/150
提交评论