薄膜SOI MOSFET的阈值电压推导.doc_第1页
薄膜SOI MOSFET的阈值电压推导.doc_第2页
薄膜SOI MOSFET的阈值电压推导.doc_第3页
薄膜SOI MOSFET的阈值电压推导.doc_第4页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

薄膜SOI MOSFET的阈值电压推导 学号:GS12062436 姓名:薛召召对于长沟道SOI MOSFET器件阈值电压模型的推到我们先从部分耗尽SOI MOS器件来开始分析,部分耗尽SOI MOS器件的阈值电压与体硅器件类似,NMOSFET的阈值电压通常定义为界面的电子浓度等于型衬底的多子浓度时的栅压。可以由下式给出: (1)式中是多晶硅栅和硅衬底的功函数之差的电压值,是电子电荷,是衬底掺杂浓度,是耗尽区的电荷,是单位面积的栅氧化层电容。由pn结理论可知,其中表示硅的介电常数。对于全耗尽N沟道SOI器件的阈值电压可以通过求解泊松放出得到。对于长沟道器件考虑一维泊松方程和耗尽近似,为垂直表面的方向,如图1所示,有 (2)将上式积分两次,并考虑到边界条件,可以得到以硅膜中深度的函数形式表达的电势: (3)其中和分别是正背面Si-SiO2界面处的表面势,如图1所示。x10电 位深 度图1 全耗尽SOI 器件在两种不同的背栅偏压下,当时,硅膜、正、背栅氧化层 中的电势分布。x1是最小电势位置处,从x=0到x=x1之间的耗尽层厚度由正面栅压控制,从x=x1到背面Si-SiO2界面之间的耗尽层厚度由背栅压控制。左右的阴影面积分别代表栅氧化层和隐埋氧化层对于(2)式积分一次,可得到硅膜中的电场分布为 (4)由上式可以得到处的正表面势为: (5)在正界面处用高斯定理可得正面栅氧化层上的电压降为: (6)式中是正面Si-SiO2界面的固定电荷密度,是正面沟道反型电荷。在背界面应用高斯定理,并由式(5)可得到隐埋氧化层上的电压降为: (7)式中是背界面处于反型或积累状态时的背沟道电荷密度。正、背面栅电压和分别可以表示为 , (8)式中和为正背面功函数差。将式(5)、式(6)、式(8)联立可得到正面栅电压和表面势之间的关系为 (9)式中,是硅膜中的耗尽层电荷。类似的我们也可以得到背栅偏压和表面势之间的关系式 (10)式(9)、式(10)反映了全耗尽SOI MOSFET中正背栅之间的耦合作用。联立这两个式可得到器件的阈值电压和栅偏压及其他器件参数之间的关系。下面开始讨论背界面处于不同状态时的全耗尽SOI MOSFET的阈值电压表达式:当背面处于积累状态时,近似为零伏,相应地,代入式(9)可得到阈值电压为 (11)当背界面处于反型状态时,近似为,相应地,代入式(9)可得到阈值电压为 (12)当背面处于耗尽状态时,和背栅压有关。对于背界面达到积累状态(正界面处于开启状态)所需的背栅偏压值,可令,和,由式(10)得到。对于背界面达到反型状态所需的背栅偏压值,则可令,和,由式(10)得到。当时,令和,由式(9)和式(10)可以得到器件的阈值电压为 (13)以上是薄膜SOI MOSFET阈值电压的全部推导过程,包括背面积累状态,背面反型状态和背面耗尽状态。*作业参考资料:1.模拟CMOS集成电路设计 Behzad Ra

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论