数字电路期末试卷.doc_第1页
数字电路期末试卷.doc_第2页
数字电路期末试卷.doc_第3页
数字电路期末试卷.doc_第4页
数字电路期末试卷.doc_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

班 级 学 号 姓 名 密封装订线 密封装订线 密封装订线数字电子技术考试试卷一、选择题(每题2分,共24分)1.下列关于异或运算的式子中,不正确的是()。AAA=0B CA0=ADA1=2如图所示的电路,输出F的状态是()。AA B C1 D0 =11=1=1=1=11A23设两个四位二进制数A3A2A1A0和B3B2B1B0,问图示电路完成的功能是()。A两个四位二制数相加B两个四位二制数相减C两个四位二制数大小比较D两个四位二制数相同比较 4下列器件中,属于时序电路的是()。A译码器 B数据选择器 CROM D移位寄存器5单稳态触发器的外接电阻R、电容C增大,则()。A输出脉冲宽度减小 B输出脉冲宽度增大 C输出脉冲幅度减小 D输出脉冲幅度增大6逻辑表达式可用来表示()。AAB CAB DAB7图示卡诺图的标准或与式是()。(A为权值高位)。ABCD00011110000111010010111111100011A B C D8逻辑函数的最小项标准式为()。A BC D9设某函数的表达式,若用4选1的数据选择器来设计,则数据端的值为()。(A为权值高位)A0001 B1110 C0101 D101010用容量为16K8位存储器芯片构成1个64K8位的存储系统,需要地址线()根, 数据线()根, 16K8位存储器芯片()个.A4 B8 C16 D64二. (10分)试画出101序列检测器的最简状态转换图,已知此检测器的输入输出序列如下: 输入X:010101101输出Z:000101001三. 设计一个1位二进制全减器.1试列出其真值表;(5分)2写出其输出函数逻辑表达式并化为最简与或式;(5分)74LS138逻辑图74LS1383用1片74138实现该电路,画出电路图。(5分) 四.分析下图所示时序电路.1 写出各触发器CP信号的方程和驱动方程;(6分)2 写出电路的状态方程和输出方程;.(4分)3画出状态图及时序图。(6分)五.74LS561是一种功能较为齐全的同步计数器。其核心部分是4位二进制计数器,功能表和符号如下图(QD为高位),其中,OC是输出三态控制端,OOC是与时钟同步的进位输出信号,当QDQCQBQA=1111时,输出一个时钟周期的低电平。 说明这个计数器清零和置数方式各有几种;(5分) 用该计数器以两种不同的方法构成8421BCD十进制计数器,画出连线图。(10分)OCSLD ALDSRd ARdCPD C B AQDQCQBQA1X XX XXX X X X高阻000 1X 01 11 1XD C B AD C B AD C B AD C B A00X XX X0 1X 0XX X X XX X X X0 0 0 00 0 0 001 11 1X X X X加1计数CPOCSLDALDSRd ARd A B C DQA QB QC QD OOC74LS561功能表六.用集成电路定时器555所构成的定时电路和输入波形VI如下图(a)、(b)所示,试对应画出电容电压VC和输出电压VO的工作波形,并求出暂态宽度tW。(10分)EPETRDLDF七下图是由8选1数据选择器和同步4位二进制计数器74161(QD为高

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论