数字电子钟设计论文.pdf_第1页
数字电子钟设计论文.pdf_第2页
数字电子钟设计论文.pdf_第3页
数字电子钟设计论文.pdf_第4页
数字电子钟设计论文.pdf_第5页
已阅读5页,还剩9页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

武汉科技学院 数字电子技术 课程设计 1 题目名称 简易数字电子钟的设计 摘要 本数字电子钟电路系统采用中小规模的74LS系列 双列直插式 组件实现 所选定的电路 由秒信号发生器 采用555构成的多谐振荡器 时 分 秒 计数器 采用十进制74LS90 译码器 采用74LS47 及显示器 采用共阳极八 段数码管配合显示译码器74LS47来显示计数器输出的数字 校时电路 采用 74LS00 74LS02 74LS08 组成 最后用电路仿真软件Proteus绘制出数字电子 钟的完整电路图 并进行仿真 验证它的工作状态是否正常 以实现要求的功能 电路 关键词 数字电子钟 秒脉冲发生器 计时器 显示电路 译码器 Abstract The paper syste matically poses how to utilize medium and small scale 74LS serious double row p lug in component to realize the selected circuit Each unit was designed and the overall adjustment was perfo rmed At last through software platform named Proteus electronic digital clock logic circuit is designed out On thep latform the working state of the digital clock is simulated and validated The function of the login circuit is achieved key words digital electronics digital clock second signal impulse number counter LED indicator decipherer 目录 武汉科技学院 数字电子技术 课程设计 2 一 设计任务与要求 1 1 设计任务 1 2 设计要求 1 二 方案设计与论证 1 1 秒脉冲发生器的设计 1 方案一 用石英晶体振荡器 分频电路构成秒信号电路 1 方案二 用 555 构成多谐振荡器 3 2 电子钟整体电路设计 4 方案一 用 AT89S51 单片机控制的电子钟 4 方案二 用计数器实现的数字电子钟 5 三 单元电路设计与参数计算 6 四 安装与调试 9 五 性能测试与分析 软件设计与调试 9 六 论与心得 9 参考文献 10 附录 10 附 1 元器件清单 10 附 2 总原理图 11 附 3 元器件的引脚说明图 12 武汉科技学院 数字电子技术 课程设计 1 一 设计任务与要求 1 设计任务 要求由所学的数字电路知识以及查阅有关资料设计并制作出一台数字电子 钟 而且要完成电路的装配和调试 2 设计要求 1 采用八段数码管 显示范围 0 分 00 秒 23 时 59 分 59 秒 2 提出至少两种设计实现方案 并优选方案进行设计 3 详细说明设计方案 并计算元件参数 包括选择的依据和原理 参数 确定的依据 4 当电路发生走时误差时 要求电路具有校时功能 5 自己独立完成设计 并能发现问题解决问题 6 撰写设计报告 写出设计过程 附上有关资料和图纸 写上心得体会 二 方案设计与论证 设计要求我们运用所学的数字电路知识以及查阅有关资料设计并制作一台 数字电子钟 而且要完成电路的装配和调试 首先对于电子钟 第一个要解决的 问题就是秒脉冲发生电路 秒脉冲发生电路是数字钟的核心部分 它的精度和稳 定度直接决定了数字钟的质量 因此我们既可以采用石英晶体振荡器和分频器的 组合电路来实现 也可以采用我们所学的运用 555 构成多谐振荡器来实现 其次 就是实现对秒脉冲的计数 对于计数我们可以用单片机来实现 也可以运用我们 所学的计数器的知识来解决 对于数字钟必须有一个显示时间的 我们可以采用 八段数码管来实现显示功能 1 秒脉冲发生器的设计 方案一 用石英晶体振荡器 分频电路构成秒信号电路 武汉科技学院 数字电子技术 课程设计 2 为了提高秒信号准确性和稳定性 利用石英晶体来构成振荡电路 由于石英 晶体的选频特性非常好 只有某一频率点的信号可以通过它 其它频率段的信号 均会被它所衰减 而且 振荡信号的频率与振荡电路中的R C元件的数值无关 因 此 这种振荡电路输出的是准确度极高的信号 然后再利用分频电路 将其输出 信号转变为秒信号 其组成框图如图1 图1 电路构成框图 其中 晶体振荡电路采用图2所示电路 利用两个与非门自我反馈 使它们工 作在线性状态 然后利用石英晶体JU 来控制振荡频率 同时用C1 作电容间耦合 两与非输入输出间电阻R 1 R 2 作为负反馈元件 电容C2 防止寄生振荡 在输 出端得到较稳定的4MHZ 脉冲信号 如图2 图2 用晶振构成的石英晶体振荡电路 由于石英晶体振荡产生频率很高为4MHz 而电子钟需要秒脉冲 可采用分 频电路实现 具体电路如图3 所示 先经过1 次四分颁 再经过6 次十分频 最 后得到秒脉冲信号 图3 分频电路 武汉科技学院 数字电子技术 课程设计 3 这里采用74LS161作为四分频 将74LS161QC连接于74LS192 增计数CPV端 用74L S192作为十分频 将74LS161四分频信号加74LS1925脚CPV 将进位信号C0 连接下一片74LS192的CPV 完成十分频 最后输出1HZ的秒脉冲给计数电路 方案二 用555构成多谐振荡器 如图 4 a 所示 由 555 定时器和外接元件 R1 R2 C构成多谐振荡器 脚 2 与脚 6 直接相连 电 路没有稳态 仅存在两个暂稳态 电路亦不需要外加触发信号 利用电源通过 R1 R2向 C 充电 以及 C 通过 R2向放电端 Ct 放电 使电路产生振 荡 电容 C 在CCV 3 1 和CCV 3 2 之间充电和放电 其波形如图 4 b 所示 输出信号的 时间参数是 T tw1 tw2 tw1 0 7 R1 R2 C tw2 0 7R2C 555 电路要求 R1 与 R2 均应大于或等于 1K 但 R1 R2应小于或等于 3 3M 外部元件的稳定性决定了多谐振荡器的稳定性 555 定时器配以少量的元件即可 获得较高精度的振荡频率和具有较强的功率输出能力 a b 图 4 多谐振荡器 在此 我们将电路进行了进一步的改进 将上图中的 R1 和 R2 合并为一个 100K 的电 位器 通过调节电位器可以得到相对比较稳定并且精确地秒脉冲信号 提供给秒计数器使用 将图中电阻 R1 R2 关系式 电容 C 元件的参数代入上式 要使脉冲周期为 T 1s 计算得 R1 57 14K 两种方案的比较 方案一中的振荡电路输出的是准确度极高的信号 然后再 利用分频电路 将其输出信号转变为秒信号 石英晶体振荡器有频率精确 振荡 武汉科技学院 数字电子技术 课程设计 4 稳定 温度系数小等特点 而且晶振频率越高 产生的秒脉冲越稳定 可以满足 电子钟走时的准确性的要求 方案二中的555多谐振荡器外部元件的稳定性决定 了多谐振荡器的稳定性 555定时器配以少量的元件即可获得较高精度的振荡频 率和具有较强的功率输出能力 因此也可以满足电子钟走时的准确性的要求 但 是由于方案一的成本比较高 对石英晶振的要求较高 再加上引入了分频电路 增加了电路的复杂性 而方案二的成本相对来说低得多 对元器件的要求也不是 很高 电路实现起来相当容易 也可以得到较高精度的振荡频率 因此 相比之 下 我们就采用了方案二 用555构成多谐振荡器 产生秒脉冲信号 供给计数 电路使用 2 电子钟整体电路设计 方案一 用AT89S51单片机控制的电子钟 系统由单片机AT89S51 为主控制器 单片机不断读取实时钟DS1643 提供的 时间 送LED 显示 当达到设定的报时时间时 则控制喇叭发声 当有按键按下 时 单片机转而处理按键 整个系统的电源由5V 电池提供 以便于携带 系统 总体结构如图1所示 所设计的电子钟目标为实现以下功能 24小时制时间显 示 可随时进行时间校对 整点报时 闹钟功能 图5 硬件原理框图 AT89S51单片机是一款低功耗 高性能CMOS8位单片机 片内含4KB在线可编 程 ISP 的可反复擦写1000次的Flash只读程序存储器 器件采用高密度 非易 失性存储技术制造 兼容标准MCS 51指令系统及80C51引脚结构 AT89S51具有 如下特点 为适应不同的产品需求 采用PDIP TQFP PLCC 三种封装形式 本 系统采用双列直接PDIP封装形式 4KB Flash片内程序存储器 128B的随机存取 武汉科技学院 数字电子技术 课程设计 5 数据存储器 32个外部双向输入 输出 I O 口 5个中断优先级 2层中断嵌套 中断 2个16位可编程定时计数器 2个全双工串行通信口 看门狗 WDT 电路 片内时钟振荡器 此外 AT89S51设计和配置了振荡频率可为0Hz并可通过软件设 置省电模式 空闲模式下 CPU 暂停工作 而RAM定时计数器 串行口 外中断 系统可继续工作 掉电模式冻结振荡器而保存RAM的数据 停止芯片其它功能直 至外中断激活或硬件复位 DS1643是带有全功能实时时钟的8k 8非易失性SRAM 能以字节为单位进行 存取 主要特点如下 集成了非易失性SRAM 实时时钟 晶振 电源掉电控制电 路和锂电池电源 时钟寄存器位于RAM最高8个字节 方案二 用计数器实现的数字电子钟 数字电子钟电路系统由秒脉冲发生器 时 分 秒 计数器 译码器及显 示器 校时电路组成 秒脉冲信号发生器是整个系统的时基信号 它直接决定计 时系统的精度 一般采用石英晶体振荡器加分频器来实现 将标准秒信号送入 秒 计数器 秒计数器 采用60进制计数器 每累计60秒发一个 分脉冲 信号 该信号将作为 分计数器 的时钟脉冲 分计数器 也采用60进制计数器 每 累计60分钟 发出一个 时脉冲 信号 该信号将被送到 是计数器 时计数 器 采用24进制计数器 可实现对一天24小时的累计 译码显示电路将 时 分 秒 计数器的输出状态送入八段数码管 通过三个两位LED八段显示 器显示出来 校时电路用来对 时 分 显示数字进行校对调整 如图6 所示 图6 数字电子钟原理框图 1HZ秒脉冲 武汉科技学院 数字电子技术 课程设计 6 两种方案的比较 方案一采用AT89S51单片机为主控芯片 配合实时钟集成 电路芯片DS1643 实现了时间 日期显示 修改及报时功能 且具备掉电情况下 时间信息继续保持的功能 DS1643 计时功能强大 与单片机的接口简单 使用 方便 能很好地满足各种计时定时的需求 但是在设计的过程中还要编写程序 多少给设计带来了一些困难 同时对单片机的了解也不是很深 方案二中数字电 子钟由秒脉冲信号发生电路 时 分 秒 计数器 译码器及显示器 校时电 路组成 综合运用了我们所学的数字电子技术知识 设计和制作起来比较得心应 手 同样也能满足电子钟走时的准确性的要求 因此 相比之下 我们就采用了 方案二 用计数器构成数字电子钟 三 单元电路设计与参数设计 1 秒脉冲发生电路 如图 7 a 所示 由 555 定时器和外接元件 R1 R2 C构成多谐振荡器 脚 2 与脚 6 直接相连 电 路没有稳态 仅存在两个暂稳态 电路亦不需要外加触发信号 利用电源通过 R1 R2向 C 充电 以及 C 通过 R2向放电端 Ct 放电 使电路产生振 荡 电容 C 在CCV 3 1 和CCV 3 2 之间充电和放电 其波形如图 4 b 所示 输出信号的 时间参数是 T tw1 tw2 tw1 0 7 R1 R2 C tw2 0 7R2C 555 电路要求 R1 与 R2 均应大于或等于 1K 但 R1 R2应小于或等于 3 3M 外部元件的稳定性决定了多谐振荡器的稳定性 555 定时器配以少量的元件即可 获得较高精度的振荡频率和具有较强的功率输出能力 武汉科技学院 数字电子技术 课程设计 7 a b 图 7 多谐振荡器 在此 我们将电路进行了进一步的改进 将上图中的 R1 和 R2 合并为一个 100K 的电 位器 通过调节电位器可以得到相对比较稳定并且精确地秒脉冲信号 提供给秒计数器使用 将图中电阻 R1 R2 关系式 电容 C 元件的参数代入上式 要使脉冲周期为 T 1s 计算得 R1 57 14K 2 计数器 1 两片74LS90构成的60进制计数器电路 电路如图8所示 74LS90为十进制计数器 C0为进位端 74LS90为十进制计数器和与门组成六进制计数 当74LS90计数至 6 0110 时 与门发出清零信号使74LS90 2 清零 同时74LS90 1 也清零 完 成60进制计数 秒和分的计数器结构完全相同 当秒的十位在清零时也同时向分 的个位发一个脉冲 使分加1 图8 两片74LS90构成的60进制计数器电路 2 两片74LS90构成的24进制计数器电路 电路如图9所示 由74LS90 1 和74LS90 2 组成 将74LS90 1 的Q1与74LS90 1 的Q2作为与门输入端 当74LS90 2 加至 2 0010 时 74LS90 1 加至4 0100 时与门发出清零信号使74LS90 2 和 74LS90 1 同时清零 实现二十四进制计数 电路如图9所示 武汉科技学院 数字电子技术 课程设计 8 图9 两片74LS90构成的24进制计数器电路 3 译码与显示电路 译码器 译 码是把给定的代 码进行翻译 将 时 分 秒计数器 输出的四位二进 制代码翻译为相 应的十进制数 并通过LED 显示 器显示 这里我们 图10 译码与显示电路 选用74LS47作为译码驱动器 74LS47内有升压电阻 因而无需外接电阻 电路 十分简单 数码管 74LS47输出信号为低电平有效 因此我们选用七段译码驱动 器 74LS47 和两位八段共阳型数码管 LED 共阳接法 武汉科技学院 数字电子技术 课程设计 9 4 校时电路 利用RS触发器构成的防抖型校时电路 如图10所示 当电子钟接通电源或者计时 发现误差时 均需要校正时间 校时电路分别实现对时 分的校准 由于2个机 械开关具有抖动现象 因此用RS 触发器作为去抖动电路 采用RS 基本触发器及 单刀双掷开关 闸刀常闭于2 点 每搬动一次产生一个计数脉冲 实现校时功 能 图11 利用RS触发器构成的防抖型校时电路 四 安装与调试 我们按照电路原理图进行电路的焊接 焊接的时候辅以万用表的检测 焊接 完成后 通过接通电源进行调试 电路工作状态正常 能够实现要求的功能 五 性能测试与分析 软件设计与调试 用电路仿真软件Proteus绘制出数字电子钟的完整电路图 并进行仿真 验 证它的工作状态是否正常 以实现要求的功能电路 六 结论与心得 结论 由于系统架构设计合理 功能电路实现较好 系统性能优良 稳定 较好地达到 武汉科技学院 数字电子技术 课程设计 10 了题目要求的各项指标 心得 电子钟的设计几乎囊括了大学数电课中学到的所有器件 包括 基本的逻辑门 复合逻辑门 译码器 触发器 计数器 显示器等 通过此次课程设计的制作 进一步加深 并巩固了我们对数电知识的学习 提高了动手操作及独立思考的能力 参考文献 数字电子技术基础 第五版 阎石 著 高等教育出版社 2008年 数字电子技术实验 指导书 武汉科技学院电工电子实验教学中心 武汉科技学院电子 信息工程学院 2005年 中国期刊全文数据库 基于AT89S

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论