RS触发器和JK触发器资料.doc_第1页
RS触发器和JK触发器资料.doc_第2页
RS触发器和JK触发器资料.doc_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

触发器与时序逻辑电路在数字电路课程中,组合逻辑电路任意时刻的输出信号的稳态值,仅取决于该时刻各个输入信号的取值组合,而在时序逻辑电路中,任意时刻的输出信号不仅取决于当时的输入信号,还取决于电路原来的状态,即电路的输出与以前的输入和输出也有关系时序逻辑电路常用的表示方法有逻辑方程式、状态表、状态图、时序图四种。触发器是时序逻辑电路中最基本的存储器件,具有高电平、低电平两种稳字的输出状态和“不触不发,一触即发”的工作特点。一、 RS触发器(Q与Q1状态相反)特性表:RSQnQn+1功能000X不定001X0100置001101001置110111100保持1111画卡诺图: R SQn000111100X0011X011二、 状态方程:Qn+1= S+RQnR+S=1 (约束条件)三、 时钟控制的RS触发器 基本RS触发器的状态转换过程是由输入信号控制的,在实际工作中,触发器的工作不仅要由触发输入信号决定,还要求按照一定的节拍工作,因此,需要增加一个同时控制端引入同步控制信号。称为时钟信号。把这种触发器称为时钟触发器。当CP=0时,S与R端经过与非门后,输入RS触发器的输入端,输出保持不变当CP=1时,S与R端经过与非门后,在原状态取反,输入RS触发器,进行触发。RSQnQn+1功能000X保持001X0100置101101001置010111100不定1111特性方程:Qn+1= S+RQnRS=0 (约束条件仍然存在)四、 JK触发器为了解决约束问题及输入端可直接控制输入的问题,将两级RS触发器串接,并再引入两条反馈,构成JK触发器。状态方程: J、K触发器的J、K输入端相当于RS触发器的S、R端,S=JQ,R=KQ,将其代入RS触发器的状态方程,得到JK触发器的状态方程:Qn+1=JQn+KQn在这个电路中,由于引入两条反馈线,Q和Q的状态始终一个

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论