《计算机组成原理与汇编语言程序设计》课程考核大纲.doc_第1页
《计算机组成原理与汇编语言程序设计》课程考核大纲.doc_第2页
《计算机组成原理与汇编语言程序设计》课程考核大纲.doc_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

计算机组成原理与汇编语言考核说明中 央 广 播 电 视 大 学计 算 机 应 用 专 业计算机组成原理与汇编语言课程考核说明一、考核说明1考核对象:电大计算机应用专业大专生。2命题依据:本考核说明的制定以电大计算机应用专业(大专)计算机组成原理与汇编语言教学大纲为依据,再以本考核说明为命题依据。3教材:计算机组成原理与汇编语言俸远祯等编,中央电大出版社2001年。4考核要求层次:本考核说明将使用下述术语分别表明几种要求层次。(1)掌握:指重点要求的内容。 对于理论概念性的内容,应能:正确阐述,作正误判断并更正有关的错误,对相关概念进行综合比较分析,综合应用。例如:试以打印机工作为例说明中断方式的几个过程,试比较中断方式与DMA方式的异同等。 对于设计性内容,应能掌握设计方法,正确完成设计。例如:拟出某条指令的指令流程。主存逻辑设计,编制汇编语言程序段等。 对于某些特别重要的内容,大纲将采用“熟练掌握”的提法。(2)理解:对于这一要求层次的内容应能:正确阐述有关概念,作正误判断并更正有关的错误,简单应用。例如:说明微程序控制的基本思想,阅读某程序段后给出它的执行结果等。(3)了解:对于这一要求层次的内容,将不作为考核重点,所占题分很少;或者只是某道考核题中涉及到一点。例如:IOP,虚拟存储,显示器分辨率指标等。5基本题型(1)单选题或多选题。一般每小题12分。(2)改错题。一般每小题2分。(3)分析题。例如阅读完一段程序后给出其执行结果。一般每小题25分。(4)简答题,一般每小题25分。(5)设计题。例如:拟定指令流程,存储器设计,编写程序段等。一般每小题510分。* 不采用填空题,以免学生死记硬背。* 不采用单纯的正误判断题,以免学生以乱猜的方式得到不应获得的分数。6.考核方式:闭卷笔试,考试时间120分钟,满分为100分,60分为及格线。二、考核目的和要求 本课程的基本教学目标是:建立整机概念,它大体上分为两级。(1)CPU级:逻辑组成(寄存器级),工作原理(指令流程级),编程应用(汇编语言级)。(2)系统级:逻辑组成(CPU子系统、存储子系统、I/O子系统),工作原理(存储器读写,三种控制I/O的策略)。 命题将突出这一基本教学目标,相应地在每一套试卷中应以下述内容为基本考核点:CPU组成与指令流程,阅读与编写汇编语言程序段,存储器逻辑设计,总线,接口,同步控制,异步控制,中断方式,DMA方式,数制转换,码制转换等,各部分所占比重与课时数大致呈同样比例。下面逐章说明考核内容与考核要求(二者结合起来说明,以免重复)。第一章 绪论1掌握:存储程序工作方式,信息的数字化表示。2理解:计算机的特点,主要性能指标的含意,硬件系统的典型结构,软件系统的主要内容。3了解:硬软组成的层次结构关系。第二章 计算机中的信息表示1掌握:数制及其转换,码制及其转换,定、浮点数表示方法及标准格式,常见寻址方式,I/O编址方法。2理解:指令的基本格式,地址结构。3了解:ASCII码,指令分类。第三章 中央处理器原理1掌握:CPU基本组成模型(寄存器组成、数据通路结构),同步控制方式与常见时序信号,微命令(脉冲、电位),熟练掌握指令流程(能拟出给定指令的流程)。2理解:进位链,ALU组成,补码加减,移位,浮点加减,无符号数一位乘、除,组合逻辑控制器(产生微命令方法、优缺点),微程序控制器(基本思想、优缺点)。3了解:十进制运算,浮点乘、除法,微指令格式、编码方法、顺序控制方法。第四章 典型CPU1掌握:8086/8088指令系统的基本寻址方式及其使用方法。2理解;8086/8088的寄存器结构、主存储器、堆栈结构、指令类型,能为使用汇编语言编程建立必要的基础。第五章 汇编语言程序设计1掌握:常用汇编语言语句、伪指令、源程序的一般结构,顺序程序设计,分支程序设计,简单循环程序设计,子程序设计;能够读写常用汇编语句编写的程序段。2理解:宏操作伪指令,系统功能调用。3了解:汇编语言程序的开发方法。第六章 存储系统1掌握:三级存储体系(功能、存储器、存取方式、性能要求),熟练掌握主存储器容量扩展方法。2理解:静态、动态RAM的存储原理、特点、动态刷新,主存与CPU之间的连接。3了解:高速缓存和虚拟存储的基本思想。第七章 主机与外部设备的信息交换1掌握:I/O接口的基本功能与组成,直接程序控制方式,熟练掌握:中断方式(定义、特点、使用、中断接口、中断过程、向量中断方式),DMA方式(定义、特点、使用、DMA过程)。2理解:同步总线与同步扩展总线,异步总线(应答关系),接口分类,系统总线的信号组成(理解信号类型,但不必死记每一条具体信号线)。3了解;IOP第八章 I/O设备1掌握;键盘软件扫描方法,屏幕显示与显存之间的对应关系,磁盘中的信息组织方法与寻址信息。2理解:点阵成像原理,磁盘速度指标含意。3了解:I/O设备分类,主要技术指标含意。适配卡的基本组成。* 本章教材提供了较多的使用知识,一般不作为考试内容。第九章 计算机硬件系统示例 本章是系统级整机概念的具体体现,学生必须认真学习。但本章不作为独立考核单元,而是与第七章结合起来。例如中断和DMA是必考的重要内容,第七章提供了基本概念,第九章则提供了具体完整的过程描述。三、试题类型(一)单选题1若十六进制数为A5.C,则其十进制数为( ) 245.6 165.75 55.75 513.42在向量中断方式中,CPU在发出批准信号后,( ) 立即执行中断处理程序 先执行中断原查询程序 先通过软件判断优先级 先从中断向量表获得中断处理程序入口地址(二)多选题1按数据传送格式,I/O接口可分为( ) 中断接口 DMA接口 串行接口 并行接口 同步接口2DMA方式一般适用于下列场合( ) 高速数据传送 低速数据传送 复杂事件处理 简单数据传送 批量数据传送(三)改错题(以下各题均有错,请针对题意改正其错误,或补充其不足)1SRAM之所以称为静态存储器,是因为它在断电后仍能保存信息内容不变。2在常用磁盘中,外圈磁道容量大于内圈磁道容量。(四)简答题 1简述微程序控制方式的基本思想。2何谓中断方式?请指出它的主要特点,并举出两种应用实例。(五)设计题1MOV(RO),X(R1)是一条传送指令,原地址采用变址寻址,目的地址采用寄存器间址方式。请拟出其指令流程。2用1K4/片的存储芯片组成一个4KB存储器,地址总线A15A0(低),数据总线D7D0,R/W控制读写。画出芯片级逻辑图,注明有关信号线,列出片选信号逻辑式。(六)分析题有程序如下:DA3, DB, 82H, 76H, 56H, 0ADH, 7FH MOV, CX, WORD, PTR D

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论