EDA技术与应用讲义第2章第4节EDA设计流.ppt_第1页
EDA技术与应用讲义第2章第4节EDA设计流.ppt_第2页
EDA技术与应用讲义第2章第4节EDA设计流.ppt_第3页
EDA技术与应用讲义第2章第4节EDA设计流.ppt_第4页
EDA技术与应用讲义第2章第4节EDA设计流.ppt_第5页
已阅读5页,还剩39页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第2章第4节EDA设计流程及其工具QuartusII快速操作指南课程讲义 合肥工业大学彭良清 上一章 下一章 本章参考资料 本章只是关于QUARTUSII软件的简明操作指导 未罗列该软件的所有功能 关于该软件的详细操作过程可从以下渠道得到 该软件的help 本讲义第9章设计优化 二 讨论了各种编优化编译设置的含义 以及如何阅读编译报告 AlteraCorporation intro to quartus2 chinese AlteraCorporation quartusii handbook 本章内容 安装与许可 License 项目与文件类型 project filestype QuartusII菜单简介设计输入 designinput 器件与引脚指配 device pinassignment 编译和综合 compilationandsynthesis 仿真 simulation 编程与配置 programandconfiguration 安装步骤 下载免费版本安装申请许可文件 LicenseFile 设置许可文件 LicenseFile 运行 安装步骤 QuartusII软件可以从ALTERA公司网站上免费下载 目前版本为5 0 quartusii 50 web edition single V5 0版本的文件大小为221M字节 许可文件申请 如何申请 安装完成后 需要从ALTERA公司网站上申请许可文件 在申请许可文件时需要输入安装PC机的网卡物理号码 NICID 或者硬盘序列号 Cdiskserialnumber 此2个号码可从 QuartusII Tools LicenseSetup的窗口中得到 建议使用NICID申请许可文件 这样可避免格式化硬盘造成的硬盘号更改 许可文件的申请是免费的 并通过电子邮件传给申请人 许可文件设置 进入QuartusII Tools LicenseSetup Licensefile 项目 project Project内容 Allofthedesignfilesandotherrelatedfilesnecessaryforthesuccessfulcompilation simulation andprogrammingofadesign一个设计为一个Project 所有Project的内容包含在一个项目文件中 在设计开始时必须指定创建一个Project文件QuartusII的项目文件扩展名为 qar 主要输入文件类型 filestype 主要输出文件类型 filestype QuartusII主菜单 编译 仿真 编程 File菜单 Project菜单 顶层设计文件设置 电源估算文件生成 将设计文件加入项目中 Assignments菜单 器件和引脚指配 编译设置 Processing菜单 启动编译 启动仿真 Tools菜单 器件编程 看RTL电路图 许可文件设置 设计输入 designinput 设计输入步骤建立项目文件File NewProjectWizard编写设计文件代码 或者画出原理图 File New DeviceDesignFiles 将设计文件加入到项目文件中Project Add RemoveFileinProjectVHDL设计输入原理图设计输入 VHDL设计输入 文件名称必须和ENTITY名一致 原理图设计输入 元件符号调入 生成符号块 绘制节点连线 绘制节点总线连接 绘制导线工具 粘连 移动 线段选中 原理图设计输入 符号调入 按下mouse右键 原理图设计输入 符号调入 续前 库符号 符号文件也可以是 VHDL代码得到 如何将VHDL设计文件变成符号文件 sym 将VHDL代码生成符号文件 sym 一个例子 器件与引脚指配 device pinassignment 通过对话窗指配Assignments DeviceAssignments Pins通过 qsf 文件指配 XXX qsf 是一个文本文件 包含了设计项目所有的配置信息 其中包括器件和引脚信息 器件指配 Assignments Device Device PinOptions General JTAGUserCode SpecifiesahexadecimalnumberforthedeviceselectedforthecurrentCompilersettings TheJTAGusercodeisanextensionoftheoptionregister ThisdatacanbereadwiththeJTAGUSERCODEinstruction IfyouturnonAutousercode thisoptionisdimmedtoindicatethatitisnotavailable ThisoptionisavailableforallAltera devicessupportedbytheQuartus IIsoftwareexceptFLEX 6000devices Device PinOptions UnusedPins 未用引脚一般接地 Device PinOptions Configuration 引脚指配 Assignments Pins 通过 qsf 文件指配 Pin LocationAssignments set location assignmentPIN 1 toa0 0 set location assignmentPIN 2 toa0 4 set location assignmentPIN 3 toa0 2 编译和综合 compilationandsynthesis 如果编码设计完成如果器件和引脚指配完成那么我们就可以开始编译了 请进入 Processing Complitaion 看RTL图 如果编译通过 那么我们还可以看VHDL代码的RTL图Tools RTLViewer 仿真 simulation QuartusII的simulation功能使得FPGA代码设计和PCB设计同步或者超前进行 必须选择进行那种类型 Function Timing如何启动仿真 Processing StartSimulation 仿真 simulation 步骤 建立 VWF 文件File New OtherFiles VectorWaveformfile设置仿真的时间分辨率和仿真时长Edit EndTimeEdit GridSize选择仿真类型 Function Timing 定义输入波形启动仿真 Processing StartSimulation观察仿真结果 输出信号的波形 选择仿真类型 Project Setting Simulator 定义输入波形 编程与配置 programandconfiguration 设置编程硬件 编程电缆选择 Tools Programmer HardwareSetup设置下载模式Tools Programmer Mode调入编程文件Tools Programmer AddFile启动编程Tools Programmer Start 设置编程硬件 编程电缆选择 Tools Programmer HardwareSetup 设置下载模式 FPGA配置 EPCS1 EPCS4等编程 EPC2 CPLD等编程 启动编程 JTAGUserCode SpecifiesahexadecimalnumberforthedeviceselectedforthecurrentCompilersettings TheJTAGusercodeisanextensionoftheoptionregister ThisdatacanbereadwiththeJTAGUSERCODEinstruction IfyouturnonAutousercode thisoptionisdimm

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论