




已阅读5页,还剩5页未读, 继续免费阅读
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
BY:浪底飞沙 QQ:970097556 2011.01.10基于Cadence平台三输入或非门的设计设计目的:1、熟悉candence软件,并掌握其各种工具的使用方法。2、用cadence设计一个三输入或非门,并画出仿真电路、版图、并验证其特性。一、设计背景1.cadence简介:Cadence公司的电子设计自动化(Electronic Design Automation)产品涵盖了电子设计的整个流程,包括系统级设计,功能验证,IC综合及布局布线,模拟、混合信号及射频IC设计,全定制 集成电路设计,IC物理验证,PCB设计和硬件仿真建模等。本次设计是基于cadence工具的三输入或非门的电路和版图设计。2.三输入或非门:a.逻辑表达式:b.逻辑符号:c.真值表:ABCY00011000010000101100101011100110二、三输入或非门电路设计和逻辑仿真进入红帽4系统,打开终端输入cd Artist446进入Artist446目录,输入icms &命令运行Cadence软件。在打开的CIW的窗口选择tools Library Manager建立一个新的库文件myLib,在创建一个新的cellview元件表格:Library NameCell NameProperties/CommentsanalogLibpmos4For Mo,M1,M2:ModelName=trpmos, l=6u,w=12uanalogLibnmos4For M3,M4,M5:ModelName=trpmos,l=2u,w=6uanalogLibvpulseFor V0:pulse width=4u,period=8uanalogLibvpulseFor V1:pulse width=2u,period=4uanalogLibvpulseFor V2:pulse width=1u,period=2u。analogLibvdcFor V3:voltage=5VanalogLibresFor Ro:Resistance=1kanalogLibcapFor C0:Capcitance=1panalogLibgndanalogLibvdd1、 在schematic窗口中选择Tools Analog Evironment,打开模拟窗口1、 setup simulator /directory/host,在弹出窗口中确认simulator项是spectre.单击ok。2、 setup Model Library setup,做如下输入,然后add。 3、 选择Analyses Choose,在坦诚的窗口中吧stop time设为50u4、 选择outputs save all.5、 选择outputs to be plotted select on schematic,然后在schematic窗口中依次选择A、B、C、Y为输入和输出,选择之后按ESC。6、 选择完毕后窗口如下图所示7、选择Simulation Netlist Create8、选择Simulation Run 三、版图设计:登录Linux系统,启动终端,cd Layout进入版图目录,然后以layoutPlus &运行版图设计软件,进行版图设计。一、nmos版图设计设计规则(允许的最小尺寸)1. ndiff overlap of contact 0.9u2. contact minimum width 0.6u3. contact spacing 0.6u4. contact to gate spacing 0.6u5. poly extension 0.6u6. metal overlap of contact 0.4u1、在CIW窗口中,选择File Open (若无nmos Cell, 则建立 New),打开nmos版图设计窗口,参数如下:Library NamedesignCell NamenmosView NamelayoutOK2、画poly:在LSW窗口中选择poly dg为当前层,Create Path 画出nmos的门极,按回车或双击鼠标完成绘制。3、画ndiff:在LSW中选择ndiff dg为当前层,Create Rectangle 画一矩形。Edit Move 移动ndiff层,把它放在合适的位置。4、画nmos器件源、漏极的外连接contact:metal1 dg为当前层,在源、漏极画尺寸为1.4um*2.6um的矩形;contact dg为当前层,在源、漏极各画两个尺寸为0.6um*0.6um的contact。5、选择Window Create Ruler,并配合Stretch命令调整版图。6、Save存盘,关闭nmos版图窗口。二、pmos版图设计设计规则:1. nwell overlap of pdiff 0.4u2. pdiff overlap of contact 0.9u3. contact minmum width 0.6u4. contact spacing 0.6u5. contact to gate spacing 0.6u6. poly extension 0.6u7. metal overlap of contact 0.4u1、利用已经画过的nmos来生成pmos,在CIW命令窗口中选择ToolsLibrary Manager命令,选中nmos打开它的复制窗口,复制到pmos中。2、打开pmos的版图,选中n型注入的矩形,利用EditProperties命令,将n型注入改成p型注入。3、选中p型注入的矩形,利用CreateLayer Generation命令,在p型注入的矩形外生长0.4u的n阱。4、根据设计规则调整pmos大小。5、建立一个接触孔的平面数组来复制接触孔,使其生成最终符合规则的pmos器件并保存。三、利用已生成的nmos和pmos的版图来绘制三输入与非门的版图1、打开nand3的空白版图设计窗口。2、选择CreateInstance命令,在Create Instance窗口中设置成如下形式: 在版图上点击一下,将nmos放置到版图上。3、同样方法放置pmos,参数如下:4、将metal1置为当前层,根据设计规则画出电源和地线。5、用CreatePath命令画出输出连接,用CreateRectangle命令画出电源和地的连接。6、将poly置为当前层,用
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 机械制造技术基础期末试题及答案
- 交通银行2025绍兴市结构化面试15问及话术
- 中国银行2025乐山市信息科技岗笔试题及答案
- 工商银行2025平顶山市秋招笔试综合模拟题库及答案
- 2025年3D打印技术的金属3D打印技术
- 中国银行2025秋招笔试性格测试题专练及答案海南地区
- 农业银行2025洛阳市秋招群面模拟题及高分话术
- 中国银行2025北京市秋招笔试专业知识题专练及答案
- 2025行业数字化转型路径分析
- 中国银行2025双鸭山市金融科技岗笔试题及答案
- 质性数据分析方法与分析工具简介课件
- 应急管理专题讲座(二)
- 质量分析工具-5W1H分析法课件
- QES三体系内审检查表 含审核记录
- 公共政策分析陈庆云
- 螺杆式冷水机组招标技术要求
- 小区道路维修施工方案(全面完整版)
- 心包积液以及心包填塞
- 商业银行内部审计技术与方法
- 机电传动控制-电力电子技术1
- 化粪池土方开挖施工方案
评论
0/150
提交评论