2017年数字集成电路设计实验课实验四.doc_第1页
2017年数字集成电路设计实验课实验四.doc_第2页
2017年数字集成电路设计实验课实验四.doc_第3页
2017年数字集成电路设计实验课实验四.doc_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验四 译码器的设计及延迟估算1、 设计译码器并估算延迟设计一个用于16bit寄存器堆的译码器,每一个寄存器有32bit的宽度,每个bit的寄存器单元形成的负载可以等效为3个单位化的晶体管(后面提到负载都为单位化后的负载)。译码器的结构可参考典型的4-16译码器译码器和寄存器堆的连接情况(Output输出为1的一行寄存器被选中) 假定4个寄存器地址位的正反8个输入信号,每个信号的输入负载可以等效为10。确定 译码器的级数,并计算相关逻辑努力,以此来确定每一级中晶体管的尺寸(相当于多少个单位化的晶体管)及整个译码电路的延迟(以单位反相器的延迟的本征延迟Tp0为单位)。解:,假定每一级的逻辑努力:G=1,又因为分支努力(每个信号连接8个与非门):,路径努力所以,使用最优锥形系数就可得到最佳的电路级数,故N取3级。因为逻辑努力:,路径努力:则使得路径延时最小的门努力 。所以:故第一级晶体管尺寸为;第二级尺寸为;第三级尺寸为。故延迟为: 如果在四个寄存器地址输入的时候,只有正信号,反信号必须从正信号来获得。每个正信号的输入的等效负载为20,使用与中同样的译码结构,在这种条件下确定晶体管的大小并评估延迟(以单位反相器的延迟的本征延迟Tp0为单位)。解:因为输入时通过两级反相器,使这两个反相器分摊原来单个反相器的等效扇出,将两级反相器等效为一级,故其逻辑努力,故所以:第一级尺寸为:;第二级尺寸为:;第三级尺寸为:;第四级尺寸为:正信号通路的延迟为: 反信号通路情况与上问相同,延迟为2、 根据单位反相器(NMOS:W=0.5u L=0.5u PMOS:W=1.8u L=0.5u),设计出

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论