数点课程设计指导书.doc_第1页
数点课程设计指导书.doc_第2页
数点课程设计指导书.doc_第3页
数点课程设计指导书.doc_第4页
数点课程设计指导书.doc_第5页
已阅读5页,还剩6页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数点课程设计指导书 数字电子技术课程设计指导西安理工大学自动化学院三电中心.电子学-1-1进行数字课程设计的一般步骤?确定任务确定应用系统的功能指标和技术参数,这是系统设计的起点和依据,它将贯穿于系统设计的全过程,必须认真做好这个工作,在确定任务的阶段中必须明确。 1.本应用系统需要达到的主要目标是什么,有多少个回路,有几个参数需要进行检测和控制?检测和控制的精度为多少?2.本应用系统有多少输入信号和输出信号?输入信号的形式和电压等级及变化频率情况,输出信号的形式,电压等级和驱动功率有何要求?3.本应用系统的工作环境情况如温度、湿度、供电质量、电磁干扰等,是否需要采用特殊的安全保护和抗干扰措施。 4.本应用系统的经济指标,特别是对新产品的开发,应当综合考虑成本,可靠性,可维护性以及经济效益和社会效益,参考国内外同类产品的资料,提出比较合理的技术指标,使所开发的产品具有最佳的性能价格比。 ?理论设计(自顶而下)1.认真分析设计任务,通过调查研究,查阅资料来初定系统结构的总体方案;2.进行总体功能设计,划分功能模块,画出总体设计框图,注明各单元电路间接口信号,并画出一些重要控制信号的时序图;3.按照设计要求,具体分析每个模块的逻辑,选用合适的器件和集成电路,设计出具体逻辑电路;4.可以利用计算机,对相关电路进行必要的仿真,修改并完善理论设计。 ?实验调试并验证(之下而上)按设计原理图,之下而上进行实际的接线调试。 并解决调试过程中的问题,提出修改方案,并验证。 1.单元电路整体布局,规划器件位置。 尽量统一信号流向,以接线方便,连线短为原则。 含有模拟信号的芯片尽量与数字芯片保持较大的距离;2.根据各个单元电路的特点,合理安排电源和接地方法,减小接地噪声,确保可靠连接;3.分别调试各个单元电路,标记重要的单元电路输入输出引线;4.按照系统结构,逐级连接单元电路,进行系统联调。 ?总结撰写课程设计报告?验收-2-2理论设计实例(数字钟的设计为例)1.总体设计原理总体设计框图如下2.各模块具体设计a)振荡器和分频器CC4060是14位行波计数器,并含有内部振荡器,仅需要外接几个电阻电容即可以实现振荡,而14位行波计数器可提供14级分频输出。 时计数器译码秒计数器分计数器译码译码报时电路分频振荡器(16384Hz)校时电路1Hz高1024Hz低512Hz-3-16121110987523要求CT100pF(选CT=200pF)RsRT(选200300k)取RT=2030kf0=1/(2.2RT CT)16384Hz因此PS=fQ14=2P2S=fQ13=2VL=fQ5=2VH=fQ4=2由于驱动能力不够,加CC4050驱动。 CC4050引脚如下F ED+5V AB C计数器1)六十进制计数器-14f0=1Hz-13f0=2Hz-5f0=512Hz-4f0=1024Hz振荡电路14级分频器Q4Q5Q13Q14f0Cr RT RS Cr VH PS P2S VLVCC161514121110912345678U1406011127546141315123910PIRSTQ4Q5Q6Q7Q8Q9Q10Q12Q13Q14POPO-4-“0”“1”2)二十四进制计数器“1”“1”b)校时电路CC4017主要用来产生校时脉冲控制信号,CLK时钟ENA时钟允许控制,ENA=1禁止时钟输入RST复位,RST=1时复位,即Q0=1,其他为0再正常工作时部分时序波形如下QD QCQB QAB(74LS92)A RD1RD2QD QCQB QA(74LS192)CPU CrCPD LD&QD QCQB QA(74LS92)B RD1RD2QD QCQB QA(74LS192)CPU CrCPD LD&-5-CLK RSTQ0Q1Q2Q3Q4利用Q4产生复位信号,接到RST上,构成四个循环脉冲,分别用做校时(JS)、校分(JF)、校秒(JM)控制信号。 具体的方法是用于控制计数器的记数脉冲,如下图所示方法一校准信号(PS)校准控制信号校准输出到计数器CP端正常计时信号(进位信号)方法二用于复位低端计数器校准信号(PS)校准控制信号校准输出正常计时信号(进位信号)U5401714131532471015691112CLKENARSTQ0Q1Q2Q3Q4Q5Q6Q7Q8Q9CO&-6-方法三校准信号(PS)校准控制信号校准输出4017的Q0作校准锁正常计时信号(进位信号)接线图 4、报时电路因为是整点报时,按要求应在59分50秒开始,在到正点的最后十秒内,凡偶数秒不响,而奇数秒响,且5959”响高音。 所以,把5950”的译码输出作为报时开关;把秒的最低位Q1A作为声音开关;把秒的Q1D作为高低音开关。 可以得到报时译码电路“分”十位“分”个位“秒”十位“秒”个位(发声)输出Q4DQ4CQ4BQ4A Q3DQ3CQ3BQ3A Q2DQ2CQ2BQ2A Q1DQ1CQ1BQ1A JLJS JFJM YB0101 (5)1001 (9)0101 (5)000000010010001101000101011001111000100111111&U5401714131532471015691112CLKENARSTQ0Q1Q2Q3Q4Q5Q6Q7Q8Q9CO-7-YB=Q4CQ4AQ3DQ3A Q2CQ2AQ1A=Q4CQ4AQ3DQ3AQ2CQ2AQ1A高低音选择真值表VH(1024Hz)VL(512Hz)VL VHRING=VL YBQ1D+VH YBQ1D=VL YBQ1DVH YBQ1D YB011Q1D RING0VL VH01Q4CQ4AQ3DQ3A Q2CQ2A YBQ1A VLQ1D RINGVH3可选课程设计题目题目一数字式电子钟的设计 一、简要说明利用数字电路的理论和知识进行设计,一般应具有时分秒计时功能,同时可以进行时间的调整;定点报时等。 &5950”高低音选择-8- 二、设计任务和基本要求设计数字式电子钟,基本要求如下设计一个时分秒计数器,并具有译码显示。 其中时为24进制,分秒为60进制。 三、提高要求 1、设计时钟脉冲信号产生电路,要求产生1Hz,2Hz,512Hz,1024Hz的脉冲信号。 2、设计一个电路实现时分秒校准功能。 3、设计一个电路实现整点报时功能,要求报时声响四低一高,报时声响持续一秒,间隔一秒,最后一向结束为整点。 四、指导性框图校时电路题目二数字频率计设计 一、简要说明利用数字电路的理论和知识进行设计,参照一般频率计功能设计。 时计数器译码秒计数器分计数器译码译码报时电路分频振荡器(16384Hz)1Hz高1024Hz低512Hz-9- 二、设计任务和基本要求设计一个数字频率计,该频率计可以测量正弦波,方波,三角波等交流信号的频率,基本要求实现下列技术指标1测量范围;1Hz1999Hz,固定小数点。 2分辨率1Hz3显示方式三位LED数码管显示4工作模式计数显示清零依次循环。 三、提高要求1将固定小数点改为浮动小数点2用三位LED数码管显示1HzKHz。 四、指导性框图题目三多功能彩灯控制器设计 一、简要说明利用数字电路的理论和知识进行设计,八个一组的彩灯按照多种不同的方式显示,组成不同的视觉效果。 二、设计任务和基本要求设计一个循环可预置序列发生器,并用于控制彩灯的循环显示。 不同的预置产生不同的效果。 基本要求实现循环序列发生器和彩灯控制电路,使得彩灯按一定的规律循环显示。 计数显示秒脉冲产生器闸门控被测信号量程控制-10-假定循环规律为的状态是(表示灭,表示亮),每隔一秒灯的状态依次左移一位,即设计控制电路,可自动预置种不同的初状态,每隔秒改变一种,并在这四种初状态循环,使得彩灯定时改变显示的效果。 假定四种不同的初状态为, 三、提高要求1加手动方向效果控制,可使彩灯按正反两个方向移动显示2实现自动方向控制当按左移方向显示自动预置的全部种状态效果后,再按右移方向显示一次,如此循环。 3自备工作时钟。 四、指导性框图题目四交通灯控制电路设计 一、简要说明L1L2L8L7L6L5L4L3L1循环序列发生器预置控制电路工作时钟方向效果控制彩灯控制电路L2L3L4L5L6L7L8-11-利用数字电路的理论和知识进行设计,交通灯控制一般要有两个路口协调工作,同时可以相关的时间。 二、设计任务和基本要求设计十字路口(东西南北)交通指挥控制器,控制两路口方向的红、黄、绿三种交通灯,并用数字指示通停时间。 技术指标有东西停,南北行东西红灯亮,南北绿灯亮东西停,南北转行东西红灯亮,南北绿、黄灯亮5东西行,南北停东西绿灯亮,南北红灯亮东西转行,南北停东西绿、黄灯亮,南北红灯亮5基本要求完成东西、南北两个方向的交通灯控制电路设计,要满足时间要求。 三、提高要求1设计时间显示电路,要求用两位显示两方向的通、停时间。 (注时间数字显示为倒时方式)2自备工作时钟 四、指导性框图东西南北时间显示电路计时电路交通灯控制电路工作时钟发生电路-12-4几种集成电路简介 1、4060CC4060是14位行波计数器,并含有内部振荡器,仅需要外接几个电阻电容即可以实现振荡,而14位行波计数器可提供14级分频输出。 121110987523要求CT100pF(选CT=200pF)RsRT(选200300k)取RT=2030kf0=1/(2.2RT CT)16384Hz因此PS=fQ14=2P2S=fQ13=2VL=fQ5=2VH=fQ4=2由于驱动能力不够,加CC4050驱动。 CC4050引脚如下-14f0=1Hz-13f0=2Hz-5f0=512Hz-4f0=1024Hz振荡电路14级分频器Q4Q5Q13Q14f016RTRSCrVHPSP2S VLVCC U1406011127546141315123910PIRSTQ4Q5Q6Q7Q8Q9Q10Q12Q13Q14POPO-13- 2、4017CC4017主要用来产生校时脉冲控制信号,是十进制顺序脉冲发生器。 CLK时钟ENA时钟允许控制,ENA=1禁止时钟输入RST复位,RST=1时复位,即Q0=1,其他为0再正常工作时部分时序波形如下CLK RSTQ0Q1Q2Q3Q4利用Q4产生复位信号,接到RST上,构成四个循环脉冲,可用做校时(JS)、校分(JF)、校秒(JM)控制信号,或用作其他电路的选通控制。 U5401714131532471015691112CLKENARSTQ0Q1Q2Q3Q4Q5Q6Q7Q8Q9CO161514121110912345678Vdd-14-5可选用的组件74LS00(四2输入与非门)74LS08(四2输入与门)74LS20(二4输入与非门)74LS04(六反相器)74LS92( 二、 六、十二分频计数器)74LS192(BCD十进制加减计数器)74LS160(同步BCD十进制加计数器)74LS248或CC4511(显示译码器)74HC4060或CC4060(14位行波计数器)74HC4050或CC4050(六同相缓冲器)74HC4017或CC4017(十进制译码输出计数器)6课程设计任务要求 一、每个班级有四个可选的设计题目,以学生自愿与平衡的原则,分配题目。 并登记组号; 二、课程设计分为三个阶段,时间周期为一周。 第一阶段为理论设计阶段,三天时间,指导教师负责指导和答疑。 第二阶段是实际接线调试,时间二到三天,指导教师现场指导。 第三阶段是撰写设计报告,总结设计成果。 三、下达任务后,认真做好理论设计,进入实验室以前,要有理论设计图。 经指导教师检查后进行调试。 否则不能进入实验室进行调试。 四、调试期间要遵守实验室守则,注意衣着整洁、不准穿拖鞋。 不得擅自离开实验室。 五、按下列要求作好课程设计报告1设计任务及要求。 2总体设计思路及功能描述(附框图)。 3各部分电路具体设计方案详细说明及原理图。 4调试的步骤及调试过程中出现的问题以及解决方法。 -15-5设计心得体会。 6总图一张(用坐标纸画)。 7元件清单。 8参考文献。 六、成绩评定方法课

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论