MINI9261I核心板手册_第1页
MINI9261I核心板手册_第2页
MINI9261I核心板手册_第3页
MINI9261I核心板手册_第4页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第一章第一章 开发板硬件描述开发板硬件描述 1 1 1 1 硬件规格介绍硬件规格介绍 1 1 1Mini9261 I1 1 1Mini9261 I硬件规格硬件规格 处理器 AT91SAM9261 I ARM926EJ STM ARM处理器 扩展DSP 指令 ARM Jazelle 技术提供了Java 加速功能 16K 字节数据缓存 16K 字节指令缓存 写缓冲器 工作于190 MHz 时性能高达 210 MIPS 存储器管理单元 嵌入式ICE 支持调试信道 中等规模的嵌入式宏单元结构 附加的嵌入式存储器 32K 字节片内ROM 最大总线速率下单周期访问 160K 字节片内SRAM 最大处理器或总线速率下单周期访问 DataFlash SPI 接口 兼容 4 8MB 512bit page NorFlash 兼容 8 16MB 16 NOR FLASH 1 片 一路 10M 100M 自适应以太网接口 EEPROM DS2431 1 2系统功能模块图系统功能模块图 Serial interface I2C SPI M Mi in ni i9 92 26 61 1 I I核核心心板板 RTC IO interface Interrupt controller LOCAL BUS Memory controller CPU DATA FLASH NOR FLASH NAND FLASH SDRAM ETHERNET M Mi in ni i9 92 26 61 1 I I底底板板 BUFFER CF CARD I2S TSC2301 AUDIO TOUCH KEY CAN SD CARD USB HOST USB DEVICE LCD interface VGA interface UART LCD controller RS 232RS 485 第二章第二章 模块电路图模块电路图 2 1核心板电路图 核心板电路图 2 1 1 核心板电源 采用 SG2001 芯片供应 VDD BU 1 2V 采用 TPS60500 芯片供应 VDD CORE 1 2V 替换 芯片为 TPS7201 2 1 2 网口电路 采用 DM9000A 网卡芯片 实现 10M 100M 自适应 2 1 32 1 3CPU 复位电路 为了 CPU 能上电复位和硬复位 本系统采用 1K 电阻上拉 电路如下图所示 2 1 4 NOR FLASH 接口电路 采用 S29GL064M90FFIR20 芯片 容量为 64Mbit 电路设计兼容 4M 和 8M 同系列的 NORFLASH 电路设计如下图 2 1 5SDRAM 接口电路 采用两片 MT48LC16M16A2P 75 组成 32bit 数据总线 容量为 32Mbit 2 1 6DATA FLASH 接

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论