数字电子技术- 复习_第1页
数字电子技术- 复习_第2页
数字电子技术- 复习_第3页
数字电子技术- 复习_第4页
数字电子技术- 复习_第5页
已阅读5页,还剩32页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

复习,重点放在基本概念、基本方法、分析和解决问题的能力上。 器件:掌握外特性, SSI记住各种表达方法, 涉及MSI题目给出功能表或表达式及逻辑框图。,第1章,1基本要求:(1)二、十六进制及其与十进制的相互转换。(2)8421码、BCD的编码方法;了解其它常用的编码方法。(3)逻辑运算的特点、逻辑代数的基本定律与定理。会写反演式、对偶式、与非-与非式、或非-或非式(4)逻辑问题的各种描述方法真值表、逻辑式、逻辑符号(5)逻辑代数的公式化简法,卡诺图化简法。最小项、无关项及其应用。,2例题:,与(10000111)BCD相等的二进制数是1010111十六进制数是57,十进制数是87。AB+CD=0(约束项)求 的最简与或表达式。可用圈1或圈0法解。见图1-1 得,若F(A,B,C,D)=m(0,1,2,3,4,7,15)的函数可化简为则可能存在的约束项为( 3 ),见图1-2。,第2章,1. 基本要求:((1)掌握正逻辑和负逻辑的概念(2) 掌握各种门电路的功能和各种表示方法。(3)了解TTL和CMOS门电路的使用特点。 (4)若干电参数的物理意义:VOH、VOL、VIH、VIL、VTH、VNH、VNLIIH、IIL、IOH、IOL、N、tpd.,2.例题某电路在正逻辑下的表达式是在负逻辑下的表达式是( ),可列真值表,将0变1、1变0得到。见表2-1负逻辑式:反函数式:比较两式可知不同之处。,表2-1 ABC+ Y+ Y ABC-Y- 000 0 1 111 1 001 1 0 110 0 010 0 1 101 1 011 1 0 100 0 100 1 0 011 0 101 1 0 010 0 110 0 1 001 1 111 1 0 000 0,右图中,已知TTL与非门的VOH=3.5V,IOH=40微安,VOL=0.2V,IOL=12毫安,发光二极管VD=1.5V,导通电流10mAID15mA,则R的取值范围是?解:与非门输出VOH=3.5V时发光二极管不发光,与非门输出VIL=0.2V时发光二极管发光,10(5-1.5-0.2)/R12毫安, 0.22KR0.275K,第3章,1 基本要求:(1)组合逻辑电路的特点及其描述方法。(2)掌握用SSI分析与设计组合逻辑电路的基本方法。(3)掌握常用的MSI组合功能部件的逻辑功能、性能扩展及其使用方法。 (4)定性了解竞争一冒险产生的原因及其消除办法。,MSI:编码、译码、数据选择器、加法器的逻辑函数表达式,2.例题:,(1)某个三输入门输入端存在以下变化,其中可能出现竞争-冒险的是( )A 001010 B 010100C 011101 D 101110(与非门C、D,或非门A、B),(2)某电路的功能表如表3-1,试用与非门实现;用四选一数据选择器实现; 用74LS138实现。给MSI的功能表或表达式。解,表3-1A B Y 0 0 C 0 1 C 1 0 0 1 1 1,设A1=A、A0=B得D0=C、D1=、D2=0、D3=1如左图Y=m(1、2、6、7)如右图,第4章(一)触发器,1 基本要求(1)RS、D、JK、T型触发器的逻辑功能、描述方法及触发器逻辑功能的转换。(2)异步复位、置位端的应用。(3)会画不同类型、不同结构、不同触发方式的触发器的时序波形图。,2例题:根据已知波形画出对应的Q1、Q2、Q3的波形。如下图。,第四章(二)555定时器,1 基本要求:(1)555定时器的结构、原理。(2)由555定时器构成的施密特触发器、单稳态触发器、多谐振荡器的工作原理、波形分析和计算。(VT+、VT-、VT;TW;T、f),2.例题:,(1)某电路的输入、输出波形 如下图,该电路应是(C)A JK触发器 B D触发器C 施密特触发器 D 单稳态触发器,(2)图 6-2所示电路为555定时器构成的 压控振荡器,比较电压为VI和1/2VI(6-29)当VCC=8V、R1=5K、 R2=10K、C=0.1F 、VI=6V时求振荡频率之值;画出VC、V0端的波形。,解:V5=VI,VT+=VI,VT-=1/2VI T=T1+T2=2.07 mS F=483HZ。波形图如下。,第5章,1 基本要求:(1)时序逻辑电路的特点及其描述方法。(2)掌握同步时序逻辑电路和异步计数器的基本分析方法。(3)掌握同步时序逻辑电路的基本设计方法(SSI)。(4)掌握常用MSI时序逻辑器件的逻辑功能及使用方法。(5)电路能否自启动的分析。,2例题:,(1)用负边沿JK触发器产生下图所示脉冲序列的同步时序电路。,解:001110100100 有5个状态, 需要3个触发器。,该题有多解,解一:状态图为Q3Q2Q1 000111110010001,(2)图5-2中计数器为74161解:画下图的状态转换图如下; 00000001001000110100 复位 N=10 置位 11001011101010011000,按下面的状态转换图改画电路(如图)000000010010 N=6 100110000011 。,第六章,1基本要求:(1)ROM、RAM的方框图、各部分的作用,存储容量的计算;(2)用存储器实现逻辑函数;(3)存储器容量的扩展。,2. 例题:,(1)若用ROM实现两个四位二进制数的乘法,ROM的容量为256 8,用128 4的ROM需用 4 片,请画图(先位扩展再字扩展)。 (2)RAM的存储容量为512K,可输出8位二进制数,则地址码 16 位。,(3)用Y、R两灯指示水面高度,如图7-1,设计控制电路。用PROM实现该电路解:设:1为水面上、灯亮, 0为水面下、灯不亮,列真值表如表7-1,由表得逻辑式为 可用PROM实现化简得,第七章,1 基本要求:(1) DAC的组成,权电阻、倒T型、权电流DAC的工作原理,特点,误差分析,VO的计算。(2)并联型、逐次-渐进型、双积分型ADC的结构,性能比较。(3) DAC和ADC的分辨率的计算。,ADC的性能比较,并联型 计数型 逐次- 双积分型 渐进型结构 位数多 有DAC 有DAC 简单 元件多 适中 适中 转换 几十纳秒 几十毫秒 几十微秒 几十毫秒速度 快 较慢 适中 最慢转换 与D位数 受DAC 受DAC 最高精度 有关 等影响 等影响,2.例题:,(1)1LSB=0.1V的六位DAC其FSR电压近似为6.3V。(2)求分辨率为5mV的10位ADC输出满量程时对应的模拟电压为5120mV。,(3) 图9-1中I为恒流源该电路为DAC,当输入分别为0001和1111时VO的表达式。 输入0001时VO=(1/16)IR 输入1111时VO=(15/16)IR,(4)并联比较型ADC如图9-2,若VI5V时D1D0=11,求:当VI=3.7V时D1D0=?误差为多少?设计代码转换电路,用与非门实现,要求电路最简。,解:当Q2Q1Q0=111时D1D0

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论